Овсяк
Устройство для моделирования функций нейрона
Номер патента: 1138813
Опубликовано: 07.02.1985
Авторы: Кузнецова, Овсяк, Раков
МПК: G06G 7/60
Метки: моделирования, нейрона, функций
...четырехзначного ИЛ- вентиля 17, выход которого соединен. с выходными коплекторами третьего 15 и четвертого 16 четырехзначных ИЛ-вентилей. Входы первого - четвертого четырехзначных ИЛ-вентилей 13 - 16 подсоединены к выходным коллекторам соответственно шестого - девятого четырехзначных ИЛ-вентилей 18 - 21, входы которых подключены к вторым коллекторам инверторов 5 - 8. Выходной коллектор пятого ИЛ-вентиля 17 соединен также с входом десятого четырехзначного И 2 Л вентиля 22, первый коллектор которого подключен к входу пятого порогового детектора 23, выход которого подсоединен к инжектору 24, к входу устройства 30 и к выходу одиннадцатого четырехзначного И 2 Л-вентиля 25, вход которого соединен с вторым коллектором десятого ИЛ-вентиля 22....
Микропрограммное устройство управ-ления
Номер патента: 842814
Опубликовано: 30.06.1981
Авторы: Ланцов, Овсяк
МПК: G06F 9/22
Метки: микропрограммное, управ-ления
...ее выполненияв ней могут осуществляться переходытрех видов: естественный, связанный:с увеличением содержимого накапливаю.щего сумматора на +1, безусловный и 15 условный.Рассмотрим выполнение двух последних.При безусловном переходе адрессчитывается непосредственно с выхода 20 блока 1 памяти, откуда он через бло, ки 5 и 6 элементов 2 И-ИЛИ и ЗИ-ИЛИпо управляющему сигналу в вводитсяв накапливающий сумматор 3, с выходакоторого через элемент И 8 по сигналус поступает в блок 1 памяти. Содержимое выбранной ячейки записываетсяв регистр 2 микрокоманд. Так как элемент И 9 по сигналу д закрыт, тоинформация с выхода элемента И 8 непоступает на выход блока распаковкикоманд. 35 40 45 5 О 55 И 14 содержимым регистра 12 нулевоймаски, заменяются на...
Устройство управления группой накопителей цифровой вычислительной машины
Номер патента: 601692
Опубликовано: 05.04.1978
Авторы: Гут, Дунец, Колодчак, Овсяк
МПК: G06F 9/00
Метки: вычислительной, группой, накопителей, цифровой
...в регистр операндов 1 б, а кода операзий - в регистр кода 13, обращение за числовой информацией производится в соответ:твующий накопитель б по регистру операи.3. Вчов 1 б через буферный запоминающий бл клок. В тех случаях, когда операяд, считываемыйиз накопительного биоха б, необходимо использовать несколько раз в цепочке комаяд,то он заносится в буферный запоминающийблок 3, Первое считывание опер.аида произзодится из накопителя б, а последующие -пз буферного запоминающего блока 3 по сигналу сравнения адреса считывания с адресом, хранимь 1 м в буферном,запоминающемблоке 3. Если очередная команда предполагает запись результата предыдущей операциив накопитель б, то результат переписываетсяпо управляющему сигналу с узла формирова ния...
Микропрограммное устройство управления
Номер патента: 564635
Опубликовано: 05.07.1977
Авторы: Дунец, Колодчак, Овсяк
МПК: G06F 9/16
Метки: микропрограммное
...Блок-схема устройства представленана чертеже.Микропрограммное устройство управления. содержит генератор тактовых импульсов 1,узел 2 выделения четных и нечеъных импульсов, элемент И,дешифратор 4адреса, блок 5 памяти, регистры 6, 7 имногоканальный блок выдачи 8.Блок выдачи 8 содержит элементы И9-11, элемент НЕ 12 и дешифратор 13., фУстройство работает следующим образом,Генератор 1 вырабатывает сигналы счастотой повторения.,1, которые опрашивают элементы И 9. Сигнал появляется навыходе того элемента И 9, на входе которого имеется разрешающий потенциал отдешифратора 13, Этот разрешающий потен циал образуется, если разряд признакасоответствующего поля регистра 7 находиЬся в состоянии 1 . С первого выхода узыла 2 выделяются нечетные...
Устройство для преобразования двоичнодесятичных чисел в двоичные
Номер патента: 550633
Опубликовано: 15.03.1977
Авторы: Гут, Дунец, Колодчак, Овсяк
МПК: G06F 5/02
Метки: двоичнодесятичных, двоичные, преобразования, чисел
...сумматора 3 заносится в динамический регистр 1, а сигнал с выхода динамического регистра 1 запоминается в освобожденном от информации четвертом разряде регистра 2 тетрады на один такт, что эквивалентно умножению числа на два. Во втором такте преобразования сигналом, поступающим по шине 7, элемент И 4 открывается, на входы последовательного сумматора 3 поступают через открытый элемент И б код очередного разряда тетрады преобразуемого числа и через открытый элемент И 4 - код с выхода четвертого разряда регистра 2 тетрады, в котором хранится результат умножения числа на два. Сумма, образованная в результате сложения, с выхода последовательного сумматора 3 поступает на вход динамического регистра 1. Происходит второй сдвиг вправо на...