Преобразователь кодов в системе передачи и приема информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 519707
Автор: Эмдин
Текст
О П И ( Ф ГИ Е ИЗОБРЕТЕНИЯ и 11 519707 Союз Советских Социалистических Республик(51) М. Кл.- 6 06 Г 5,02 с присоединением заявки23) Приоритетпубликовано 30.06.76. Бюллетень М Государственный комитет Совета Мииистров СССР ло делам изобретенийа открытий(71) Заявител Ленинградское отделение нтрального научно-исследовательского института свяОВАТЕЛЪ КОДОВИ ПРИЕМА ИНФОРМАЦная элект на фиг. 2 еме передачи (см. фиг, 1) ормации, выдного двоичтриггерах 2,нные входы Изобретение относится к устроиствам автоматической коммутации различных систем и может быть использовано в городских координатных автоматических телефонных станциях (АТС),Известен преобразователь кодов в системе передачи и приема информации, содержащий фиксатор обрабатываемой информации, выполненный в виде четырехразрядного двоичного счетчика, информационные входы которого являются входами преобразователя кодов.В известном преобразователе для преобразования кода два из пяти в двоичный код необходимо использовать дешифратор кодов, что усложняет устройство, Кроме того такой преобразователь имеет ограниченные функциональные возможности.Цель изобретения - преобразование исходного кода два из пяти в выходной код два из пяти, десятичное значение которото отличается от десятичного значения исходного кода два из пяти, и расширение функциональных возможностей преобразователя,Для этого в 1 него введен определитель превышения четности, первые три входа которото соединены с тремя выходами фиксатора и счетными входами второго, третьего, четвертого разрядов счетчика, а четвертый вход - с четвертым выходом фиксатора, при этом выход определителя, превышения четности через формирователь одиночного импульса, элемент ИЛИ соединен с счетным входом первого разряда счетчика, а также введены 5 определитель четности, входы которого соединены с выходами фиксатора, входами определителя превышения четности и счетными входами разрядов счетчика, кроме первого разряда, а выход - через инвертор с избы точным выходом преобразователя, блок логической эквивалентности, один вход которого соединен с избыточным выходом преобразователя кодов, другой вход - с избыточным входом преобразователя кодов, а выход яв ляется выходом соответствия, и формирователь управляющих импульсов, выходы которого соединены соответственно через элементы ИЛИ с прямым и с реверсивным счетными входами фиксатора, а вход подключен к 20 управляющему блоку. На фиг. 1 приведена структурческая схема преобразователя;схема фиксатора.5 Преобразователь кодов в систи приема информации содержитфиксатор 1 обрабатываемой инфполоненный в виде четырехразряного счетчика с разрядами на0 3, 4, 5 (см. фиг. 2), информацио519707 6, 7, 8, 9 которого являются входами преобразователя кодов, определитель 10 превышения четности, три входа 11, 12, 13 которого соединены с тремя выходами 14, 15, 16 соответственно фиксатора 1 и счетными входами (см, фиг, 2) второго, претьего и четвертого разрядов, выполненных на триггерах 3, 4, 5 счетчика фиксатора 1, четвертый выход 17 фиксатора 1 соединен с четвертым входом 18 определителя 10. Кроме того, входы1, 12, 13, 18 определителя 10 соединены с входами определителя 19 четности, выход которого через инвертор 20 подключен к избыточному (контрольному) выходу 21 преобразователя кодов, к которому также подключен один из входов блока 22 логической эквивалентности, другой вход которого подключен к избыточному (контрольному) входу 23 преобразователя, а выход блока 22 является выходом соответствия. Определитель 10 через формирователь 24 одиночного импульса, соединен с обьединениыми одними входами элементов И 25, И 26, выходы которых подключены к одним из входов элементов ИЛИ 27, ИЛИ 28, к другим входам которых подключены соответственно выходы 29, 30 формирователя 31 у правляющих импульсов. Выходы элементов ИЛИ 27, ИЛИ 28 соединены соответственно с прямым счетным входом 32 первого разряда (триггер 2) счетчика фиксатора 1 и с реверсивным счетным входом 33 фиксатоДвоичный код Код два из пяти избыт.частькода Десятичное значение кода два нз пяти" Десятичное значение двоичного кодаинформационная часть кода 2 о 2 2 о 10 При таком рассмотрении избыточный вход 23 преобразователя, которому в таблице соответствует графа 1 не имеет никакого значения.Таким образом, для преобразования двоичного кода в код два из пяти достаточно 1 2 3 4 5 6 7 8 9 1 О 11 12 13 14 15 16 1 О 1 О 1 О 1 О 1 О 1 О 1 О 1 О О О О 1 1 1 1 О О О О 1 1 1 1 О фра 1. Другие входы элементов И 25, И 26,вход формирователя 31, информационныевходы Ь, 7, 8, 9, избыточный вход 23, вход 33связанны с у правляющим блоком (не показан). По входу 34 фиксатора 1 задается режим его работы.Преобразователь кодов работает следующим образом.Информация, предназначенная для преобразования, поступает на входы 6, 7, 8, 9 и23 преобразователя от управляющего блокав коде два из пяти. Информационное значение поступившей на входы 6 - 9 информации фиксируется с помощью фиксатора 1.15 Контрольное значение поступившей по входу23 информации вообще не фиксируется, т. е.вход 23 не используется,Для того, чтобы лучше проиллюстрироватьпринцип действия преобразователя кодов,20 рассмотрим таблицу преобразования десятичного кода в двоичный код и в код два изпяти.Из таблицы видно, что всем информационным значениям информации, поступившей в25 коде два из пяти на входы 6, 7, 8 и 9 преобразователя (сигналы на этих входах размещены в гуафах 1 з, , соответственно), однозначно соответствуют определенныекомбинации двоичного кода, однако десятич 30 ные значения комбинаций этих кодов оказываются различными. проанализировать количество возбужденных выходов двоичного четырехразрядного счет- цика фиксатора 1 и в случае, если число воз бужденных выходов окажется больше, чемдва, на счетный вход 32 этого счетчика необходимо подать дополнительный одиночный5импульс. Это утверждение справедливо, так как десятичному значению 7 и десятичному значению 11 двоичного кода соответствуют три возбужденных триггера двоичного счетчика.Анализ количества возбужденных выходов четырехразрядното двоичного счетчика фиксатора 1 осуществляет определитель 10 превышения четности. При превышении четности возбужденных выходов 14, 15, 16, 17 преобразователя на выходе определителя 10 появляется сигнал, который воздействует на формирователь 24 одиночного импульса, на выходе которого появляется одиночный импульс, поступающий через элемент ИЛИ 27 на прямой счетный вход 32 счетчика фиксатора 1, в результате чего происходит преобразование инйормационного значения кода,Рассмотрим пример преобразования информационных значений исходного кода два из пяти в выходной код два из пяти с дрхгим десятичным значением. Предположим, что значение исходного кода два из пяти, соответств юшее десятичному значению 8, требуется преобразовать в выходной код два из пяти, десятичное значение которого соответствует 6. Информация о количестве шагов преобразования (в данном случае два шага) вводится в десятичном коде в виде пос,леловательных импульсов на вход элемента ИЛИ 27.Итак. если от поавляюшего блока на входы 6, 7, 8, 9 и 23 постх"пает инФормация в коде два из пяти, соответствующая десятичномзнацению 8, то в соответствии с таблицей бхдт переключены в рабочее состояние пеовый и четвертый разояды (тритгеоы 2 и 51 лвоичного счетчика Фиксатопа 1, Происходит Фиксация информационной части исходной информации. Затем под действием импульсов, поступающих на элемент ИЛИ 27. пооисходит преобразование инФоцмационной части зафиксиоованнюго в Фиксаторе 1 кола два из пяти. Под лействием пепвого импульса. поступающего чеоез элемент ИЛИ 27 ня счетный вход 32 первого разояда (триггев 21 двоичного счетчика фиксатора 1. все пазпялы его принимают значения. соответстю юшие инсЬопмационной части десятичного значения 7 кода лва из пяти. В соответствии с таблицей первые тои разояда (тоиггеоы 2. 3. 41 счетчика находятся в исходном состоянии. а четвертый разряд Ьоиггеп 51 - в оабочем. Под действием второго импульса. потпаюшето чеоез элемент ИЛИ 27 на счетный вход 32 Фиксатооа 1, все оазоялы счетчика Фиксатова 1 поинимают знацения. соответствующие десятичномч значению 7 лвоицного кола. В соответствии с таблипей пепвые тои оазояда счетчика (тпигтепы 2. 3. 41 певехолят в вабочее состояние, а четвеотый пазояд (тоигтео Я - в исходно. При этом оказываются возбужденными тои инфовмационных выхода 14, 15, 16 преобоазователя, в результате чего на выходе онре 6делителя 10 появляется сигнал, поступающий на вход формирователя 24, который вырабатывает одиночный импульс, поступающий через элемент ИЛИ 27 на вход 32 первого 5 разряда счетчика фиксатора 1. Счетчик переходит в следующее состояние, соответствуюшее десятичному значению 6 информационного значения кода два из пяти. В соответствии с таблицей первый разряд (триг нер 2) счетчика возвращается в исходное состояние, второй и третий разряды (триггеры 3, 4) сохраняют рабочее состояние, а четвертый разряд (триггер 5) - исходное. При этом на выходах 14, 15, 16, 17 появляется 15 информация, соответствующая десятичномузначению 6 кода два из пяти. Таким образом, преобразователь обеспечивает преобразование исходного кода два из пяти в выходной код два из пяти с другим деся тичным значением. Рассмотрим пример дополнительного использования поеобразователя. Предположим, что двоичный четырехразрядный счетчик фиксатора 1 построен таким образом, что нри подаче одного импльса на 25 его вход десятичное значение состояний триггеров 2 - 5 счетчика уменьшается на единицч. Это значит, что, если, например, двоичный счетчик находился в состоянии 1, то ,при поступлении одного импульса через элемент ИЛИ 27 на счетный вход 32 фиксатора 1, счетчик перейдет в исходное состояние.Тогда, если от цправляюшего блока на входы 6, 7, 8, 9 и 23 преобразователя бчдет подано такое значение кода два из пяти, десятичное значение которого соответствует 1, 2, 3, 4, 5 или 6, то двоичный счетчик вернется в исходное состояние после того, как на вход элемента ИЛИ 27 поступит один, два, тои, четыре, пять или шесть импульсов соответственно. Устоойство (не показано 1, вместе с котоюым работает преобразователь, выдает требуемое количество декадных импульсов.Если же от управляющего блока на входы6, 7. 8. 9 и 23 преобпазователя будет подан в коле два из пяти запрос на выдачх, например, семи декадных импульсов, то все разряды двоичного счетчика Фиксатораприобрет т такое значение лвоичного кола, котооом соответствует десятичное значение 8 (см. таблицЛ. Пои подаче пепвого лекадного имп.льга на вход элемента ИЛИ 27 бх дет подан первый импульс, который поступит на вход 32 Фикгятопа 1 и переключит счетчик 55 в состояние 7. Пои этом окажтся возбужденными тои оазпяда (тоиггеоы 2, 3. 41 лвоицного счетчика Фиксатооа 1. в пезхльтате чего соаботает опоелелитель 10 поевышения четности и подаст комянл в Жопмиоователь 60 24. На вход элемента ИЛИ 27 бттдет поданоцноцный импульс. котооый, ностх пив на цхол 32 Фиксатора 1, пепевелет сцетчик в состояние, десятичное значение которого соответствует 6. При,поступлении:второго им.65 пульса яа вход элемента ИЛИ 27 счетчик пе519707 5 10 15 20 25 30 35 40 45 50 55 60рейдет в состояние 5, третьего - в состояние 4, четвертого - в состояние 3, пятого - в состолние 2, шестого - в состояние1 и седьмого - в исходное состояние.Таким образом, с помощью греобразователя можно обеспечить выдачу семи (для данного примера) декадных импульсов несмотряна то, что зафиксированное триггерами 2 -5 фиксатора 1 десятичное значение двоичного кода отличалось от десятичного значения7 кода два из пяти,В ряде случаев оказывается недостаточноиметь преобразование информационного значения кода два из пяти, а требуется на выходе преобразователя наряду с информационным значением преобразованного кода дваиз пяти иметь его контрольное, т. е. избыточное значение.Для преобразования в код два из пятиинформации, зафиксированной в двоичномсчетчике, достаточно проанализировать количество возбужденных выходов 14 - 17 преобразователя, и если число возбужденных выходов меньше двух, подать на контрольный,т. е. избыточный выход 21 преобразователясоответствующий сигнал. Указанный анализсостояний информационных выходов 14 - 7преобразователя осуществляет определитель19 четности. Если кои ество возбужденныхинформационных выходов 14 - 17 равно двум,то на избыточном выходе 21 сигнал будетотсутствовать, а если меньше двух - сигналпоявится.Рассмотрим работу преобразовате;я галлов,в котором обеспечивается проверка соответствия поступающей и зафиксированной в фиксаторе 1 информации. Этот преобразовательфиксирует информацию, приходящую из управляющего блока на входы 6, 7, 8, 9. анализирует ее с помощью определителя 19 четности и результат анализа выдает на избыточный выход 21. Если фиксация поступившей на входы 6, 7, 8, 9 информации в фиксаторе 1 произошла без искажения, на выходесоответствия блока 22 логической эквивалентности появится сигнал. Если же при фиксации имело место искажение поступившей информапии, на выходе соответствия ситнала небудет. При этом управляющий блок сможетповторно ввести в фиксатор 1 информациюи, если эта информация бдет правильно зафиксирована, то на выходе соответствия блока 22 появится сигнал соответствия. Этотсигнал может быть реализован в управляющем блошке.Рассмотрим работу преобразователя кодов,который обладает более широкими функциональными возможностями и предназначен дляпреобразования исходного кода два из пятив выходной код два из пяти, десятичноезначение которого может быть как увеличено,так и уменьшено по команде управляющегоблока.Двоичный счетчик фиксатора 1 выполнендля этого случая реверсивным, т, е. в "зави 8симости от команды управляющего блока он может как суммировать пост;пающие на его счетный вход 32 сигналы, так и вычитать их. При появлении сигнала на выходе 29 формирователя 31 через элемент ИЛИ 27 подается на прямой счетный вход 32 фиксатора 1 сигнал, в результате чего десятичное значение поступившего из управляющего блока кода два из пяти увеличивается (уменьшается) на единицу, если же на выходе 29 формирователя 31 появится и сигналоз, то десятичное значение исходного кода два из пяти увеличится (уменьшитсл) на и.При появлении сигнала на выходе ЗО формирователя 31 через элемент ИЛИ 28 подается на реверсивный счетный вход 33 фиксатора 1 сигнал, в результате чего деслтичное значение поступившего из управляющего блока кода два из пяти уменьшается (увеличивается) на счиницу, если жс на выходе 30 формирователя 31 появится и сигналов, то десятичное значение исходного кода два из пяти уменьшится. (увеличится) на и.Направление изменения зафиксированной в фиксаторе 1 информации (уменьшение или увеличение) при действии одиночного импульса на счетный вход 32 или 33 обусловлено внутренними связями разрядов (триггерров 2 - 5).Значит в зависимости от того, какой из двух счетных входов (прямой 32 или реверсивный 33) двоичного счетчика фиксатора 1 используется, ос, ществляетсл подключение к нему выхода формирователя 24 одиночного импульса с помощью элементов И 25, И 26,Формула изобретения Преобразователь кодов в системе передачи и приема информации, содержащий фиксатор обрабатываемой информации, выполненный в виде цетырсхразрядното двоичного счетчика, информационные входы которого являются входами преобразователя кодов, отличающийся тем, цто, с целью преобразования исходного кода два из,пяти в выходной код два из пяти, десятичное значение которого отличается от десятичного значения исхолного кода два из пяти, в пего введен определитель превышения четности, первые три входа которого соединены с тремя выходами фиксатора и счетными входами второго, третьего, четвертого разрядов счетчика, а четвертый вход - с четвертым выходом фиксатора, при этом выход определителя превышения цетности через формирователь одиночного импульса, элемент ИЛИ соединен со счетным входом первого разряда счетчика.2. Преобра. тель по п, 1, от лича ющ и й с я тем, что. с и" лью расширения функциональных возможностей, введен определи тель четности, входы которого соединены с65 выходами фиксатора. входами определителя519707 10 Фиг. Фиг.2 превышения четности и счетными входами разрядов счетчика, кроме первого разряда, а выход - через инвертор с избыточным выходом преобразователя.3. Преобразователь по п. 2, о т л и ч а ющ н й с я тем, что введен блок логической эквивалентности, один вход которого соединен с избыточным выходом преобразователя кодов, другой вход - с избыточным входом преобразователя кодов, а выход является выходом соответствия.4. Преобразователь по пп. 2 и 3, о тл ич а ю ш и й с я тем, что введен формирователь 5 управляющих импульсов, выходы которогосоединены соответственно ц срез элементы ИЛИ с прямым и с реверсивным счетными входами фиксатора, а вход подключен к управляюшему блоку,
СмотретьЗаявка
1916181, 11.05.1973
ЛЕНИНГРАДСКОЕ ОТДЕЛЕНИЕ ЦЕНТРАЛЬНОГО НАУЧНО ИССЛЕДОВАТЕЛЬСКОГО ИНСТИТУТА СВЯЗИ
ЭМДИН МИХАИЛ ЯКОВЛЕВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: информации, кодов, передачи, приема, системе
Опубликовано: 30.06.1976
Код ссылки
<a href="https://patents.su/5-519707-preobrazovatel-kodov-v-sisteme-peredachi-i-priema-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь кодов в системе передачи и приема информации</a>
Предыдущий патент: Преобразователь интервалов времени в цифровой код
Следующий патент: Устройство для вычисления обратной величины
Случайный патент: Предохранительная фрикционная муфта