G06F 5/02 — G06F 5/02

Страница 5

Преобразователь прямого кода в дополнительный

Загрузка...

Номер патента: 702376

Опубликовано: 05.12.1979

Авторы: Корнеев, Погорелов

МПК: G06F 5/02

Метки: дополнительный, кода, прямого

...на первые установочные входы 2 и вторые установочные:.входы 16 триггеров 3. В зависимости55от того, на какой иэ разрешающихвходов триггеров 3 поступит Ьпищчный, то есть разрешающий логичежий 76уровень, будет подготовлена запись в соответствующий триггер 3 или, прамого или обратного значения соответствующего разряда исходного кода, Так, если уровень логической единицы посту-, цит на первый разрешающий вход 9, то будет подготовлена запись в триггер 3 обратного зна,ения данного разряда ис-, ходного кода, так как вход 9 разрешает запись в трщ гер 3 состояния второго установочного вхоца 16, соединенного с шиной ввода инверсного значения 15. Если же логическаа единица поступит на второй разрешавший вход 12, то этим будет...

Устройство для перевода числа, представленного в системе остаточных классов, в полиадическую систему счисления

Загрузка...

Номер патента: 705443

Опубликовано: 25.12.1979

Авторы: Лисунов, Червяков

МПК: G06F 5/02

Метки: классов, остаточных, перевода, полиадическую, представленного, системе, систему, счисления, числа

...Ъ И- а-)(-2) с(, - аь- % Водд Цед.1 д 1 где т.е. аП 1 Для вычисления значенияходимо найти величину А А ПП 1 (и 1)необ 1 (И)те. И ИУстройство Работает следующим 15 образом.Код числа А, для которого необ-ходимо получить представление в полиадической системе счисления, принимается на входной регистр 1. Вовходных регистрах по каждому основанию 11, 1, 1 э пРедставлены остаткис(.4,д. и с(,з числа А по модулям;Р 1 =2, Р 2 =3, Р,=5 О, Сигнал с первоговыхода входного регистра 1 подаетсяна первый вход выходного регистра6 и на один из входов элементовИ 21 д 22 д 2 З, 24, матрицы элементовИ первой ступениНа вторые входыэлементов И 21, 22, 23 2 Ф подаютсясигналы, соответствующие остаткампо основаниям Ри РЗ со второгои третьего выхода входного...

Преобразователь двоичного кода в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 706844

Опубликовано: 30.12.1979

Авторы: Айрапетян, Егиян, Загорский, Таталян, Эдилян

МПК: G06F 5/02

Метки: двоично-десятично, двоичного, код, кода, шестидесятиричный

...впвоично-деся ти чно-шести песятиричныйкоп, содержащий генератор импулЬсов,пвоично-десяти чно-шести десяти ричныйсчетчик, двоичный счетчик, счетчик с переменным коэффициентом деления, элемент И, первый вход которогосоединенс выходом генератора импульсов, второй вход - с выходом двоичного счетчика,.а выход элемента Исвязан с входом двоичного счетчика и со счетным входом счетчика с переменным коэффицйентом деления 20,вход которого соединен с выходом элементаИ, а выход -. с управляющим входом счетчика с переменным коэффициентом деле ния, выход которого подключен к вхопу 25пвоично-де сятично-шести песятиричногосчетчика,Блок-схема предлагаемого преобразо-вателя пвойчного кода в пвоично-.песятично-шестипесятиричнйй коп представлена зОна...

Преобразователь двоичного кода в двоично-десятичный и обратно

Загрузка...

Номер патента: 708344

Опубликовано: 05.01.1980

Авторы: Левин, Песчанский

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода, обратно

...это состев708344 ляет Л - 400000).В случае А (О воРаз- Осно втором такте происходит суммирование 2 - 2 ряд 1 вани10 Двоичный эквивалент о"30 Последнее действие выполняемое эквивалентно (двум операциям) восстановлению первоначального числа А и последуюшему вычитанию величины 210Порезультатам определения знака в концевторого такта в сдвиговой тетраде 11 про-исходит продвижение 1" (при А ЪО ) либо "0 (при А ( О ). В третьем такте приусловии А ф производится действие(обеспечиваемое сдвигом на один бит вблоке 7 умножения 7)А- о =Алибо (при А Од + 10"= А,220Последнее действие также эквивалентнодвум операциям - восстановлению первоначального значения числа Аи последующему вычитанию 210 . В концетретьего такта при А ЪС) в сдвиговойтетраде 11...

Устройство для логарифмирования

Загрузка...

Номер патента: 711560

Опубликовано: 25.01.1980

Авторы: Асатиани, Кублашвили, Мирианашвили, Смородинова, Чачанидзе

МПК: G06F 5/02

Метки: логарифмирования

...уровень, поступая через элементы И 22 и ИЛИ 12,также подсчитывается в счетчике 1 изапускает распределитель 2, в результате этого в счетчике 1 окажется за"писанной характеристика искомого логарифма. Укаэанный разрядный единич 71156025 Формула изобретения 0,00000000001 0,000000010111 0,000000111011 0,000001101100 0,000010100111 0,000011101001 0,000100110031 60 65 ный уровень на следующем такте черезэлемент 28 устанавливает триггер 11в единичное состояние, вследствие чего блокируются элементы И 20, 22 иразблокируется элемент И 23, На последующих. четырех тактах на выходеэлемента ИЛИ 16 образуется единичныйуровень, который через элемент И 23разрешает запись логических уровнейпоследующих четырех разрядов двоичного кода. Вследствие этого...

Устройство для логарифмирования и потенцирования

Загрузка...

Номер патента: 711561

Опубликовано: 25.01.1980

Авторы: Асатиани, Кублашвили, Мирианашвили, Панцхава, Смородинова, Чачанидзе

МПК: G06F 5/02

Метки: логарифмирования, потенцирования

...импульсов на регистры блока 4. Через выбранный элемент И 8 иэлемент ИЛИ 12 информация с соответствующего регистра блока 4 падаетсяна вход сумматора 9, на другой входкоторого через элемент ИЛИ 10 подается информация с выбранного узла б.На выходе сумматора 9 образуется мантисса логарифма двоичного числа последующей системе уравнений:у, = 1,011 ОО 11 ОО 1 ах + О,ОООООООООО 1у = 1,01010001101 х + 0,000000010111у = 1,00111111011 х + 0,000000111011у = 1,00101111000 х + 0,000001101100у = 1,00100000010 х + 0,000010100111, : 1,0.О 1.О 1 О 111. + О,ОООО 111010 О 1у", = 1,ООООО 1101 О 1 Х + 0,00010011 ООПуц =,Х+О,ООООО 1 ОО 1 ООХ+ О,ООО 1 ОО 111 ОО 1у, =Х+0,00001110110 Х+ О,000011100111у= Х+О, 00011000010 Х+ О., 000010100100у= Х+О,...

Устройство для потенцирования

Загрузка...

Номер патента: 711562

Опубликовано: 25.01.1980

Авторы: Асатиани, Смородинова, Чачанидзе

МПК: G06F 5/02

Метки: потенцирования

...вперед. Спервого по шестнадцатый такты с выхода элемента ИЛИ 17 выдается единица,которая подается на элемент И 24, Врезультате этого в элементе 29 запишется мантисса логарифма. Логическиеуровни последних четырех разрядовмантиссы логарифма заносятся в регистр 5 сдвига, так как на него сэлемента ИЛИ 18 с тринадцатого пошестнадцатый такты подается единица,Вследствие этого на одном из выходовдешифратора 7 образуется единица, которая поступает на один из элементов И 11 и на один из элементов И 12.На семнадцатом такте по сигналу с соответствующего выхода распределителя2 триггер 8 переводится в единичноесостояние, и тем самым, разблокируетэлементы И 11, В результате двоичныйкод мантиссы логарифма из элемента29 через выбранный элемент И...

Преобразователь двоичного кода смешанных чисел в двоично десятичный код

Загрузка...

Номер патента: 714391

Опубликовано: 05.02.1980

Автор: Розов

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, код, кода, смешанных, чисел

...на другой вход сумматора-вы- ф 0читателя 5 и схемы 7 сравнения подает-.ся в начале преобразования-через сдвигатель 6 от входа 10 переводимое числобез сдвига двоичного кода, В схеме 7, 55сравнения двоичный код переводимого" чйсла"сг 15 авййвается "с двойчйьй 0 ГкЩбмэквивалента 110 "ф. 25( 13 ., Еслипереводимое число больше значения 91410 ф", 25("-:, то схема 7 сраврпения вырабатывает сигнал, по которому блок 2 формирования сигнала, формирую щий серию управляющих импульсов, .разрешает в первом такте преобразованиявычитание кода эквивалента, который служит делителем, из переводимого числа, являющегося делимым, в сумматоревычитателе 5, откуда на вход сдвигателя 6 поступает код полученного частичного остатка, знаковый разряд которого...

Преобразователь двоичного кода в позиционный код другого основания с масштабированием

Загрузка...

Номер патента: 714392

Опубликовано: 05.02.1980

Авторы: Иванов, Чулошников

МПК: G06F 5/02

Метки: двоичного, другого, код, кода, масштабированием, основания, позиционный

...на азо- вход регистр а 1, В результате на шинах"выход будем иметь код числа 768. Число разрядов кода 5 10 15 20 25 Выигрыш (число раз) 1,40 1,55 1,62 1,68 1,74 3подключены к шинам "коэффициент масштабирования", а их выходы через эдеме4 ИЛИ - к первому входу сумматора 5.Выход последнего соединен с информациным входом регистра 1, управляющий вкоторого подключен к блоку 2 управлена информационные входы параллельноговвода числе - к шинам "вход"Кроме тго, выход старшего разряда регистра 1соединен со вторым входом сумматораПреобразователь работает следуюшиобразом.После подачи преобразуемого И 1-разрядного кода числа А и возбуждения оной из шин коэффициента масштабированна вход регистра 1 с выхода блока 2управления подается серйя из...

Преобразователь двоично-десятичных чисел в двоичные

Загрузка...

Номер патента: 717754

Опубликовано: 25.02.1980

Авторы: Выхованец, Гончаров, Онищенко, Сухомлинов

МПК: G06F 5/02

Метки: двоично-десятичных, двоичные, чисел

...К (4"(010+се)404 о+.+ ц "01 офОгде И двоичное число, а д.(- цифра-го разряда двоично-десятичногочисла, и. - номер разряда,Предлагаемое устройство работает 60следуЮщим образом.Сигналом по шине .ввод 16 открйваются элементы И 4,12. При помощиустройства ввода (на чертеже не показано) в сдвиговую тетраду 5 зано сится значениЕ старшего разряда двоично-десятичного числа.Посредством импульсов сдвига число из сдвиговой тетрады 5 через элемент И 10 и элемент ИЛИ 15 подается на вход однЬразрядного сумматора 4.На второй вход сумматора через элемент И 9, открытый потенциалом с выхода триггера б, и элемент ИЛИ 14, подается содержимое сдвигового регистра (регистр перед началом преобразования обнуляется) . С выхода сумматора число поступает...

Устройство для преобразования двоичного кода в десятичный и обратно для чисел с плавающей запятой

Загрузка...

Номер патента: 717755

Опубликовано: 25.02.1980

Авторы: Ефимушкина, Степанян

МПК: G06F 5/02

Метки: двоичного, десятичный, запятой, кода, обратно, плавающей, преобразования, чисел

...случае, который описывается ниже,В общем случае, когда мантисса М, и поря.док Р, не равкы. нулю, дешифратор 13 запус 50кает генератор тактовых импульсов и начинает сдвиг мантиссы М, на один разряд вправо.Младшие разряды мантиссы М, проходят иавход блока 5 коррекции и через него - навход первого разряда регистра 2. При этомпроисходит делекие на два в десятичномрЬ55гистре, После в тактов сдвига и деленияпо.полам в десятичном регистре оказывается преобразованная мантисса М, а в двоичном ре. Как только в результате умножения про-. изойдет переполнение мантисс в регистре 2, дешифратор 14 прекращает удвоение и выпол няет нормализацию десятичной мантиссы: сдвиг вправо наодин десятичньш разряд и добавле. ние единицы к счетчику 10, Затем снова...

Преобразователь двоично-десятичного кода в последовательный двоичный код

Загрузка...

Номер патента: 720424

Опубликовано: 05.03.1980

Авторы: Дивин, Емельянов, Корнилов

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, код, кода, последовательный

...разряда, а также вес знака, расположенного н последней строке, предстанлены н двоичном кодеДля преобразования двоично-деся- тичного кода н последовательный двоичный код достаточно сложить в двоичной системе значения разрядов двоично-десятичного кода в каждом вертикальном столбце, начиная со второго, с учетом суммы в предыдущем столбце со сдвигом ее на один разряд вправо.Первым импульсом 5 , после прихода команды Начало йреобразования на выходе 11 Цф распределителя импульсон возникает сигнал, с помощью которого опрашивается состояние разряда а, 210 дноично-десятичного кода и значение триггера знакааЕсли преобразуемое число отрицательное, значение триггера знака равно единице.На выходе Формирователя образуется двоичный К-разрядный...

Преобразователь двоичного кода в двоично-десятичный код

Загрузка...

Номер патента: 723566

Опубликовано: 25.03.1980

Автор: Гингис

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, код, кода

...коэффициенгов деления.В кач:стве примера рассмогрим преобразование 15.разрядного двоичного кода угла в двоично-десятичный код градусов, минут и секунд//с допустимой погрешносгью преобразования 5Цена каждого счегного импульса, поступаюгцего на вход двоичного счетчика 3, равна весуединицы младшего разряда двоичного счегчи.злоа- - = 4,94384765625216Цена каждого счегного импульса, поступающе го на вход двЬично-десятичного счетчика 9, оп. 3566ределяегся схемой последнего и равняегся вес)единицы младшего разряда выходного,счетчикат. е. 5"; максимально-преобразуемое значениеугла А 2, соогвегсгвуюцее максимальному дво.ичному числу, - 1295995,05615234375, В соот.вегсгвии с мегодикой выбора коэффициенговделения делигелей 5, б коэффициенты...

Преобразователь двоично-десятичного кода в двоичный код

Загрузка...

Номер патента: 723567

Опубликовано: 25.03.1980

Авторы: Немченко, Степанов, Утиркин

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, код, кода

...10.Преобразователь работает следующим образом. На входную тетраду подается старший десятичный разряд О который с каждым тактом сдвигается в промежуточный регистр 3 первого каскада. На одноразрядном сумматоре 5 эти два числа суммируются и на выходе получается число, соответствующее первому десятичному разряду, умноженному на (5 1010. Сумматор 6 суммирует первый десятичный разряд, умноженный на 1010 и код второго десятичного разряда.С выхода второго сумматора первого каскада код поступает на вход регист ра 4 следующего (второго) каскада и т.д. С выхода (2 п)-го сумматора последнего и-го каскада двоичное число по тактовым импульсам записывается в регистр двоичного кода 10. Та ким образом, данное устройство реализует следующую...

Преобразователь двоичной дроби в двоично-десятичную дробь

Загрузка...

Номер патента: 723568

Опубликовано: 25.03.1980

Автор: Омельченко

МПК: G06F 5/02

Метки: двоично-десятичную, двоичной, дроби, дробь

...уп- ф равления 2, для чего его третий выход подключен ко второму входу блока памяти 8, Выход регистра 5 сдвига соединен с первым входом первого двоичного сумматора 10 непосредственно и через пер вый элемент задержки 12, смещающий двоичную информацию на три иции в сторону старших разрядов, со вторым его входом и входом второго элемента задержки 13, смещеюшего информеци 1 о на 5 О три позиции в сторону старших разрядов. Выходы первого двоичного сумматора 10 и второго элемента задержки 13 соединены соответственно с первым и вторым входами второго двоичного сумматора 11, 55 выход которого соединен со вторыми входами первого и второго элементе И 3, 4, Необходимо отметитьчто первый и 68 4второй двоичные сумматоры 10, 11 совместно с первым и...

Устройство для параллельного счета количества единиц (нулей) в двоичном числе

Загрузка...

Номер патента: 726526

Опубликовано: 05.04.1980

Авторы: Гриненко, Жигора, Шаехов

МПК: G06F 5/02

Метки: «нулей», двоичном, единиц, количества, параллельного, счета, числе

...суммы последнего сумматора каждой группы и выход переноса сумматора последней К группы соединены со входами соответствуюших, разрядов выходного регистра, Входы каждого 1 -го сумматора К группы соединены с выходами переноса 2-го и т (2 1 - 1) сумматоров (К) группы и с выходом суммы ( 1 -1) сумматора К группы. Выходы 2 1 -го (2 1 -Ц-го разрядов входного регистра соединены со входами 1 -го сумматора первойгруппы.Недостатком известного устройстваявляется невозможность проверки на четность полученного результата.Целью изобретения является расширение функциональных возможностей засчет реализации проверки на четностьчисла,Эта цель достигается тем, что предложенное устройство содержит дополнительный регистр,элементов НЕ, где=ЬЩ и+,а о - число...

Дешифратор

Загрузка...

Номер патента: 728123

Опубликовано: 15.04.1980

Авторы: Братушкин, Мингалеев, Пластун

МПК: G06F 5/02

Метки: дешифратор

...на выхой шины 8 де.элемента 3, имельный сигнал од элемента 6, жнтельный сигнал од 3 дешифратофункциониро ствии с входной тся следующим на фиг.2). Тактовым им такта согласно лльсом первой фазыгике работы элементНа входные шины дешифратора подаются кодовые комбинации в двоичной форме (по шине 8 с весом 2, по шине 10-2, по шине 9.2 ), при этом на одной из выходных шиндешифратора (на выходах элементов 4-7) появляется сигнал положительной или отрицатель. ной полярности, однозначно соответствующийвходной комбинации сигналов, При подаче двоичного кода на шину 8 "1" представляется сигналом положительной полярности, а "0" -сигналом отрицательной полярности. При подачедвоичного кода на шины 10 и 9 "1" представляется сигналом положительной...

Устройство для перевода комплексных чисел, представленных в двоичном коде в алгебраическую форму

Загрузка...

Номер патента: 732851

Опубликовано: 05.05.1980

Авторы: Бекетов, Трубицын, Цупрев, Шпилевский

МПК: G06F 5/02

Метки: алгебраическую, двоичном, коде, комплексных, перевода, представленных, форму, чисел

...значениями разрядов кода, напримерг = (1010 гол-(Э) = 1(-1 ++0(-1+ ) = 1+ дЗ,Щ В предлагаемом устройстве реализован метод а)(ализа разрядов действительной и мнимой частей степенейоснования.В таблице представлены степени 5 ОснЯвания ( 1 + 3)формула изобретения 0001001 001110 Сумма 001011 001110 (000011) 00100 01001 00011Отсюда г = -3 - 33 Иэ анализа таблицы следует,. чтодействительная и мнимая части степе,ней основания могут быть разныхзнаков: они кратны числу 2; значащиеразряды действительной и мнимой чрстей степеней основания (1 можетбыть только в одномразряде) имеющих .один знак, от степени к степенине повторяются. Отсюда следует, чтодля формирования действительной имнимой частей алгебраической формыкомплексного числа в связи с...

Преобразователь позиционного кода в код с большим основанием

Загрузка...

Номер патента: 732852

Опубликовано: 05.05.1980

Авторы: Викторов, Романкевич, Файдова

МПК: G06F 5/02

Метки: большим, код, кода, основанием, позиционного

...системе счисления с тем основанием, с которым необходмо получить результат; К - разрядный код целого числа,которое необходимо преобразовать,помешают в регистр 1, Код цифры, храня- шейся в разряде 9 регистра 1, поступает нв блок 3, где происходит умножение на константу, равную разности основвни 3 систем счисления, На вычитвтеле 2 из 524двух старших разрядов кода числа, поступающих на регистр 1, вычитается код числа, поступающий с выходов блока 3,На первых трех тактах из блока 8 пошине 16 на элементы И 4, 5 подаетсяразрешающий потенциал, вследствие чегокод разности с выхода вычитетеля 2 записывается в регистр 1 таким образом,что содержимое старшего разряда 10 вычитателя 2 записывается в младший разряд регистра 1, в содержимое разряда...

Преобразователь двоичного кода в двоично-десятичный и обратно

Загрузка...

Номер патента: 732853

Опубликовано: 05.05.1980

Авторы: Горбань, Степанов

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода, обратно

...образом,В режиме преобразования двоичногочисла в двоично-десятичное на управляющую шину 8 подеется пулевой потенциал,Через шины 14 в двоичный регистр 1 записывается код преобразуемого двоичногочисла, Затем включается генератор 9 импульсов. Превый импульс с первого выхода распределителя импульсов опрашиваетстарший разряд двоичного регистра, Приединичном значении разряда сигнал поступает на вход блока 2 двоично-десятичныхэквивалентов, с выходов которого десятичный эквивалент старшего разряда заносит-ся в двоично-десятичный сумматор 3. Сдедуюшчй импульс со второго выхода распределителя импульсов опоашивает следующий разряд регистра 1 и гри наличии внем единицы сигнал с выхода элемента Ииз группы 15 поступает на вход блокаэквивалентов, С...

Преобразователь монотонно-изменяющегося кода

Загрузка...

Номер патента: 732854

Опубликовано: 05.05.1980

Авторы: Андреев, Быстров, Кремнев, Максимов, Михайлов, Сухов

МПК: G06F 5/02

Метки: кода, монотонно-изменяющегося

...или уменьшается при работе с монотонно-убывающим кодом) и принимает значение, эквивалентное значению входного кода, Выходной импульс с формирователя 10 поступает также на вход цепочки последовательно соединенных формирователей 7и 8.Свыхода формирователя 7 импульсуправления, поступая на вход регистра 6,осуществляет запись в этот регистр кодасчетчика 5,Импульс управления с выхода формирователя 8 поступает на сбросовые входыобоих счетчиков, устанавливая их в нулевое состояние, в также на первый входэлемента И Э,.устанавливая его в состояние выдачи разрешающего потенциалана элемент И 2. Импульсы генератора 1через элемент И 2 поступают на счетныйвход счетчика 3, а также дополнительно через элемент ИЛИ 11 нв счетныйвход счетчика 5, которые...

Преобразователь позиционного кода с одним основанием в позиционный код с другим основанием

Загрузка...

Номер патента: 734667

Опубликовано: 15.05.1980

Автор: Кротов

МПК: G06F 5/02

Метки: другим, код, кода, одним, основанием, позиционного, позиционный

...от блока 1 управления, в регистре 6 образуются двоичные эквиваленты преобразуемого кода, которые складываются в накопительном сумматоре 4 при наличии логической единицы в младшем разряде регистра 2 сдвига.Процесс преобразования кода из двоично-десятично-шестидесятиричного в двоичный занимает число периодов тактовой частоты, задаваемой блоком управления 1, равное числу двоичных разрядов преобразуемого кода,Для лучшего понимания работы предлагаемого устройства на фиг. 2 приведен пример возможной реализации перестраиваемых комбинационных суммирующих ячеек, входящих в состав сумматоров 4 и 7, поскольку накопительный сумматор 4 может быть построен на основе комбинационного сумматора и регистра памяти. Перестраиваем а я суммирующая ячейка 12...

Устройство для преобразования двоичного кода в двоично десятичношестидесятиричный

Загрузка...

Номер патента: 734668

Опубликовано: 15.05.1980

Авторы: Ватин, Степанов

МПК: G06F 5/02

Метки: двоично, двоичного, десятичношестидесятиричный, кода, преобразования

...равен нулю, код на выходы 3 дешифратора поступает без изменения. Каждым тактовым импульсом открываются также элементы 14 И третьей группы. Следовательно, сдвинутый на один разряд вправо и скорректированный код максимального эквивалента преобразуемого угла по окончанию первого тактового импульса запишется в регистр 11. При наличии нуля в младшем разряде кода, содержащегося в регистре 1 триггеры регистра 11 останутся в нулевом состоянии. Двоичный код в регистре 1 сдвинется на один разряд влево. При поступлении с генератора второго тактового импульса и при наличии единицы в следующем разряде преобразуемого кода открываются элементы И первой и второй групп 12 и 13, и на сумматоры 3 и 4 поступает код максимального значения преобразуемого...

Преобразователь правильной двоичной дроби в двоично десятичную дробь и целых двоично-десятичных чисел в двоичные

Загрузка...

Номер патента: 734669

Опубликовано: 15.05.1980

Автор: Омельченко

МПК: G06F 5/02

Метки: двоично, двоично-десятичных, двоичной, двоичные, десятичную, дроби, дробь, правильной, целых, чисел

...в двоично-десятичную дробь по сигналу, поступающему с управляющей шины 1, запускается блок 2 управления, вырабатывающий потенциал двоичного преобразования и такты, необходимые для сдвига и коррекции содержимого тетрад 4 двоичнодесятичного регистра 3. Одновременно ло шинам 10 двоичной информации записывается в двоичный регистр 9 исходная двоичная дробь. При этом 1 тетрад 4 и 1 одноразрядных двоичных сумматоров 18 образуют 1 последовательных сумматоров для сложения четырехразрядных чисел. В первых четырех тактах каждого цикла произ-. водится сдвиг содержимого всех тетрад 4 сдвигающего регистра на один разряд вправо и считывается младший разряд двоичного регистра 9. При этом этот разряд и переносы из предшествующих тетрад 4 запоминаются...

Преобразователь двоично-десятичного кода в двоичный код

Загрузка...

Номер патента: 734670

Опубликовано: 15.05.1980

Автор: Омельченко

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, код, кода

...О тетрады по информационной шине 9 последовательно одна за другой, начиная со старшей, поступают тетрады преобразуемой дроби. Одновременно с каждой тетрадой по управляющей шине 1 в блок 2 управления гюступает синхроимпульс, задающий сгарт-стопный режим работы устройства. Блок 2 управления вырабатывает сигналы, ооеспечивающие работу всего устроиства в целом и запускает распределитель 3 импульсов, вырабатывающий импульсы, число которых обусловлено разрядностью искомого двоичного числа. Из запоминающего устройства 7 считывается последовательным кодом двоичный эквивалент вида 101, соответствующий младшему разряду самой младшей тетрады преобразуемого числа и поступает на первый вход формирователя 8 двоичных эквивалентов. Управление...

Устройство для преобразования табличных кодов

Загрузка...

Номер патента: 736089

Опубликовано: 25.05.1980

Авторы: Антонович, Провизенов, Трухачев

МПК: G06F 5/02

Метки: кодов, преобразования, табличных

...с одним входом одного изн2 двухвходовых элементов И схемы5сравнения (фиг. 3), второй вход которого соединен с соответствующим однимиз 2" выходов дешифратора 20 блока 2,Например, преобразуем код 0110100буквыГтаблицы А в код 1001101буквыГтаблиць. Б, Код 0110100буквыГтаблиць: А, поступающийпо шинам 9 на вход счетчика 19, блока1 запоминается в счетчике. С выходов счетчика 19 блока 1 код 0110100буквы Г таблицы А поступает на15 входы дешифратора 20,блока 1 возбуждая2 + 2 + 2 = 52-ой выход дешифра 4 5тора 20 блока 1.Код 100 1101 буквы Г таблицыБ сОздается следующим образом.2 О Так как коды таблицы А сопровождаются сигналом Разр.А (направление преобразования), го через коммутирующий элемент 21 блока 2 насчетный вход счетчика 19...

Устройство для преобразования кодов

Загрузка...

Номер патента: 739522

Опубликовано: 05.06.1980

Авторы: Рожков, Рябчиков

МПК: G06F 5/02

Метки: кодов, преобразования

...к входу 21 инверсного значения третьего разряда кодового слова, первые входы элементов И 11, 12 и 13 - к входу 22 прямого значения третьего разряда кодового слова. 4 Вторые входы элементов И 8 и 11 под ключены к первому выходу второго разряда устройства,.вторые входы элеМентов И 9 и 12 - к второму выходу второго разряда устройства, вторые входы элементов И 10 и 13 - к третье О. му выходу второго разряда устройства. Выходы элементов И 9 и 11 подключены . к входам элемента ИЛИ 14; выходы элементов, И 10 и 12 - к входам элемента ИЛИ 15. Первый, второй, третий и 55 четвертый выходы третьего разряда устройства соединены с выходами эле" .ментов .И.8, ИЛИ 14,ИЛИ 5, И 13.В каждом 1-.ом разряде устройства(1 =1,п , где и - число разрядов...

Устройство для преобразования двоично-десятичных чисел в двоичные

Загрузка...

Номер патента: 739523

Опубликовано: 05.06.1980

Авторы: Михеев, Тархов

МПК: G06F 5/02

Метки: двоично-десятичных, двоичные, преобразования, чисел

...триггеров23-26 второй 20 тетрады. При этом на сумматор 2 поступают три слагаемых (с триггеров 20, 22,23) . Выходы сумматоров 6,7 подключены со сдвигом на один итри разряда на входы параллельно комбинационного сумматора 18, на другие входы которого поступает код с выходов триггеров 27-30 последней тетрады. Выходы сумматора 18 соединены с одним из входов схемы сравнения,34, а другие входы - с регистром двоичного числа 35. Выходсхемы сравнения 34 соединен со входом коммутатора 36. Выходы коммутатора 36 подключены к соответствующим входам группыэлементов И 40. Генератор 38 импульсов через элемент 37 И подключен к первым входам группы элементов И 40, вторые выходы которых соединены со счетными входами соответствующих тетрад. Каждая тетрада...

Преобразователь правильной двоично-десятичной дроби в двоичную дробь и целых двоичных чисел в двоично-десятичные

Загрузка...

Номер патента: 741260

Опубликовано: 15.06.1980

Автор: Омельченко

МПК: G06F 5/02

Метки: двоично-десятичной, двоично-десятичные, двоичную, двоичных, дроби, дробь, правильной, целых, чисел

...исходной дроби (или промежуточных результатов) в сторону старших разрядов (производится умножение на 2) и выделении целой части, представляющей собой искомую двоичную дробь, начинающуюся со старшего разряда. При этом те тетрады, кото 741260рые до сдвига больше или равны пяти,корректируются прибавлением кода 0011.Работа в этом режиме заключаетсяв следующем,Сигналом, поступающим по управляющей шине 1 запускается блок 2 5управления, вырабатывающий потенциюдесятичного преобразования и такты,необходимые для коррекции и сдвигаисходной информации (промежуточныхрезультатов), Одновременно по шинам10 десятичной информации записываетсяисходная двоично-десятичная дробь втетрады 8 сдвигающего регистра б,Приэтом тетрады 8 и одноразрядные сумматоры...

Преобразователь троичного кода 1, 0, 1 в двоичный код

Загрузка...

Номер патента: 741261

Опубликовано: 15.06.1980

Авторы: Мингалеев, Пластун

МПК: G06F 5/02

Метки: двоичный, код, кода, троичного

...систему логических функций и могут быть реализованы, например, при помощи ферритовых логических элементов.На входные шины Х и Х преобразователя подаются кодовые комбинации н троичной Форме (по шине Х с естест со вторым входом отрицательногосигнала шестого троичного элемента,выходы пятого и шестого троичныхэлементов соединены соответственносо вторыми входами положительныхсигналов седьмого и восьмого троичных элементов.На Фиг. 1 представлена блок-схематрехступенчатого преобразователя троичного кода 1,0,1 в двоичный код; наФиг, 2 - временная диаграмма работыпреобразонателя,Первую ступень преобразователясоставляют первый, второй, третий ичетвертый троичные элементы 1 - 4,вторую ступень преобразователяпятый и шестой троичные элементы...