Архив за 1981 год

Страница 2749

Ячейка каскадной коммутирующей среды

Загрузка...

Номер патента: 894701

Опубликовано: 30.12.1981

Автор: Максименко

МПК: G06F 7/00

Метки: каскадной, коммутирующей, среды, ячейка

...на прием единичноговходного потенциала со стороны остальных входных блоков. Предположим,чтопо шинам 3 с блоков аппаратного контроля поступают единичные сигналы,разрешающие прием единичных потенциалов с выхода схемы 15 сравнениякодОв.Во время воздействия единичных потенциалов на входы элементов И-НЕ 24 и 2, последние совместно с запрещающими связями образуют триггер с двумя устойчивыми состояниями, В результате переходных процессов один из элементов И-НЕ 2, блокируя вход другого,.окаэывается подключенным к одному из выходов схемы 15,Допустим, что единичный потенциал с выхода схемы 15 принимается элелов связи. Формула изобретения ментом 2 . При этом его инвертированное значение с выхода элемента 2,прикладывается ко входам...

Устройство для выделения экстремального числа

Загрузка...

Номер патента: 894702

Опубликовано: 30.12.1981

Автор: Титов

МПК: G06F 7/02

Метки: выделения, числа, экстремального

...группы, дополнительные элементы ИЛИ 9 1, 9 9 И , элементыИЛИ-НЕ группы 10,1,10 , 10,И , группу кодовых входов 11 11 , ,11устройства, установочные входы12 , 12, , 12 и устройства, груп. пу выходов 13,1,1313, устройства, входсброса устройства 14.Устройство работает следующим образом. На входы 11 устройства поступают щ-разрядные коды и чисел, а на установочные входы 12 по мере решения задач поступают единичные сигналы- признаки решения задачи, которые перебрасывают соответствующие триггеры 1 в единичное состояние, обеспечивая тем самым прекращение подачи кодов чисел через элементы И 2 группы на входы первого поразрядного узла переноса и на входы элемента ИЛИ-НЕ ЗВ исходном состоянии все триггеры 1 находятся в нулевом состоянии, а их нулевые...

Устройство для умножения

Загрузка...

Номер патента: 894703

Опубликовано: 30.12.1981

Авторы: Дербунович, Шатилло

МПК: G06F 7/52

Метки: умножения

...процесса в логическом элементе И припереходе из "1" в "0",9 й- максимальное время переходного процесса в сумматоре. при переходе действительного состоянияв инертное,1 Е -ОС - максимальное время переходного процесса в логическом элементе ИЛИ припереходе "1" в "0", и определяется элементной.ба 19зои, в которои выполняетч мся устройство для умножения.Второй этап - рабочий. На входахустройства А, А, А , А, В В 2, ВВ 4 устанавливаются сигналы, соответствующие разрядам двоичных сомножителей А(А 1, А, А, А)и В(В 1, В,В, В 4 ). По установлении этих сигналов на вход г подается сигнал "1",приводящий устройство в рабочее сос"тояние. Сигнал со входа г, черезвремя, определяемое элементом 18 за"держки поступает на входы сумматоров 6-17. Задержка...

Умножитель двухразрядных двоичных чисел инжекционного типа

Загрузка...

Номер патента: 894704

Опубликовано: 30.12.1981

Авторы: Вариченко, Коноплянко, Раков

МПК: G06F 7/52

Метки: двоичных, двухразрядных, инжекционного, типа, умножитель, чисел

...отражателя тока работает в аналоговом режиме. Следовательно, в цепочкепоследовательно включенных отражателей тока имеет место накаплинание 50 погрешности. Если накопленная погрешность в конце цепочки, составленнойиз отражателей тока, не превышаетполовины интервала квантования, товключение последовательно И Л-тран 2 55 эистора по схеме порогового детектора .ликвидирует ее, т.е. происходитобрыв цепочки накопления погрешнос- т Т аблица 2 и У разоножитель работаеисходном положенраэрядон Х 4, Хтранзисторы 1их коллекторах следующим когда зн ур Уа рав заперты и равны нулю.токи в у транзистора 14 и с третьим коллектором многоколлекторного транзистора б, база многоколлекторного транзистора 5 соединена с первыми коллекторами входных...

Устройство для возведения в квадрат

Загрузка...

Номер патента: 894705

Опубликовано: 30.12.1981

Авторы: Бальва, Вишневая, Самойлов

МПК: G06F 7/552

Метки: возведения, квадрат

...ИИПИ ГосУдаР по делам иэ 5, Москва, Жаказ 1149 13 Филиал ППП Патент Блок-схема устройства приведенана чертежеустройство содержит счетчики 1 и 2,сумматор 3 (комбинационного типа),блок 4 умножения (на знак единичного приращения Ьх), элемент 5 задержки, накапливающий сумматор 6, счетчик 7, вход 8 устройства,Работа устройства описывается следующей Формулой;у+Ьу (х+Ах)2=х+ х йх+(х+Ьх)Ьх илиЬ у х+ (х+Ьх) )ах 16Единичное приращение переменной Дхс произвольным знаком поступает навход 8, изменяя состояние счетчика 1.На выходе счетчика 2 к этому моментуимеется значение переменной от предыдущего шага вычислений. После переходных процессов на выходе сумм тора 3 и, следовательно, на входе блока 4 умножения устанавливается значение суммы х+(х+Ьх)....

Генератор равномерно распределенных случайных величин

Загрузка...

Номер патента: 894706

Опубликовано: 30.12.1981

Авторы: Билюнас, Гаурильчикас

МПК: G06F 7/58

Метки: величин, генератор, равномерно, распределенных, случайных

...генераторе первый выход генератора 1 тактовых импульсов соединенс генератором 2 бинарного шума, авторой выход соединен с первыми входами элементов И 3 и 4, выходы которых соединены со входами реверсивного счетчика 5 один с суммирующимвходом, другой с вычитающим. Выход бОреверсивного счетчика соединен совходом цифроаналогового преобразователя 6 и входами двух дешифраторов. 7и 8. Выходы дешифраФоров соединенысо входами элемента ИЛИ 9, выход ко 65 торого соединен со счетным входом триггера 10. Выход триггера соединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 11, второй вход которого сое- динен с выходом генератора 2. бинарного шума. Выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с вторыми входами элементов И 3 и 5, причем один из них через элемент...

Генератор случайных процессов

Загрузка...

Номер патента: 894707

Опубликовано: 30.12.1981

Автор: Хамитов

МПК: G06F 7/58

Метки: генератор, процессов, случайных

...датчика случайных чисел, а выходы коммутатора соединены со вторыми входами соответствующих дискриминаторов группы.Блок-схема генератора приведена на чертеже.Первый даТчик 1 случайных чисел и второй датчик 2 случайных чисел соединены с первым и вторыми выходами блока 3 памяти, выход которого через информационный канал коммутатора 4 соединен с первыми выходами дискриминаторов 5 - 8. Выходы дискриминаторов 5 - 8 через элемент ИЛИ 9 подключены к регистру 10 памяти, выход 11 которого соединен со вторыми входами дискриминаторов 5 - 8 и является выходом всего устройства. Вход коммутатора 4 соединен с выходом тре тьего датчика 12 случайных чисел.Генератор работает следующим образом.В каждом такте функционирование генератора случайных процессов...

Устройство для умножения частоты следования импульсов

Загрузка...

Номер патента: 894708

Опубликовано: 30.12.1981

Авторы: Веригин, Резников

МПК: G06F 7/68

Метки: импульсов, следования, умножения, частоты

...числа регистра 7, поэтому схема б сравнения выключается и снимает сигнал. с нулевого установочного входа триггера 8, но он не переключается, так как действие импульса генератора 1 окончилось. Узел 5 параллельного переноса открыт, и информация изменившегося разряда счетчика 4 переписынается в тот же разряд регистра 7. Информация в остальных разрядах регистра 7 сохраняется прежней. Если новое число регистра 7 равно числу счетчика 4, то срабатывает схема б сравнения и запрещает переключение триггера 8 до следующего изменения числа счетчика 4. При повторной записи в регистре 7 будет число больше, чем в счетчике 4, поэтому схема б сравнения остается выключенной и первым же импульсом генератора 1 триггер 8 переключается и запрещает...

Устройство выборки микрокоманд

Загрузка...

Номер патента: 894709

Опубликовано: 30.12.1981

Авторы: Карпман, Якуба

МПК: G06F 9/36

Метки: выборки, микрокоманд

...регистра 11 адреса микро- команд, новое значение заносится в 1 него через кодовую шику данных. 40 При обнаружении признака наличияочередной выполняемой микрокомандыв управляющей памяти блок 1 управления инициирует выборку очередной микрокоманды из управляющей памяти поадресу, передаваемому из регистра 11адреса микрокоманды через второйвыход устройства. При отсутствии .указанного признака блок 1 управления анализирует признак наличияочередной выполняемой микрокомандыв оперативной памяти. Исходнымиданными, поступающими на входы блока 4 сравнения для выработки данного признака, являются граничное значение выделенной области оперативной.памяти, хранящееся в регистре 8границы оперативной памяти, а такжеадрес микрокоманды, формируемый...

Устройство приоритета

Загрузка...

Номер патента: 894710

Опубликовано: 30.12.1981

Авторы: Белан, Молчанов, Полуаршинов, Трудов

МПК: G06F 9/50

Метки: приоритета

...самому высокому приоритету соответствует наименьший (в случае суммирующего счетчика) или наибольший (в случае вычитающего счетчика) код.Сигнал начального пуска с входа 13 через элемент ИЛИ 12 поступает на управляющий вход счетчика 7 и сбрасывает его в нулевое состояние, Этот же сигнал, поступая на единичный вход триггера 9 управления, устанавливает его в единицу, Нулевой сигнал с нулевого выхода триггера 9 поступает на вход элемента И 11 и подготавливает его открытие. Поскольку счет. чик 7 находится в нулевом состоянии, а на регистрах 3 приоритета находятся коды приоритетов, то на выходах схем 10 сравнения будут сформированы нулевые сигналы, которые через элементы И 5 и элемент ИЛИ б поступают на вход элемента И 11 и разрешают, тем...

Устройство для обнаружения и исправления ошибок арифметических преобразований полиномиальных кодов

Загрузка...

Номер патента: 894711

Опубликовано: 30.12.1981

Авторы: Амербаев, Бияшев, Евстигнеев, Черкасов

МПК: G06F 11/08

Метки: арифметических, исправления, кодов, обнаружения, ошибок, полиномиальных, преобразований

...(0 (. О й к =с .2 КЪ 1На чертеже представлена блок-схема устройства.Устройство "одержит (К+3) входных регистров 1 по числу обрабатываемых символов (байт), предназначенных для 65 временного запоминания символов, образующих обрабатываемое слово, дешифраторы 2-1, 2-2 2-К, предназначенные для дешифрации каждого символа (байта) обрабатываемого слова, блоки умножения по модулю р 2"ф, а (ю) - степень неприводимого многочлена) 3-1, 3-2 З-К, 4 - б, первый 7, второй 8, третий 9, четвертый 10, пятый 11, шестой 12 и седьмой 13 сумматоры по модулю два, блок 14 хранения констант умножения, первую 15, вторую 16, третью 17 и четвертую 18 схемы сравнения, элемент. ИЛИ 19 первый 20, второй 21 элементы И.Каждый дешифратор 2 имеет три вы" хода, на...

Устройство для контроля цифровых систем

Загрузка...

Номер патента: 894712

Опубликовано: 30.12.1981

Авторы: Горелик, Митюк, Никитин, Федин

МПК: G06F 11/16

Метки: систем, цифровых

...с первого входаблока 4. Таким образом, по коду операции осуществляется выбор одного изобъектов контроля.Сигнал Признак кода операции из вычислительной системы поступает на установочный вход блока 2 регистра 1 сдвига и производит в него запись +1. Этот же сигнал поступает через первый вход блока 2 на первый вход элемента 8 блока 2 вызова операции, на второй вход которого поступают тактовые импульсы с магистрали, прошедшие через третий вход блока 2 вызова операции и элемент . . ИЛИ 9. С выхода элемента 8 через четвертый выход блока 2 сигналы поступают на первый вход сдвиговаго регистра 1 и используются как сдвиговые импульсы. Восьмой тактовый импульс с третьего входа блока 2 вызова операции поступает на вход линии 10 задержки и через ее...

Устройство для контроля хода программ

Загрузка...

Номер патента: 894713

Опубликовано: 30.12.1981

Автор: Трудов

МПК: G06F 11/28

Метки: программ, хода

...входами блока входных элементов И 5.Устройство работает следующим образом.При каждом исполнении программы в четчик 1 программно заносится через информационные входы 19 устройства и 5 лок элементов ИЛИ 10 дополнительный код максимального времени выполнения программы. В процессе выполнения программы на суммирующий вход счетчика 1 поступают временные импульсы от генератора 2 импульсов временные метки. Если время ныполнения програм мы превосходит максимально допустимое, то в счетчике 1 формируется сигнал переполнения, который через управляющий выход 3 устройства поступает в систему прерывания. При нормальном ходе программы переполнения счетчика 1 не происходит. Однако и при нормальном ходе программы при мультипрограммном режиме...

Микропроцессорный модуль

Загрузка...

Номер патента: 894714

Опубликовано: 30.12.1981

Авторы: Баскаков, Гладштейн, Комаров

МПК: G06F 15/00

Метки: микропроцессорный, модуль

...в триггеры 1 и 2, авторой установлен на входных шинах5 и.б данных. На выходах мультиплексоров 16 и 18 формируются соответственно нулевой и первый разрядыкода результата операции. При этом,1-ый разряд результата (нулевой илипервый) есть переключательная функция четырех аргументов: сигнала на1-той выходной шине данных (первой7 или второй 8); сигнала на 1-той"входной шине данных (первой 5 иливторой б), сигнала переноса, поступающего по входной шине 9 переносаили непосредственна с выхода мультиплексора 15 и сигнала обратной связи,поступающего непосредственно с первойвыходной шины 8 данных или по входной шине 12 обратной связи, Вид этойфункции определяется двоичным кодом,подаваемым по шинам группы шин 4управления,Одновременно на выходах...

Микропроцессор

Загрузка...

Номер патента: 894715

Опубликовано: 30.12.1981

Авторы: Меркулов, Покровский, Садовникова

МПК: G06F 15/00

Метки: микропроцессор

...вторым итретьим счетными входами блока, первый вход шестого элемента И соединен со счетным входом третьего запоминающего элемента, выход которогосоединен со вторым входом шестогоэлемента И, выход которого соединенсо счетным входом четвертого запоминающего элемента, первый вход седьмого элемента И соединен с выходомтретьего запоминающего элемента ипервым входом восьмого элемента И,второй вход седьмого элемента Исоединен с шестым входом блока исо вторым входом восьмого элементаИ, выход седьмого элемента И соединен с первым и вторым адреснымивыходами блока, выход восьмого элемента И соединен с третьим адреснымвыходом блока, первый вход девятогоэлемента И соединен с адресным входом блока, а второй вход - с седьмым входом блока, выход...

Число-импульсное решающее устройство

Загрузка...

Номер патента: 894716

Опубликовано: 30.12.1981

Авторы: Дудин, Михайлов, Стройковский, Фризен, Щербаков

МПК: G06F 15/32

Метки: решающее, число-импульсное

...группой входов устройства, а группа выходов первогосчетчика является группой выходов устройства, вход второго элемента И является вторым входом устройства, введен регистр сдвига, выходы второго и третьего разрядов которого соответственно подключены ко входусброса второго счетчика и управляющим входам элементов И группы , а выход четвертого разряда регистра сдвига подключен ко второму входу триггера, единичный выход которого подключен ко второму входу второго элемента И, первый вход элемента ИЛИ и вход сброса первого счетчика объединены и являются входом запуска устройства, второй вход элемента ИЛИ подключен к выходу второго счетчика, вход первого разряда регистра сдвига является входом задания шага интегрирования устройства, а...

Вычислительный узел цифровой сеточной модели для решения дифференциальных уравнений в частных производных

Загрузка...

Номер патента: 894717

Опубликовано: 30.12.1981

Авторы: Башков, Боюн, Вороной, Козлов

МПК: G06F 17/13

Метки: вычислительный, дифференциальных, модели, производных, решения, сеточной, узел, уравнений, цифровой, частных

...узла. Предварительно все разряды регистра знаков соседних неизвестных устанавливаются8947 30 в единичное состояние подачей единичного управляющего сигнала на управляющий вход 33 узла. Коэффициент д заносится в регистр 9 коэффициента и по управляющему сигналу на управляющем, входе 28 коммутатора 7 передается параллельным кодом в регистр 11 сдвига по единичному сигналу на управляющем входе 30 узла.Один разряд коммутатора 7 (Фиг.2) содержит две схемы И 43 и 44, элемент ИЛИ 45, управляющие входы 28 и 29, информационные входы 46 и 47 и выход 48.На входы 19 узла подается адрес ,ООО 1, который коммутатором 5 (один разряд коммутатора 5 аналогичен разряду коммутатора 7) подключается ко входу адреса запоминающего устройства 1. Этот же адрес...

Устройство для вычисления коэффициентов фурье

Загрузка...

Номер патента: 894718

Опубликовано: 30.12.1981

Авторы: Генкин, Голубев, Куно, Скворцов, Шагурин, Щетинин

МПК: G06F 17/14

Метки: вычисления, коэффициентов, фурье

...формирование импульсов с постоянной частотой,Дляполучения требуемой частоты импульсов, связанной с частотой исследуе мой гармоники входного сигнала, импульсы с выхода генератора 8 пропускают через управляемый делитель 9, на управляющие входы которого подается код, характеризующий частоту исследуемой гармоники, Для перестройки устройства на другую частоту код, задаваемый на входы 1 Ч, может изменяться. Импульсы с выхода делителя 9; имеющие цастоту, в постоянное число раз превышающую заданную частоту исследуемой гармонической составляющей,. поступают на входы блока 3 управления и узла 10, формирующего опорные сигналы,в качестве которого для данного конкретного случая можно использовать двухразрядный распределитель,на выходах которого...

Цифровой коррелятор

Загрузка...

Номер патента: 894719

Опубликовано: 30.12.1981

Авторы: Джус, Долгов

МПК: G06F 17/15

Метки: коррелятор, цифровой

...Значения порядков (1), (2 п" и 2 У)через блоки 2 и 5 выделения порядкови блок 8 элементов И поступают насумматор 7 порядков, где и вычисляется порядок произведения, знаки перемножаемых величин (з 1 дп Мх;,з 1 дп Му.),на блок элементов И, с помощью которого определяется знак произведения.Полноразрядные модули мантисс / И Хи Му./ через блоки 20 и 21 элементов И поступают на блок 22 сложениямантисс, на котором вычисляется приближенная величина их произведения,Триггеры 17-19 вырабатывают соответственно три управляющих сигнала Ц , С 1 и ц о . Управляющие сигналы ч А и.принимают единичные значе:ния в случае, если соответствующиеФвторые старшие разряды модулей перемножаемых мантисс М у и М у не Равны нулю, в противном случае 1=0 иц...

Устройство для вычисления функций

Загрузка...

Номер патента: 894720

Опубликовано: 30.12.1981

Авторы: Генкин, Голубев, Куно, Скворцов, Шагурин, Щетинин

МПК: G06F 17/17

Метки: вычисления, функций

...Функции подается в виде двоичного кода на информационные входы 10 устройства.В соответствии с этим кодом производится выборка значения Функции изодного из блоков 1 памяти соответствующего значению аргумента, определяемому старшими разрядами кодааргумента. Выбор той или иной Функции производится заданием кода науправляющие входы 9, что обеспечивает подключение старших разрядоввычитающего счетчика 5 черезкоммутатор 6 к требуемому блоку1 памяти, в котором записаны соответствующие значения Функций. Посигналу от блока 2 управления, значение Функции У из блока памятипоступают в сумматор 4 и вычитатель 7,После этого блок 2 управления обеспечивает формирование импульса поступающего на .вычитающий вход старшихразрядов вычитающего счетчика...

Анализатор случайных процессов

Загрузка...

Номер патента: 894721

Опубликовано: 30.12.1981

Авторы: Захаров, Сидоров

МПК: G06F 17/18

Метки: анализатор, процессов, случайных

...Функциональный преобразователь, вход которого является входом анализатора, а выходы подключены ко входам соответствующих блоков усреднения, введены интерполирующий Фильтр, коммутатор и блок задания весовых коэффициентов, входы которого соединены соответственно с выходами блоков усреднения, а выходы подключены соответственно ко входам коммутатора, выход которого через интерполирующий фильтр соединен с информационным входом блока регистрации, синхронизирующий вход которого подключен к первому выходу генератора ймпульсов, второй и третий выходы которого соединены с синхронизирующими входами коммутатора и интерполирующего;фильтра.На чертеже представлена блок-схема анализатора.) -У(х) ) (х) х .Яд10Сигнал с на 1-ом выходе блока 3задания...

Устройство для псевдообращения матриц

Загрузка...

Номер патента: 894722

Опубликовано: 30.12.1981

Автор: Попов

МПК: G06F 15/173, G06F 17/15, G06F 17/18 ...

Метки: матриц, псевдообращения

...второй группы, выходы которых соединены с соответствующими 40 входами блока памяти. ны с первыми входами других умножителей 3. Вторые входы умножителей 3 соединены с выходом нелинейного элемента 5, а выходы - со входами блока б памяти. Входы квадраторов 7 соединены с выходами счетчика 1, а выходы - со входами сумматора 8, Выход сумматора 8 через квадратор 7 соединен со входом нелинейного элемента 5. Вход генератора импульсов 9 соединен с выходом нелинейного элемента 5, а выход - со входом кольцевого счетчика 4, выходы счетчика 4 соединены со вторыми входами элементов И 2, выход счетчика 4 соединен со своим входом выходы блока б памяти являются выходами устройства.Устройство работает следующим образом.На вход: счетчика 1 через...

Устройство для контроля пневматических приборов

Загрузка...

Номер патента: 894723

Опубликовано: 30.12.1981

Авторы: Бутаков, Ильиных

МПК: G06G 5/00

Метки: пневматических, приборов

...б манометр 7 Задатчики894723 4близительно равны, то мало и времяпереходного процесса, вызванного подключением маломощного контролируемого прибора к нагрузке - манометру.Вследствие этого время контроля сокращается на 20-30. Формула изобретения руемым входом реле 6 переключения,входом усилителя 5 мощности и входомповторителя 3 со сдвигом, выход которого подключен ко второму входуэлемента 4 сравнения, выход которогосоединен с управляющей камерой реле6 переключения, второй коммутируемыйвход которого связан с выходом усилителя 5 мощности, а выход - с манометром 7.Предлагаемое устройство работаетследующим образом,При появлении на каком-либо из управляющих входов коммутатора 2 единичного сигнала=1 на выходе коммутатора и, следовательно, на...

Устройство для выделения модуля сигнала

Загрузка...

Номер патента: 894724

Опубликовано: 30.12.1981

Авторы: Гаврилов, Кузьмичев

МПК: G06G 7/12

Метки: выделения, модуля, сигнала

...резистор 6 и дополнительный масштабный резистор 7, причем катод диода 4, соединенный с анодом диода 3, подключен к выходу усилителя 2, катод диода 3 является выходом устройства и соединен с резистором 5, второй вывод которого подключен к аноду диода 4 и инверти рующему входу усилителя 2, резистор 7 включен между выходом операционного усилителя и выводом резистора б, источник сигнала подключен ко входу повторителя 1 напряжения, выход которого через разделительный конденсатор 8 подсоединен к резистору б,40 45 50 55 Устройство сработает следующим образом.При подаче на вход положительной полуволны переменного напряжения последняя инвертируется операционным усилителем 2, обратная связь по инвертирующему входу замыкается через диод 4. Диод 3...

Устройство для деления напряжений

Загрузка...

Номер патента: 894725

Опубликовано: 30.12.1981

Авторы: Бабаханов, Ибрагимов, Исмаил-Заде

МПК: G06G 7/161

Метки: деления, напряжений

...для деления напряжений.Устройство содержит блок 1 управления, выход которого подключен к одному из входов триггера 2 и входам интегрирующих ЙС-цепей 3 и 4, выходы которых подключены соответственно к первым входам нуль-органов 5 и 6, вторые входы которых соединены со входами устройства, а выходы через элемент ИЛИ 7 - с первым входом первого элемента И 8, второй вход которого подключен к выходу триггера 2, а выход - к другому входу триггера 2, входу интегрирующей ВС-цепи 9 и одному из входов триггера 1 О, выход которого подключен к первому входу второго элемента И 11, второй вход которого подключен к выходу элемента ИЛИ, а выход - к другому входу триггера 10 и к управляющему входу ключа 12, соединяющего выход ВС-цепи цепей...

Четырехквадрантное множительное устройство

Загрузка...

Номер патента: 894726

Опубликовано: 30.12.1981

Автор: Фесенко

МПК: G06G 7/161

Метки: множительное, четырехквадрантное

...дополнительному выходу первого модулятора 3.Четырехквэдрантное множительное устройство работает следующим образом.Внутренний генератор широтно- импульсного модулятора 3 формирует короткие прямоугольные импульсы для синхронного запуска модуляторов 3 и 4 (на схеме связь между модуляторами не показана), а также осуществляет через дополнительный выход модулятора 3 выход непосредственно генератора) управление работой переключателя 1. При появлении импульса на управляющем входе двухпозиционного переключателя 1 ко входу фазоинвертора 2 подключается источник входного сигнала 0.Одновременно разрешается запуск модуляторов 3 идлительность импульсов на выходе которых прямо пропорциональна напряжению положительной полярности на выходе Фазоинвертора...

Способ долговременного интегрирования униполярного аналогового сигнала

Загрузка...

Номер патента: 894727

Опубликовано: 30.12.1981

Автор: Калакуцкий

МПК: G06G 7/18

Метки: аналогового, долговременного, интегрирования, сигнала, униполярного

...своим выходом к счетному входу триггера 7, Сигнал с выхода компаратора 6 вызывает перекпючение триггера 7 в противоположное состояние, что, в свою очередь, приводит к запиранию ключевого элемента 3 и открытию ключево-, го элемента 4. Следствием. этого является изменение полярности входного сигнала интегрирующего усилителя 8, т.е. инвертирование входного сигнала.С этого момента начинается процесс перезаряда конденсатора 9 в цепи отрицательной обратной связи интегрирующего усилителя 8, в результате чего вь 1 ходной сигнал этого усилителя сначала уменьшается до нуля, сохраняя при этом ту же полярность, что и на предыдущем этапе, а затем, после изменения полярности, возрастает.по амплитуде. В момент равенства амплитуд второго эталонного...

Дифференцирующее устройство

Загрузка...

Номер патента: 894728

Опубликовано: 30.12.1981

Автор: Ермаков

МПК: G06G 7/18

Метки: дифференцирующее

...устройство работает следующим образом. При нулевом состоянии триггера 9 единичное напряжение с его инверсного выхода приложено ко входу установки нуля распределителя уровней 8, что удерживает последний также в нулевом состоянии несмотря на то, что на его счетный вход поступаю 1 импульсы генератора 7. При этом единичное напряжение с выходов распределителя .3 приложено ко входам смещенияусилителей 1 и 2, в результате напряжение на конденсаторах 5 поддерживается постоянным и равным для каждого конденсатора значению, накопленному в предыдущем такте работы уст О ройства.Появление очередного импульса генератора 6 приводит к срабатываниютриггера 9, который снимает единицное напряжение со входа установки 15 нуля распределителя 8 и на его...

Устройство для дифференцирования частотно-импульсных сигналов

Загрузка...

Номер патента: 894729

Опубликовано: 30.12.1981

Автор: Фесенко

МПК: G06G 7/18

Метки: дифференцирования, сигналов, частотно-импульсных

...7 подключен входом к выходу блока 8 вычитания импульсов, соединенного первым и вторым вхо. дами с выходами соответственно вто о- второго и третьего управляемых делителей частоты 9 и 10, Счетные входы управляемых делителей 9 и 10 подключены к выходу генератора 11 опорной часто. ты и входу делителя 12 частоты, Выход делителя 12 соединен со счетным входом счетчика 2, подключенного кодовым выходом к информационному входу первого регистра 3 памяти, Выход регистра 3 соединен с управляющим входом второго управляемого делителя 9 и информационным входом второго регистра 4 памяти, выход которого подключен к управляющему входу третьего управляемого делителя 10.Предлагаемое. устройство работает следующим образом. В блоке 1 управления по...

Интегратор

Загрузка...

Номер патента: 894730

Опубликовано: 30.12.1981

Авторы: Герасин, Лапенко

МПК: G06G 7/186

Метки: интегратор

...образом, чтоминимальному среднему значению ОХсоответствует напряжение 04 на выходе интегратора. При увеличении вход,ного напряжения от величины ОВХ доЮ в момент времени й скоростьзаряда конденсаторов также возрастает в К раз. В момент времени й. напЙряжение на конденсаторе 31 достигаетуровня ограничения О и в дальнейшемне меняется, при этом напряжения,до которых заряжаются остальные и"1конденсаторы, при условии ССС с СС С (где С - емкость конденсаторов) меньше О . При дальнейшемувеличении входного напряжения от величины 01, до М ОВХ (момент времений) скорость заряда остальных и конденсаторов дополнительно возрастает в К раз. В момент времени 1 уровня ограничения Оо достигает найряже-.ниена конденсаторе 3 и так далее.Выходное напряжение...