Устройство для преобразования двоично-десятичных чисел в двоичные
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
оц 739523 О П И С-"-"А"-"Й И Е ИЗОБРЕТЕНИЯ Союз Советскик Социалистических Республик(22) ЗаЯвлено 091177 (21) 2539137/18-24 . с присоединенИем заявки МУ -(23) Приоритет -Государственный комитет СССР но делаем изобретений н открытийОпубликовано 0506.80. Бюллетень йо 21д ата опубликования описания 0506.80(72) Авторы изобретения Ю . С. Тархов и Ю.И. Михеев Научно-производственное объединение ГЕОФИЗИКА Министерства геологии СССР(54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯДВОИЧНО-ДЕСЯТИЧНЫХ ЧИСЕЛ В ДВОИЧНЫЕ Изобретение относится к области циФровой вычислительной техники,По основному авт.св437068 известно устройство для преобразования двоично-десятичных чисел в двоичные, содержащее двоично-десятичный регистр, комбинационные сумматоры, элементы ИЛИ. Выход 1-. го (1 =1-4) старшей тетрады двоично-десятичного регистра соединен со входами 1-го и (1-2) -го разрядов первого комбинационного сумматора, со входами трех младших разрядов которого соединены соответственно три выхода младших разрядов следующей тетрады двоичнодесятичного регистра, выход 3-го разряда (3 =1-8) первого комбинационного сумматора соединен со входами-го и (3 -2) -го разрядов последующе О го комбинационного сумматора, выход старшего разряда К-й тетрадЫ двоичнодесятичного регистра соединен со входом (К)-го разряда комбинационного сумматора через соответствующий элемент ИЛИ.Недостатком устройства является невозможность обратного преобразова- . .ния, т.е. преобразования двоичного кода в двоично-десятичный. Целью изобретения является расширение функциональных возможностей за счет обеспечения обратного преобразования.Поставленная целЬ достигается тем, что предложенное устройство содержит регистр двоичного, числа, схему сравнения, коммутатор, группу элементов И, триггер режима, генератор импульсов и элемент Й, входы которого соединены соответственно с выходом генератора импульсов и триггера режима, а выход элемента И соединен с первыми входами группы элементов И, вторые входы которой соответственно соединены с выходами коммутатора.Выходы групйЫ элементов И соединены с счетными входами тетрад двоичнодесятичного регистра, вход триггера режима соединен с выходом переполнения коммутатора, вход которого соединен с выходом схемы сравнения, первая группа входов которой соединена с выходами последнего комбинационного сумматора, а вторая группа входов - с выходами регистра двоичного числа.Структурная схема предлагаемого устройства представлена на чертеже.Устройство содержит одноразрядные сумматора 1-3 и полусумматоры 4-6, образующие комбинационный сумматор 7; одноразрядные сумматоры 8-14 и полу- сумматоры 15-17, образующие комбинационный сумматор 18; триггеры 19-22, 23-.26, 27-30, образующие разряды тетрад двоично-десятичного регистра 31. Каждая тетрада представляет собой двоично-десятичный счетчик, работающий на вычитание, устройство содер- жит также элементы ИЛИ 32- и 33;схему сравнения 34; регистр 35 двоично-, го числа; коммутатор 36; элемент 37 И; геяератор 38 импульсов;.триггер 39 режима и группу элементов,И 40. 15Выходы триггеров 19-22 старшей тетрады подключены на один из выходов сумматора 7 со сдвигом на одини три разряда,. а на остальные входы подклю- . чены выходы триггеров23-26 второй 20 тетрады. При этом на сумматор 2 поступают три слагаемых (с триггеров 20, 22,23) . Выходы сумматоров 6,7 подключены со сдвигом на один итри разряда на входы параллельно комбинационного сумматора 18, на другие входы которого поступает код с выходов триггеров 27-30 последней тетрады. Выходы сумматора 18 соединены с одним из входов схемы сравнения,34, а другие входы - с регистром двоичного числа 35. Выходсхемы сравнения 34 соединен со входом коммутатора 36. Выходы коммутатора 36 подключены к соответствующим входам группыэлементов И 40. Генератор 38 импульсов через элемент 37 И подключен к первым входам группы элементов И 40, вторые выходы которых соединены со счетными входами соответствующих тетрад. Каждая тетрада может работать как двоично-десятичный регистр и как двоично-десятичный счетчик.При преобразовании двоичного числав двоично-Десятичное., устройство работает следующим образом. Преобразуемое двоичное число записывается в регистр двоичного числа 35. Триггер39 режима находится в состоянии фОф,элемент 37 И закрыт. Начальное состояние коммутатора таково, что разрешающий сигнал подается только на ,элемент Д 41 в группе элементов И 40, выход которого соединен со счетным входом триггера 22 старшей тетради.По сигналу начала преобразования триггер 39 режима устанавливается в 1 И открывает элемент 37 И, с выхода"которого импульсы через элемент И 41 поступают на вход старшей тетрады, где будут последовательноформироваться коды двоично-десятичныхчисел с 9 до О. Двоичные числа, эквивалентные двоично-десятичным числам тетрады, .с выхода сумматора 18 подаются на вход схемы сравнения 34 и сравниваются с двоичным числом, эаписанным в регистре 35. Если двоичное число на выходе сумматора 18 в какойто момент станет равно или меньше чИсла, записанного в регистре 35, то на выходе схемы сравнения 34 вырабатывается сигнал, переводящий коммутатор 36 в следующее состояние,Элемент И 41 закрывается, а элемент42 И открывается. Так как поступлениеимпульсов в старшую тетраду прекратилось, то в ней будет записана цифрастаршего двоично-десятичного разряда преобразуемого двоичного числа. Импульсы генератора 38 через открытый элемент 42 И поступают на следующую двоично-десятичную тетраду, которая также работает на вычитание, начиная с цифры 9. На выходе сумматора 18 будет последовательность двоичных чисел равных сумме двоично-десятичной цифры старшей тетрады, умноженной на 100, с последовательностью двоично-десятичных, чисел следующей тетрады, умноженной на 10, которыесравниваются с двоичным числом в регистре 35. Если число на выходе сумматора 18 станет равным или меньшим, чем число в регистре 35, товырабатывается сигнал со схемы сравнения 34 переводящий коммутатор вследующее состояние, Далее схема работает аналонично до тех пор, покане сформируется цифра младшего разряда двоично-десятичного числа.Импульс переполнения коммутатора сбрасывает триггер 39 режимав состояние0 ф, Таким образом,на выходах регистра 31 появляется число в двоичнодесятичном коде, эквивалентное входному двоичному числу.При преобразовании двоично-десятичного числа в двоичное генератор 38импульсов, элемент 37 И, триггер 39режима, регистр 35 двоичного числа,схема сравнения 34, коммутатор 36 вработе не участвуют, а тетради выполняют. роль двоично-десятичного ре-.гистраИзвестное устройство по авт.св,У 437068 позволяет преобразовыватьинформацию, вводимую в вычислительное устройствб. По окончании процесса обработки информации результатнеобходимо вывести на внешнее устройство, что требует выполнения обратного преобразования из двоичногокода в двоично-десятичный на специальном устройстве,Предложенное устройство обеспечивает как прямое так и обратное преобразование при сравнительно небольших дополнительных затратах аппаратуры и при сохранении высокого быстродействия.Формула изобретенияУстройство для преобразбваниядвоично-десятичных чисел в двоичныепо авт.свид. У 437068, о т л и ч а ю
СмотретьЗаявка
2539137, 09.11.1977
НАУЧНО-ПРОИЗВОДСТВЕННОЕ ОБЪЕДИНЕНИЕ "ГЕОФИЗИКА"
ТАРХОВ ЮРИЙ СЕРГЕЕВИЧ, МИХЕЕВ ЮРИЙ ИВАНОВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: двоично-десятичных, двоичные, преобразования, чисел
Опубликовано: 05.06.1980
Код ссылки
<a href="https://patents.su/3-739523-ustrojjstvo-dlya-preobrazovaniya-dvoichno-desyatichnykh-chisel-v-dvoichnye.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для преобразования двоично-десятичных чисел в двоичные</a>
Предыдущий патент: Устройство для преобразования кодов
Следующий патент: Адаптивное пороговое логическое устройство
Случайный патент: Сплав на основе железа