Патенты с меткой «вычисления»
Устройство для вычисления симметричных составляющих трехфазных цепей
Номер патента: 1109769
Опубликовано: 23.08.1984
Авторы: Зайков, Захарова, Таджибаев
МПК: G06G 7/62
Метки: вычисления, симметричных, составляющих, трехфазных, цепей
...ляющих, к выходам задатчиков фазных величин, выход операционного усилителя подсоединен к исполнительному блоку Г 13.Недостатками этого устройства 15 являются сложность настройки и низкая точность вычисления, так как в фильт ре симметричных составляющих этого устройства необходимо точное выполнение соотношенйй между конденсатора ми, что в практических условиях требует больших трудовых затрат на настройку, которая всегда заканчивается с погрешностью.Наиболее близким к изобретению 25 по технической сущности является устройство, содержащее операционный усилитель, первый и второй формирователи разности фазных величин, три резистора и исполнительный блок, пРичем инвертирующий вход операционного усилителя через третий резистор подсоединен с...
Устройство для вычисления модуля вектора
Номер патента: 1111156
Опубликовано: 30.08.1984
МПК: G06F 7/552
Метки: вектора, вычисления, модуля
...модулявектора.Устройство для вычисления модулявектора содержит счетчики 1-3, элемент 4 ИЛИ, элементы 5-,7 задержкии сумматор-вычитатель 8.Для определения величины модуля/вектора щ щ 1 хг т у предлагаемоеустройство реализует вычисление оценочнои функции Жф г-2 л Р Ь ь-О И)1 Чья; . - текущие единичныеприращения пеРемен"ных и модуля векто-ра;Ь). и И, - текущие значенияусловных переменныхи модуля вектора,которые определяются следующими соот- ношениями Здесь х) и у - текущие значения независимых переменных,Текущие значения приращений модуля вектора определяются следующим соотношением1 при ,1)О;ЬИк - (3) О при ;сО.Следовательно, значение абсолютной погрешности вычисляемого модулявекторамине превьшает половины шага единичного приращения,...
Устройство для вычисления тригонометрических и гиперболических функций
Номер патента: 1113798
Опубликовано: 15.09.1984
Авторы: Бабич, Мазурчук, Рогозин, Стасюк, Трофимов
МПК: G06F 7/548
Метки: вычисления, гиперболических, тригонометрических, функций
...задания начального адреса устройства и тактовым входом устрой 20 ства, соединенным с тактовыми входами, триггера и накапливающего сумматора-вычитателя, выход и вход управления режимом которого соединены со 25 ответственно с выходом арксеканса, арккосеканса, гиперболического арксеканса и входом задания режима вычисления прямых и обратных функций, соединенного с управляющим входом коммутатора, первый и второй информационные входы которого соедииены соответственно с выходом знака накапливающего сумматора-вычитателя, выходом знака комбинационного сумматора-вычитателя,выходом знака комбинационного 35 сумматора и первым входом сумматора по модулю два, соединенного с управляющим входом второго арифметического блока и входами разрешения...
Устройство для вычисления функции вида
Номер патента: 1115050
Опубликовано: 23.09.1984
Автор: Бочко
МПК: G06F 7/552
Метки: вида, вычисления, функции
...и третьим входом второгоэлемента ЗИ-ИЛИ, выход первого элемента ЗИ-ИЛИ соединен с вторымивходами элементов ИЛИ третьей группы, выход второго элемента ЗИ-ИЛИО 15 20 25 ЗО 35 40 45 50 55 соединен с вторым входом элемента И четвертой группы, выход первого элемента И соединен; с входом считывания первого регистра операнда, выход второго элемента И соединен с входом считывания второго регистра операнда, выход первого элемента 2 И-ИЛИ соединен с входом записи первого регистра операнда, выход второго элемента 2 И-ИЛИ соединен с входом записи второго регистра операнда, выход первого элемента ИЛИ соединен с входом сдвига регистра сдвига, выход второго элемента ИЛИ соединен с входом суммирования накапливающего сумматора, выход третьего элемента...
Устройство для вычисления квадрата числа
Номер патента: 1115051
Опубликовано: 23.09.1984
Авторы: Жабин, Корнейчук, Макаров, Тарасенко, Ткаченко
МПК: G06F 7/552
Метки: вычисления, квадрата, числа
...сдвигающий регистр,имеющий цепь сдвига влево на одинразряд. В регистре 1 аргумента предусмотрена выдача прямого кода содержимого регистра 1 аргумента, если на цепь выдачи кода подается нулевой сигнал (триггер 8 в нулевомсостоянии), и выдачи обратного кода,если на цепь выдачи кода подаетсяединичный сигнал с выхода триггера 8.Сумматор 5 содержит (2 п) разрядов и может быть построен в видекомбинационного сумматора, причем,в двух младших и (о) старших разрядах можно использовать полусумматоры. Это связано с тем, что на входы.двух младших разрядов не подается вкачестве второго слагаемого содержимое регистра 6 результата, а на входы (Н) старших разрядов подаетсятолько одно слагаемое с выходов регистра 6 результата, Нужно...
Многоканальное устройство для вычисления модульной функции
Номер патента: 1115062
Опубликовано: 23.09.1984
Авторы: Ищеряков, Николайчук
МПК: G06F 17/15, G06F 17/18
Метки: вычисления, многоканальное, модульной, функции
...триггера каждого канала подключен к выходу счетчика своего канала, тактовый вход которого подключен к выходу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ своего канала, разрядные. выходы счетчиков и единичные выходы КБ-триггеров всех каналов являются информационным выходом устройства, а нулевые выходы КБ-триггеров всех каналов являются55 выходом периода входного сигнала устройства.На Фиг. 1 приведена схема предлагаемого устройства 1 на фиг. 2 - временная развертка М-сигнала типа 1110100(а), график соответствующей ему структурной Функции (б); график соответствующей модульной Функции (в); на фиг. 3 - временная диаграмма работы устройства в ка" честве вычислителя модульной функции; на Фиг. 4 - временная диаграмма состояний пороговых выходов устройства,...
Устройство для вычисления массы нефти и нефтепродуктов в резервуарах
Номер патента: 1117653
Опубликовано: 07.10.1984
Авторы: Агадов, Алиев, Дамиров, Исмайлов, Летов, Тер-Хачатуров
МПК: G06F 17/00
Метки: вычисления, массы, нефтепродуктов, нефти, резервуарах
...преобразователь, реверсивный счетчик и переключатель, первый информационный вход которого соединен с .выходом первого коммутатора, второй информационный вход подключен к выходу делителя напряжения, выход второго переключателя соединен с информационным вхо 45 дом второго аналого-цифрового преобразователя, выход которого подключен к счетному входу второго реверсивного счетчика, выходы разря" дов которого соединены с второй . группой информационных входов вто 50 рого коммутатора, установочный вход второго реверсивного счетчика соединен с выходом третьего одновибрвтора, единичный выход первого триггера подключен к управляющим входам реверса второго переключателя и второго реверсивного счетчика уйравляющий вход запуска второго...
Устройство для вычисления логических выражений переменных
Номер патента: 1119004
Опубликовано: 15.10.1984
Авторы: Бобков, Козюминский, Мищенко
МПК: G06F 7/00
Метки: выражений, вычисления, логических, переменных
...а входы дешифратора 2 - к информационным входам ло" гических переменных Х - Х уст.п.ф%ройства. 2 выходов дешифратора 1 подключены ко входам элементов ИЛИ групп элементов ИЛИ 3, - 3пф выходы которых подключены к соответствующим адресных шинам блоков памяти 4 - 4соответственно, 2" информационных выходов каждого блока памяти 4 - 4, подключены к 21 информационным входам коммутаторов 5 - 5, соответственно. Одноименные управляющие входы коммутаторов 5 - 5 объединены и подключены к соответствующим 2 выходам дешифратора 2. Выходы коммутаторов 5 - 5 являются выходами сигналов у " у устройства,Работу устройства рассмотрим на примере реализации системы двух логических функций четырех переменных, заданных таблицей истинности0 0 0 0 О 0 0 0 0 1 0 1 0...
Устройство для вычисления экспоненциальных зависимостей
Номер патента: 1120318
Опубликовано: 23.10.1984
МПК: G06F 7/556
Метки: вычисления, зависимостей, экспоненциальных
...1 соединен со счетным входом второгосчетчика, выход которого подключен к выходу устройства, тактовый вход устройства соединен со счетным входом счетчика, дополнительно введены. дешифратор единицы и одноразрядный блок памяти, адресный вход и вход считывания которого соединены соответственно с выходом старших разрядов счетчика и выходом дешифратораединицы, вход которого соединен с выходом младших разрядов счетчика, выход одноразрядного блока памяти через элемент задержки соединен с инверсным входом элемента И,. прямой вход и выход которого соединены соответственно с тактовым входом устройства и счетным входом первого счетчика блока вычисления экспоненты.На фиг.1 представлена блок-схема предлагаемого устройства; на фиг,2 блок-схема...
Устройство для вычисления квадрата и квадратного корня
Номер патента: 1120320
Опубликовано: 23.10.1984
Авторы: Подобаный, Сергейчук, Цмоць
МПК: G06F 7/552
Метки: вычисления, квадрата, квадратного, корня
...единицы устройства, выходы результата накаплинаняцего сумматора соединены со сдвигом на один разряд в сторону старших разрядов с 55 разрядными входами реверсивного счетчика и являются выходами результата устройства, вход младшего разряда которого соединен с вхопо.т .-".огнческого нуля устройства вход приема информации накапливающего суммагора соединен с выходом элемента 1 ЛИ. первый вход которого соединен с выходом первого элемента И и сумтярующим входом реверсивного счетчика, вычитающий вход отрого соединен с выходом второго эгемента И, первый вход которого соединен с первым входом второго элемента И и информационным входом устройства, первый и второй входы задания режима которого соединнны соотнетственнс с вторыми входами первого и...
Устройство для вычисления нормированных статистических моментов случайных процессов
Номер патента: 1120367
Опубликовано: 23.10.1984
Авторы: Ицкович, Козловский, Парижский, Рыбалко, Хиценко, Шполянский, Штеренберг
МПК: G06G 7/52
Метки: вычисления, моментов, нормированных, процессов, случайных, статистических
...является входоманализируемого процесса устройства,содержит дополнительно блок переключения постсяннсй воемени интегрирования, при этом выхсц коммутатора подключен к первому входу бло -ка переключения постоянной времени интегрирования, второй вход которого соединен с выходом блокаусреднения, вход интегратора подключен к выходу блока переключенияпостоянной времени интегрирования,третий вход которого соединен свходом опорного напряжения,Кроме того, блок переключенияпостоянной времени интегрированиясодержит (- 1) ключей, (2 1 - 1)токсзадающих резисторов и (1; - 1)элементов сравнения, при этомрезисторов соединены псслсдсватель -но, ( 1 - 1) из которых псцключеныпараллельно ( 1 - 1) ключам, управляющие входы которых соединены соответственно...
Устройство для вычисления спектра фурье
Номер патента: 1121678
Опубликовано: 30.10.1984
МПК: G06F 17/14, G06F 9/00
Метки: вычисления, спектра, фурье
...операций умножения и сложения при вычислении нескольких коэффициентов Фурье, имеющих номеракоторые относятся к одной и той же,совокупности номеров,Сущность изобретения заключаетсяв цифровой обработке кода номеравычисляемого коэффициента Фурье,а также кодов вектора"столбца коэффициентов Уолша анализируемого дискретного вреенного процесса сцелью его преобразования в значениекоэффициента Фурье путем последовательного умножения на несколькотак называемых факторизованных матриц спектрального образования Уолша-Фурье, в которых число ненулевых элементов примерно в М меньше,чем в самой матрице спектральногопреобразования Г. Таким образом,реализуется быстрый алгоритм спектрального преобразования коэффициентовразложения временного процесса...
Устройство для вычисления функций двух переменных
Номер патента: 1123034
Опубликовано: 07.11.1984
Авторы: Плотников, Потапов, Флоренсов
МПК: G06F 7/544
Метки: вычисления, двух, переменных, функций
...вторыми выходами второго 4 и четвертого 6 блоков памяти, а ее выходподключен к знаковому входу накапливающего сумматора 11. Выход блокаФ19 синхронизации соединен с управляющими входами первого 3, второго 4,третьего 5, четвертого 6, пятого 7,шестого 8 блоков памяти с управляющими входами, первого 14, второго 15и третьего 16 буферных регистров,первого 12 и второго 13 коммутаторов,а также с управляющим входом накапливающего сумматора 11.В первом 3 блоке памяти имеетсярегистр, в который записывается информация с адресного входа; управляющий сигнал для блока памяти определяетлибо прием и запись с адресного входа, либо выборку по информационномувыходу,Узел 10 Формирования знака представляет собой одноразрядную логическую схему сложения по...
Устройство для вычисления -функций
Номер патента: 1124321
Опубликовано: 15.11.1984
МПК: G06F 17/10
Метки: вычисления, функций
...к информационным входам второго и шестого блоков элементов И, выходы младших информационных разрядов сумматора подключены к адресным входам бло-, ка,постоянной памяти, выходы блока постоянной. памяти подключены к инфор мационным входам пятого и седьмого блоков элементов И, выходы разрядов первого умножителя подключены к информационным входам восьмого блока . элементов И, выходы шестого и вось мого блоков элементов И подключены к первой и второй группам входов второго блока элементов ИЛИ, выходы седьмого блока элементов И и выходы второго блока элементов ИЛИ подклю чены к входам разрядов делимого и делителя блока деления, выходы разрядов которого подключены к третьей группе входов первого блока элементов ИЛИ, входы первого дешифратора 10...
Устройство для вычисления быстрого преобразования фурье
Номер патента: 1124323
Опубликовано: 15.11.1984
Авторы: Баранов, Древс, Казанский
МПК: G06F 15/332
Метки: быстрого, вычисления, преобразования, фурье
...методическая погрешность вычислений. Более того, применение эффективного по быстродействию сглаживания в частотной области результатов упрощенных алгоритмов БПФ позволяет значитель 35 но повысить методическую точность .вычисления спектра упрощенными методами и, тем самым, определяют рацио- нальность применения упрощенных алл 40 горитмов с параметром ж =и/2 (вместо 4=1/4) с учетом затрат аппаратуры и быстродействия.Цель изобретения - упрощение устройства и повышение его быстродейст Вия еПоставленная цель достигаетсятем, что в устройстве для вычисления БПФ, содержащем два коммутатора, два арифметических блока, блок памяти 50 и блок управления, еостоящий из тактового генератора, счетчика циклов, счетчика итераций и двух дешифраторов,...
Устройство для вычисления квадратного корня
Номер патента: 1125618
Опубликовано: 23.11.1984
Авторы: Золотовский, Коробков
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...коммутатор 4, ;второй счетчик 5, первый элемент И 6, блок 7 вычисления приращений, второй элемент И 8, первый элемент ИЛИ 9,11256третий счетчик 10, второй элемент ИЛИ11, третий элемент ИЛИ 12, блок 13суммирования и сдвига, четвертыйсчетчик 14, мультиплексор 15, третийэлемент И 16, четвертый элемент И 17,четвертый элемент ИЛИ 18, пятый элемент И 19, вход 20 начальной установки устройства, управляющий вход устройства 21.Блок 13 суммирования и сдвига выполнен как накапливающий сумматор,в котором в качестве. регистра хранения используется регистр сдвига.Устройство работает следующим образом. 15Первые 16 старших разрядов началь"ного значения (1-х). заносятся в блоксуммирования и сдвига. Затем аргумент х в единичном коде поступает навход 1,...
Устройство для приближенного вычисления обратной величины нормализованной двоичной дроби
Номер патента: 1125623
Опубликовано: 23.11.1984
Авторы: Дрозд, Муравинец, Николаева, Романов
МПК: G06F 7/38
Метки: величины, вычисления, двоичной, дроби, нормализованной, обратной, приближенного
...соединены соответственно с пятого по (и+2)-й разрядами первой группы входов сумматора-вычитателя, разряды с первого по четвертый которой соединены с шиной логического нуля устройства, причем первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы объединены и соединены с выходом второго разряда регистра аргумента, выходы с третьего по 11 -й разрядов Которого соединены соответственно с вторыми входами 55 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы, узел вычитания устройства выполнен в виде сумматора-.вычитателя, первый,второй и седьмой разряды первой группы входов и второй разряд второй группы входов которого соединены с шиной логической единицы устройства, а остальные разряды первой группы входов и первый разряд второй группы входов узла вычитания...
Устройство для вычисления тригонометрических функций
Номер патента: 1128252
Опубликовано: 07.12.1984
МПК: G06F 7/548
Метки: вычисления, тригонометрических, функций
...восьмой, два элемента задержки и формирователь импульсов,вход которого соединен с выходом 1-го разряда первого суммирующегосчетчика, где= Е 1 оки(и - фиксированное количество импульсов,поступивших на вход для формирования начальных значений в вычитающеми.втором реверсивном счетчиках); первый и второй выходы формирователяимпульсов соединены с установочнымивходами соответственно вычитающегои второго реверсивного счетчиков,выход разрядов второго суммируюцегосчетчика соединен с первыми входамисоответствующих элементов И третьейгруппы, вторые входы которых соединены с выходом соответствующих разрядов вычитающего счетчика и первыми входами соответствующих элементов И четвертой группы, вторые входы которых подключены к выходу соответствующих...
Устройство для вычисления булевых производных
Номер патента: 1128263
Опубликовано: 07.12.1984
Авторы: Березюк, Коробков, Ларченко, Холодный
МПК: G06F 17/10
Метки: булевых, вычисления, производных
...входов анализатора соединены соответственно с первыми и вторыми входами элементов И, первый и второй входы третьей группы входов соединены с первым и вторым входами следующего элемента И, третий вход третьей группы соединен с входами последнего эле- мента И, выходы элементов И соединены с входами элемента ИЛИ, выход которого соединен с выходом анализатора разряцов. Д(хПроизводной булевой функцией от функции 1 х) р хХ 1х 2 ррх по переменной х. называется функция, определяемая по формулеаех)Производная функция - Е(-",-характеризует изменение функции й(х) при изменении одной иэ ее переменных х и равна единице на тех входных наборах, на которых изменение переменной х; приводит к изменению Функции. Если рассмотреть булев куб функции й(х), то...
Устройство для вычисления показателя экспоненциальной функции
Номер патента: 1129611
Опубликовано: 15.12.1984
Автор: Баранов
МПК: G06F 7/556
Метки: вычисления, показателя, функции, экспоненциальной
...Сигнял логической единицы пря-.мого выхода 6-триггера 5 через элемент 21 задержки на длительность тактового импульса, снимает блокиров" "5 ку элемента 20. И, через который на информационный ВХОД делителя 18 частоты поступает последовательность импульсов первого выхода блока 13 управления. Коэффициент деления делителя 18 частоты выбирается таким образом, чтобы период следования выходных импульсов делителя 18 частоты был больше длительности выходного импульса преобразователя 17 аналог - длительность импульса для максимального уровня напряжения на информационном входе 22 устрой 3 11296снимающий блокировку элементов 14 Ии 20 И. Последовательность импульсов,Формируемая блоком 13 управленияна его третьем выходе, поступает через элемент 14 И на...
Устройство для вычисления элементарных функций
Номер патента: 1130861
Опубликовано: 23.12.1984
Автор: Аристов
МПК: G06F 7/544
Метки: вычисления, функций, элементарных
...блок 13 памяти, блок 14 управления и блок 15 анализа состояния. Первые информационные входы регистров 1-3 соединены с информационной шиной 16 устройства, выходы 35 сумматоров 8-10 соединены с выходами 17 устройства, а также с вторыми информационными входами соответственно регистров 1-3. Выходы регистров 1 и 2 соединены с информационными входами сдвигателей 4 и 5 соответственно. Выход регистра 3 подключен к первому информационному входу сумматора 10. Первые информационные входы сумматоров 8 и 9 сое динены с выходами сумматоров 11 и 12 соответственно. Второй информационный вход сумматора 10 подключен к выходу блока 13 памяти. Вторые информационные входы сумматоров 8 и 9 подключены к выходам сдвигателей 6 и 7 соответственно. Первые...
Устройство для вычисления коэффициентов полинома
Номер патента: 1130876
Опубликовано: 23.12.1984
МПК: G06F 17/10, G06F 17/12
Метки: вычисления, коэффициентов, полинома
...устройства - с информационным входом блока регистров, выход непревышения порога блока сравнения соединен с входом первого элемента задержки и с первыми входами элементов И пйрвой, второй и третьей групп, выход превышения порога блока сравнения соединен с входом останова генератора импульсов, а второй информационный вход блока сравнения соединен с информационным выходом счетчика тактов, счетный вход которого объединен со счетным входом счетчика переменных и подключен к выходу генератора импульсов, вход второго элемента задержки соединен с выходом первого элемента задержки, а выход - с первыми входами элементов И четвертой группы, вторые входы элементов И первой группы соединены поразрядно с информационным выходом счетчика...
Устройство для вычисления значения полинома -й степени
Номер патента: 1134947
Опубликовано: 15.01.1985
МПК: G06F 17/10
Метки: вычисления, значения, полинома, степени
...к выходу элемента НЕ а выходВ исходном состоянии по сигналу. пуск(я+1 коэффициентов а (хо)загружаются во входные регистры- 4, а начальное значение=0 подаетсй иа мультиплексоры 19 - 24, выпол няющие функцию сдвига на ) разрядов вправо. Все операции выполняются на структуре вычисления в соответствии с соотношениями 14) с помощью сумматоров 9 - 18, мультиплексо- О ров 19 - 24 и представленной системы их связей. Так как мультиплексоры и сумматоры являются комбинационными схемами, то длительность такта вычислений.выбирается, исходя из 5 самой длительной операции при вычислении коэффициента Оо, после этого1промежуточный результат ОО,О, а О 1, который формируется на выходнйх 1регистрах(5 - 8 передается соответ ственно на входные регистры....
Устройство для вычисления функции = +
Номер патента: 1136153
Опубликовано: 23.01.1985
МПК: G06F 7/544
Метки: вычисления, функции
...подключенык информационным входам коммутатора, уп.равляющий вход которого соединен с выхо.дом знакового разряда вычитателя и суправляющим входом преобразователя в дополнительный код, выход которого подключенк второму входу первого сумматора, информационный выход вычитателя соединен с ин.формационным входом преобразователя в до.полнительный код,На фиг, 1 приведена структурная схема.предлагаемого устройства; на фиг, 2 - график относительной погрешности вычисленийд" (%) от отношения А и В.Устройство содержит регистр 1, регистр 2,сумматор 3, коммутатор 4, сумматор 5,вычитатель 6, преобразователь 7 в дополнительный код, сумматор 8,Устройство функционирует в соответствиис приближенной зависимостью15 ЕГА В К/5(6 ОЕЧ 6 В) енн-МВВ1 /1,56 Я +8 Ф...
Устройство для вычисления обратной функции
Номер патента: 1137478
Опубликовано: 30.01.1985
МПК: G06F 17/13
Метки: вычисления, обратной, функции
...котороГо приращения.подынтегральной функции которого ч 78подключен к выходу приращения интег-,рала четвертого интегратора, а выходприращения подынтегральной функциик входу приращения независимой переменной четвертого интегратора и кинформационному выходу устройствамивведен пятый интегратор, вход приращения независимой переменной которого соединен с информационным входом устройства, выход приращения интегратора - с третьим входом сумматора, выход подынтегральной функциис информационным входом блока определения коэффициента, подключенногоуправляющим входом к управляющемувходу устройства, а выходом - к входам второго и четвертого интеграторов, вход приращения независимой переменной второго интегратора соединенс выходом приращения интеграла...
Устройство для вычисления полинома -ой степени
Номер патента: 1140115
Опубликовано: 15.02.1985
Автор: Виленский
МПК: G06F 7/544
Метки: вычисления, ой, полинома, степени
...с выходом элемента задержпо технической сущности является уст- ки, выход первого регистра соединенройство для вычисления полинома, с первым информационным входом персодержащее блок памяти, два комму- вого коммутатора, дополнительно сотатора, входной коммутатор, два вы- держит дешифратор, схему сравнения,ходных коммутатора, три регистра, второй блок памяти, второй сумматорсумматор, регистр результата, блок и два умножителя, причем вход пускауправления, первый и второй преобра- генератора импульсов является управзователи кода частичных произведе- ляющим входом устройства, выход гений в двураэрядный код, первую и нератора импульсов соединен с первторую группы элементов И, первую,. вым входом элемента И, второй входвторую и третью...
Устройство для вычисления функций синуса и косинуса
Номер патента: 1140116
Опубликовано: 15.02.1985
Авторы: Ваврук, Елагин, Тимофеенко, Филимонов
МПК: G06F 7/548
Метки: вычисления, косинуса, синуса, функций
...два, первыйвход которого соединен с входом аргумента устройства, тактовый вход которого соединен с первым входом перво в З 0го элемента И, второй вход сумматорапо модулю два через элементы НЕ группы соединен с выходом соответствующих разрядов счетчика, синхровходкоторого соединен с выходом первогоэлемента И и подключен к выходууправления памятью блока управления,входы управления записью-чтениемпервого, второго и третьего блоковпамяти соединены с выходом управления памятью блока управления, дополнительно введены первый и второйкоммутаторы, первые информационныевходы которых соединены соответственно с первым и вторым выходами первого блока памяти, вторые информационные входы коммутаторов соединены соответственно с выходами второ.го и...
Устройство для вычисления квадратного корня
Номер патента: 1140118
Опубликовано: 15.02.1985
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...выходами регистра сдвига, разрядные входы которого соединены с выходами разрядов сумматора.На фиг. 1 представлена блок-схема устройства для вычисления квадратного корнями,на фиг. 2 - схема регистра.Устройство (фиг, 1) содержит счетчик 1 циклов, регистр 2 результата, сумматор 3 и регистр 4 сдвига.Регистр 2 (фиг. 2) содержит триггеры 5, вход б установки нуля и ин-. формационный вход 7.Для вычисления квадратного корня из числа, содержащего П двоичных разрядов, с П -разрядной точностью кольцевой счетчик 1 циклов, регистр 2, сумматор 3 и регистр 4 сдвига должны иметь по (П+1) разрядов.Вычисление квадратного корня осуществляется следующим образом.Подкоренное выражение заносится в регистр 4 сдвига.В исходном состоянии в старшем (левом)...
Устройство для вычисления элементарных функций
Номер патента: 1141399
Опубликовано: 23.02.1985
Авторы: Каневский, Куц, Лозинский, Сергиенко
МПК: G06F 7/38
Метки: вычисления, функций, элементарных
...И блока управления - с управляющими входамипервого, второго и третьего регистров,выход пятого элемента И блока управления - с единичным входом триггера,выход четвертого элемента ИЛИ блока управления - с управляющими входами первого и третьего сумматоров,выход пятого элемента ИЛИ блока управления - с управляющим входом второго сумматора,На фиг. 1 представлена структурная схема предлагаемого устройства,на Фиг. 2 - структурная схема блока ЗОуправления устройства.Устройство (фиг. 1) содержит спервого по четвертый регистры 1-4,первый, второй и третий сумматоры5-7, первый и второй сдвигатели 8 и9, блок 10 памяти констант, первыйи второй коммутаторы 11 и 12, триггер 13, элемент И 14, двоичный счет-чик 15,блок 16 управления, генератор 17...
Устройство для вычисления разности двух чисел
Номер патента: 1141401
Опубликовано: 23.02.1985
Авторы: Бочкарева, Крочакевич, Саухатас
МПК: G06F 7/50
Метки: вычисления, двух, разности, чисел
...причем первая группавходов первого сумматора соединена3с входами разрядов первого операндаустройства, вторая группа входов пер.вого сумматора - с выходами соответствующих элементов НЕ группы, входыкоторых подключены к соответствующимвходам разрядов второго операнда устройства, выходы разрядов первогосумматора, кроме старшего разряда,соединены с первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИгруппы, выходами соединенных с первой группой входов второго сумматора, вторая группа входов которогосоединена с нулевой шиной устройства,а вход переноса - с выходом элементаНЕ и с выходом знака разности устройства, выходы разрядов второго сумматора соединены с выходами разрядовразности устройства, первый сумматорвыполнен (ш+1)-разрядным,...