Патенты с меткой «вычисления»
Устройство для вычисления коэффициентов преобразования уолша
Номер патента: 1479945
Опубликовано: 15.05.1989
Авторы: Бородулин, Цибин, Чевычелов
МПК: G06F 17/14
Метки: вычисления, коэффициентов, преобразования, уолша
...Под действием такто вых импульсов осуществляется продви- жение зарядовых пакетов в регистрахсдвига, Скорость продвижения зарядов задается тактовой частотой ипри постоянной длине регистров сдви га определяет базу разложения, Зарядовый пакет, переходящий от предыдущего разряда регистра к последующему, суммируется с зарядовым пакетом, накопленным в этом разряде впромежутке между очередными тактовыми импульсами.В результате такогосуммирования на выходе регистра сднига будет заряд, равный сумме зарядовых пакетов от всех накопительныхячеек ПЗС и пропорциональны коэффициенту преобразования по соответству 1 +ющей базовой функции Ъ , Ы илиефЪ . Сигналы с выходов сдвиговых регистров поступают на входы соответ 1479945ствующих интеграторов...
Устройство для вычисления функции
Номер патента: 1481752
Опубликовано: 23.05.1989
МПК: G06F 7/552
Метки: вычисления, функции
...А и В с выходов регистров 1 и 2 подаются на первые входы умножителей 8 и 9, а также на входы функциональных преобразователей 5 и 6. С выходов функциональных преобразователей 5 и 6 коды /оо 2 А и /одВ поступают на соответствующие входы вычитателя 4, где производится получение разности /од 2 В - /од 2 А, Код разности с выхода вычитателя 4 поступает на вход функционального преобразователя 7, на выходе которого получается функция вида агсф(2"- "ад) . Эта операция эквивалентна нахождению угла вектора на комплексной плоскости, проекциями которого являются числа А и В. Далее код угла поступает на входы функциональных преобразователей 10 и 11, на входе которых преобразуется в проекции единичного вектора с тем же углом ориентации, что и у вектора...
Устройство для вычисления квадратного корня
Номер патента: 1481753
Опубликовано: 23.05.1989
Авторы: Гончаренко, Дорожкин, Жабин
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...значением, единице, если в знаковом разряде сумматора 3 до и после сложения был записан нуль, - 1, если в знаковом разряде сумматора 3 до и после сложения была записана единица. Одновременно происходит проверка правильности следования цифр результата. Цепочка элементов 0-триггер 6, элемент И 7 обнаруживает появление комбинаций цифр результата 11, а цепочка,Э-триггер 6, элемент И 8 - появление комбинации 11; в случае появления одной из этих комбинаций на выходе ИЛИ 9 появится сигнал ошибки.В третьем такте по тем же правилам осуществляется сложение или вычитание кодов сумматора 3 и счетчика 1. Затем в младший разряд счетчика 1 прибавляется или вычитается единица. Цикл заканчивается сигналом на входе 14, по которому выпол. няется...
Устройство для вычисления булевых производных
Номер патента: 1481793
Опубликовано: 23.05.1989
Авторы: Дашенков, Кузьмицкий, Тупиков, Шмерко, Янушкевич
МПК: G06F 17/10
Метки: булевых, вычисления, производных
...булеву производную второго типа по (Х,В) вида оК /д(Х,В) т.е. по направ лению диагонали между осями Х и В.Работу устройства рассмотрим на примере реализации математической модели вида Э К /дХ. Выходные параметры этой модели имеют следующие значения: г = О, ш = 1, 1 = О,Исходная матрицаа 100 010 100 010 по столбцам подается на информационный вход операционного блока 3, Впервом такте на регистр 23 заносятся О значения элементов вектора Х , а восдвиговый регистр 20 - значейия элементов вектора Х , которые затемсдвигаются на одйн разряд вправо всторону разрядов. Группа 21 злементо 5 НЕРАВНОЗНАЧНОСТЬ выполняет операциюсложения по модулю два содержимыхсдвигового регистра 20 и регистра 23а результат Э Х / 3(Х,В) эаписываетося в группу 4...
Устройство для вычисления функций синуса и косинуса
Номер патента: 1494002
Опубликовано: 15.07.1989
МПК: G06F 7/548
Метки: вычисления, косинуса, синуса, функций
...1 О старшая часть разрядов аргумента запоминается в нем, а младшая частьразрядов аргумента запоминается вовтором регистре 5 и одновременно подается на второй вход схемы 4 сравнения, С выхода первого регистра 1 кодстаршей части разрядов подается на,вход первого сумматора 6 и на адресный вход второго блока 3 памяти, гдехранятся значения с. Выбранньгй извторого блока 3 памяти код ог подается на второй вход схемы 4 сравнения,гц сравнивается с кодом младших раз30 рядов, Схема 4 сравнения ньддет сигнал единицы, если код млддшей частиразрядов больше значения Ы и подаетего на суммируюший вход первого сум 5матора 6, где произнодится прибавление единицы к коду старшей части разрядов, и через элемент ИСКЛМЧАИЩЕЕИЛИ 8 - на вход...
Устройство для вычисления квадратного корня
Номер патента: 1494004
Опубликовано: 15.07.1989
Авторы: Джирквелишвили, Плющ, Притака, Стеканов
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...4 на входы группы триггеров. Выходы группы триггеров соединены со входом первого преобразователя прямого кода в дополнительный,сдвинутый на один разряд влево, Всеблоки устройства могут быть реализованы по любым, широко известным ввычислительной технике схемам, Привозникновении зацикливания решенияочевидно, что алгебраическая разность невязок на каждом шаге большеили равна единице младшего разрядаискомого решения. Таким образом, не обходимое условие возникновения зацикливания решения можно записать в видедГ - дГ, Ъ 2 где(1) (2) Учитывая, что второе возможное значение Хотличается от Х, на единицу младшего разряда, т,е,Х = Х+ 2 (3) то ДГ =(Х) -Г (4) Вычитая (2) иэ (4), и подставив результат в (1) получим2 ( 1 Х 2 2 откуда1, - 2Х2(6)...
Устройство для вычисления деконволюции
Номер патента: 1494017
Опубликовано: 15.07.1989
Авторы: Авгуль, Ленев, Седухин, Якуш
МПК: G06F 17/16
Метки: вычисления, деконволюции
...вход 8 (Э)блока 44 б - значение Х, с выхода 14 блока 4,г на вход 17 блока 4 гг значение У, с выхода 16 блока 4 зб на вход 8 блока 42 г- значение Х 4, В блоке 445 формируется значение У г - Х О в блоке 4 - значение Т 7 " 2 г Ха 4На десятом такте на входы 22 (д=1,и) подаются соответствующие элементы Я с выхода 14 блока 446 на вход 17 блока 4 зб подаетсЯ значение У 6, с выхода 14 блока 4, на(Ч (4)7 г - Х,С),.На одиннадцатом такте на входы 2). (2= и) подаются соответствующие элементы Ь);,с выхода 4 блока 4 Эг на вход 6 блока 447 подаются значения Уг, с выхода 24 блока 456 на вход 8 блока 447 - значение Хб . В блоке 447 фоРмиРУетсЯ значение Уг = 2 г - Х 6 Ю 6,(г) (Р)На двенадцатом такте на входы 21 (2 = 1,и) подаются соответствующие элементы...
Матричное устройство для вычисления свертки
Номер патента: 1494018
Опубликовано: 15.07.1989
Авторы: Лиходед, Седухин, Соболевский, Якуш
МПК: G06F 17/16
Метки: вычисления, матричное, свертки
...блоке5 г формируется значение у = у +г+ Я 4 Хг, а В Операционном блоке 56 -значени У = У )+И)Х),На втором такте на входы 34 и 1 зподаются соответственно элементы Х ьи Я г. При этом в операционном блоке54, формируется значение 76 ы уб+Щ (г)10) 6фг+" гХЙа третьем такте на вход 14. по"дается элемент Я При этом в операционном блоке 54 г Формируется энаИ И)че ие Уз У+ ЯХ З, в ОпеРаЦионном50 55 сп) подключен к второму информа 5 1 О 15 20 25 30 35 40 45 блоке 5 - значение У= У)+ Я Х5 ф г гв операционном блоке 5 - значениеНа четвертом такте на вход 3 по 43дается элемент Х .При этом на операционном блоке 5) Формируется значе(4) (ние У = У 6 + ЦХ 4, в операционномблоке 54 - значение У 4 = У 4 +ЯдХЗ,И) 2)в операционном блоке 5 -...
Устройство для вычисления положения транспортного средства
Номер патента: 1495819
Опубликовано: 23.07.1989
Авторы: Каляев, Носков, Шумлин
МПК: G06F 15/50
Метки: вычисления, положения, средства, транспортного
...в нулевое состояние, узел 15 памяти - в режиме считывания. При поступлении на информационные входы узла 14 значений координат первого участка рельефа производится запись их в этот узел . Одновременно производится считывание из узла 15 значений координат первого участка рельефа, полученных на предыдущем этапе сканирования. После обработки этих координат в блоках 9 и 10 наращивается содержимое счетчика 13 на единицу и по ново адресу считываются из узла 5 значения коорцинат следующего участка рельефа, полученные на предыдущем этапе сканирования, и так далее до полной выборки содержимого узла 15 памяти. Далее производится обнуление счетчика 13 и наращивание содержимого счетчика 12 на единицу, по новому адресу производится...
Устройство для вычисления гиперболических синуса и косинуса
Номер патента: 1497615
Опубликовано: 30.07.1989
Автор: Чуватин
МПК: G06F 7/544
Метки: вычисления, гиперболических, косинуса, синуса
...вторые информационныевходы второго сумматора-вычитателя 1040В зависимости от значения оператора Тл во втором коммутаторе 30 величины В 2 л 2и В 1 л 2 поступают спервых или вторых информационных входов на выходы, т,е, на выходах Второго коммутатора 30 формируется величина (Т 1 лВ 2 л 2 Т 1 лВл 2 ), котораяпоступает на вторые информационныевходы третьего сумматора-вычитателя 11,50 В зависимости от значения оператора Тл в третьем коммутаторе 31 век -кличины Сл 2 и Г 2 л 2 поступают с первых или вторых информационных входов на выходы, т.е. на выходах третьего коммутатора 31 формируется величина (ТлС 1 л 2 Ч ТлГ 2 л 2 ), которая поступает на вторые ицформац:онцые входы пятого сумматора-цычитателя 13,В зависимости от значения оператора Тл в...
Устройство для вычисления квадратного корня
Номер патента: 1499339
Опубликовано: 07.08.1989
Авторы: Аринштейн, Переверзев, Прянишников
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...делителяЕ через мультиплексор 7 поступает навходы одной группы умножителя 4. Навходы второй группы умножителя 4 поступает код У; с выходов регистра 5последовательного приближения, который одновременно является выходнымкодов устройства. На выходе умножителя 4 образуется код произведенияЕ У,который постугает на входывторой группы схемы 3 сравнения кодов. На входы первой группы схемы 3сравнения кодов поступает код делимого Х с выходов регистра 1, На выходе схемы 3 сравнения кодов появляется сигнал логической единицы втом случае, когда код произведенияЕ У; меньше или равен коду делимо-,го Х, Сигнал с выхода схемы 3 сравнения кодов поступает на первый входрегистра 5 последовательного приближения, на вто рой вход которо го подается тактовая...
Устройство для вычисления булевых функций
Номер патента: 1501033
Опубликовано: 15.08.1989
Авторы: Вавилов, Вальшонок, Сигалов, Шалыто
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...двух последних командпрограммы необходимо записать адресапервой команды программы. Кроие этого, устройство может прекратить вычисления, для чего в лоле адреса команды двух последних команд программы вычисления записывается код адреса дополнительной "пустой" командыв поле адреса опрашиваемого аргумента которой записывается адрес константы "0", в поле адреса ксианды -адрес ее самой, в поле признака аргумента - "О". Тогда устройство будетпостоянно выполнять эту команду доперевода его в состояние ожиданиясигналом с входа 6. Для примера и пояснения работы устройства, а также способа его программирования в таблице представлена программа вычисления двух функций, 1501033-Х ХЧТ Х (Х ЧХр).Для составления программы вычисления этих функций...
Устройство для вычисления квадратного корня
Номер патента: 1501051
Опубликовано: 15.08.1989
Автор: Мелентьев
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
..."1", на вход б синхронизации устройства подается синхроимпульс.На инверсном выходе триггера 7 (п)-го разряда регистра 1 устанавливается сигнал "0 (четвертая цифра корня). На инверсном выходе триггера 7 (и - 4)-го разряда остается "1". На инверсном выходе триггера 7 (и)-го разряда устанавливается "1".Одновременно производится сдвиг содержимого сумматора-вычитателя 2 на один разряд влево и запись "1" с выхода 46 (и+1)-го суммирующе-вычитающего элемента 3 сумматора-вычитателя 2 в триггер 4 знака, По этому сигналу производится сложение содер - жимого регистра 1 и сумматора-вычитателя 2,5-й цикл.Сумматор-вычитатель 2 1 111100 Регистр 1 0 110011 Сумматор-вычитатель 2 0 101111 На выходе. 46 (и+1)-го суммирующевычитающего элемента 3...
Устройство для вычисления функции х= а +в
Номер патента: 1501052
Опубликовано: 15.08.1989
МПК: G06F 7/552
Метки: вычисления, функции
...масштабного коэффициента 1,04, что даетвозможность использовать устройствов системах, где не предусмотрены операции с числами, большими единицы,например, в цифровых фильтрах, ведущих обработку информации в реальноммасштабе времени.а Ь Ь Ь45а -+ - + - + при а ь Ь, 32 4 8 64 На выходе сумматора 4 образуетсяЬ Ь Ь4 8 644; 8 и 64 осуществляется смещениемразрядов на входах сумматора 4. Зна 50 ачение (а - в ) образуется на выходе3255 сумматора 6. Деление на 32 осуществляется смещением разрядов на входе сумматора 6. Знак перед а/32 (минус) образуется за счет инверсии числа а Устройство работает следующимобразом:При подаче операндов А и В на входы ,схемы 1 сравнения и входы коммутаторов 2 и 3, на выходе коммутатора 2образуется большее из...
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1501085
Опубликовано: 15.08.1989
Авторы: Погрибной, Пристайко, Тимченко
МПК: G06F 17/14
Метки: вычисления, дискретного, преобразования, фурье
...из сумматора-вычитателя 11 в 1-ю ячейку узла 15Аналогич- . ные операции производятся для интервалов времени 1, 4и т,д в Результате чего в ячейках п)=1,М узла 15 памяти записывается соответствующее значение сигнала В М-м интервале дискретизации Т 4 на выходе дешифратора 19 появляется сигнал Б, , в результате чего открывается узел 14 клк)чей, а мультиплексор 13 переводится в положение, при котором информационные входы узла 15 подключаются к входу 12 задания логического нуля, Поэтому в интервалы времени г., С, , с, 1 и т,д, выходной сигнал узла 15 через сумматор-вычитатель 11 т,с учетом записи в соответствующие ячейки узла 9 нулевого значения сигнала) и через открытый учел 14 ключей поступает на входы сумматора 5. На другие входы...
Устройство для вычисления модуля комплексного числа
Номер патента: 1508206
Опубликовано: 15.09.1989
Авторы: Дрозд, Ногина, Передерий, Полин, Шапо
МПК: G06F 11/08, G06F 7/38
Метки: вычисления, комплексного, модуля, числа
...второгосумматора, выход которого соединен спервым информационным входом первогомультиплексора, второй информационный вход которого соединен с выходомтретьего сумматора, вход первого слагаемого которого соединен с входоминформационных разрядов действительной части числа устройства, информационный и контрольный выходы которогосоединены соответственно с выходомпервого мультиплексора и с выходомблока свертки по модулю три, входыконтрольных разрядов действительнойи мнимой частей числа устройства соединены соответственно с входами первого и второго слагаемых сумматора помодулю три, выходы разрядов которогосоединены соответственно с входамипервых слагаемых первого и второгосумматоров по модулю два, входы вторых слагаемых которых...
Устройство для вычисления быстрого преобразования фурье
Номер патента: 1508233
Опубликовано: 15.09.1989
Авторы: Гнилицкий, Каневский, Корчев, Поваренко, Черная
МПК: G06F 17/14
Метки: быстрого, вычисления, преобразования, фурье
...Х(3) - Х(7)+Х (11). Натретий управляющий вход 9,1 поступает нижний логический уровень, натретий управляющий вход 10.1 - верх 40ний логический уровень. Третий арифметический блок выполняет операцию-Х (10)-1 К(14), Х (3)+1 Х (4)-Х (11)-,1 Х(15) которые поступают на первыйвход блока 12.1 умножения. На второйвход блока умножения поступает последовательность весовых коэффициенотов И,ь, Ч , И 1 ь, Иь . На вход2,2 второго модуля 1.2 поступаетвторая четверка результатов первойитерации алгоритма БНФ.В шестую четверку тактов первыймодуль 1.1 работает аналогично второму. На вторые и третьи управляющиевходы 9.1 и 10.1 поступают верхние 3 6логические уровни. При этом второй арифметический блок 7,1 выполняет операцию (АВ)-С, а третий...
Устройство для вычисления систем логических функций
Номер патента: 1509863
Опубликовано: 23.09.1989
Авторы: Авгуль, Егоров, Супрун
МПК: G06F 7/00
Метки: вычисления, логических, систем, функций
...1 логической функции 15 Г (хх, ,х), =1, 21и номере 1 набора переменных хх , , х , 1 = О, 12устройство на своем выходе должносформировать сигнал у,. = Г,.(х,Обозначим через Ч; = (у, , У,ф 1 ф фу .) кортеж значений воспроизводимыхлогический функций на 1-м наборе переменных х, х .х. Количество 25 попарно различных кортежей Ч ограничено велициной Кпйи(2 ,2 ). ДляФормирования кортежей Ч,. используютдешифратор 1 Функций и йифратор 3настройки.ЗО . При подаче двоичного кода 2, ,Еномера функции Г,.(хх, , х)на выходах дешифратора 1 функций ивыходах шифратора 3 настройки будетсформировано некоторое упорядоченное .множество знацений этой функции1 У; У,У;У;среди элементов которого необходимовыбрать значение, соответствующееданному набору...
Устройство для вычисления систем булевых функций
Номер патента: 1509864
Опубликовано: 23.09.1989
Автор: Беляков
МПК: G06F 7/00
Метки: булевых, вычисления, систем, функций
...21-2, М блоков постоянной памяти 3,-3, М регистров команд 4,-4, И элементов И 5, - 5, элемент ИЛИ 6, блок управления 7, группу элементов ИЛИ 17 -17группу регистров 18,-18 црегистр 19, Икоммутатор 20,-20 , . Исходные переменные, разделенные на И групп, поступают на входы 1, -1 групп устройства. Первые Иобрабатывающих блока вычисляют системы булевых функций, имеющих смысл начальных адресов вычисления в соседнем блоке. После завершения процесса вычисления сис- а тем булевых функций всеми обрабатывающими блоками на выходе 21 устройства формируется конечный результат. 4 ил. С" 5 цщы 3 ающие аслаки(51) 4 С 06 Р 7/О ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР(56)...
Устройство для вычисления систем булевых функций
Номер патента: 1509865
Опубликовано: 23.09.1989
Автор: Беляков
МПК: G06F 7/00
Метки: булевых, вычисления, систем, функций
...состояние, результат вычисления передает - ся на выход 24 устройства. 45Работу устройства рассмотрим на примере вычисления системы булевых функций 1 Г Уг Тэ, Уот. 12 переменных, представленную в виде композиции подфункций:1 Зф , = Е,ЧЕ 74 = 21 ф где 2, = Х,У ХЧ Х2 = Х 11 ЧХ Хь Х Е = Хе(ХЧХ);Е = ХЧХьч Х 1 т656динен с входом признака готовности частичного результата блока управления, вход запуска и выход признака конца операции которого соединены соответственно с входом запуска устройства и выходом признака конца операции устройства, о т л и ч а ю - щ е е с я тем, что, с целью повышения производительности устройства, оно содержит Х сдвиговых регистров, (И+1)-й регистр, (И+1)-й блок постоянной памяти и (И+1)-й регистр команд, причем...
Устройство для вычисления полиномов
Номер патента: 1509878
Опубликовано: 23.09.1989
Авторы: Дрозд, Костелов, Парасочкин, Полин, Ткаченко
МПК: G06F 7/544
Метки: вычисления, полиномов
...15 не запретит дальнейшее поступление СИ на выцитающий вход сцетцика 15, При этом по заднему Фронту сигнала заема устанавливается триггер 6 (момент е), а с приходом очередного СИ единичное значение с выхода триггера 6 переписывается в триггер 9, сбрасывающий триггер 6. Следующий СИ сбрасывает триггер 9.Разряды кодов с первого и второго выходов блока 18 поступают на вторые входы элементов И 11 и 12, запрещая нулевыми значениями прохождение СИ с выхода элемента И 10 на счетные входы счетциков 16 и 17 соответственно.Это препятствует изменению значения адресов на адресных входах блоков -20 и 21 памяти с началом следующего такта, код с выходов блоков 18 и 19 памяти поступает на информацион" ные входы триггеров 4, 5 и 7, 8 соответственно и...
Устройство для вычисления сумм произведений
Номер патента: 1509879
Опубликовано: 23.09.1989
Автор: Ваврук
МПК: G06F 7/544
Метки: вычисления, произведений, сумм
...сигнал нулевого уровня). Значение К по сигналу на входе 15 (Фиг.2 г, Е ) записывается в регистр 9. Одновременно (в момент времени т,) происходит переключение вхо" дов 17 и 20 в единичное состояние. Единичное состояние на входе 20 разрешает работу мультиплексора 12 по вторым входам.На сумматорах 5 происходит вычисление (Х; + У,), которое через мультйплексор 6 (на входе 16 - сигнал единичного уровня) поступает на вход квадратора 7, где просходит вычисление (Х+ У;). На сумматоре 8 происходит вычислениеии и 2 =, (Х + У ) - (, Х +, У ).в= тЗначение К поступает с выходов группы элементов НЕ 11 через мультиплексор 12, Значение 2 , сдвинутое монтажно на два разряда вправо по сигналу на входе 18 (Фиг.2 е, е), записывается в регистр 10 и поступает...
Устройство для вычисления функций синуса и косинуса
Номер патента: 1509880
Опубликовано: 23.09.1989
Авторы: Галабурда, Ильин, Стовповская
МПК: G06F 7/548
Метки: вычисления, косинуса, синуса, функций
...ях х, соз х включает определение по соответствующим формулам(3-7) значения приведенного аргумента 2, вычисление полинома вида (8) 40от Функции 2,Устройство работает следующим об"разом.В исходном, состоянии на регистр 10аргумента записан код аргумента х.При вычислении функции синуса на вход14 подается единичный сигналПриэтом сигнал, соответствующий выражению (7), с выхода сумматора 7 по модулю два через элементы И 5 и ИЛИ 1поступает на управляющий вход коммутатора 8, на выходе которого формируется значение мантиссы приведенногоаргумента в соответствии с Формулой(4), которое поступает на входы мантиссы 13 регистра 12 приведенногоаргумента, Кроме того, по сигналу навходе 14 на выходе элемента И 3 формируется в соответствии с...
Устройство для вычисления азимутальной корреляционной функции
Номер патента: 1509931
Опубликовано: 23.09.1989
Авторы: Верещак, Давиденко, Поляков
МПК: G06F 17/15
Метки: азимутальной, вычисления, корреляционной, функции
...сумматора 27, Вычисленнаяр сумматоре 7 величина перемножается 20в умножителе 21 с коэффициентом Си результат умножения подается навход многовходового сумматора 27,Вычисленная в сумматоре 8 величинаперемножается в умножителе 22 с коэфФициентом С з и результат умноженияподается на вход многовходового сумматора 27. Вычисленная в сумматоре10 величина перемножается в умножителе 23 с коэффициентом С, результат умножения подается на вход многовходового сумматора 27.В четвертом такте с выхода синхронизатора 26 на вход блока 25 памяти поступает сигнал разрезиписи, Этот же сигнал одновременнопоступает на вход многовходового сумматора 27, разрешая выполнение сум.жрования, В результате суммированиявычисляется искомая величина оценки взаимной...
Устройство для вычисления порядковых статистик последовательности двоичных чисел
Номер патента: 1509936
Опубликовано: 23.09.1989
Авторы: Логиновский, Мурашко, Тормышев
МПК: G06F 17/18, G06F 7/06
Метки: вычисления, двоичных, порядковых, последовательности, статистик, чисел
...счетчика 2, поступающий через элемент ИЛИ 3 и элемент 1 задержки навход триггера 5, переключает его вединичное состояние. В результатеэтого элемент ИЛИ 8 закрывается, аэлемент И 7 открывается и импульсы сгенератора 13 тактовых импульсов через элементы И 7 и ИЛИ 4 начинают поступать на вход счетчика 2, меняя егосодержимое. Значение кода счетчикасоответствует порядковому номеру информационного слова, записанного врегистрах 11 сдвига,и номеру выбираемого в мультиплексорах 16 информационного канала, Поэтому при каждомизменении содержимого счетчика 2 изменяется значение кода на адресныхвходах мультиплексоров 16, а значит и номер коммутируемого мультиплексорами канала.В результате этого осуществляется 5коммутация информационных слов с выходов...
Устройство для вычисления биномиальных коэффициентов
Номер патента: 1513468
Опубликовано: 07.10.1989
Авторы: Асеев, Волосников
МПК: G06F 7/38
Метки: биномиальных, вычисления, коэффициентов
...признак окончания перебора из шэлементов (ш младших разрядов счетчика 3) - единичный сигнал на выходе20.Схема 10 сравнения обеспечивает сравнение числа единиц в очередноМ50 сочетании, сформированном счетчиком 3, с требуемым значением и. В случае . равенства этих значений к содержимому счетчика 11 прибавляется единица. К моменту окончания перебора на выл ходе 19 формируется значение С . Триггер 13 необходим для управления работой устройства. Его установка в единичное состояние осуществляется подачей сигнала на запускающий вход 17, При этом разрешается занесение значений ш, и в регистры 5 и 14 и поступление тактовых импульсов через элемент И 2 на счетный вход счетчика 3. При начальной установке устройства (вход 18) или по...
Устройство для вычисления симметрических булевых функций
Номер патента: 1517017
Опубликовано: 23.10.1989
Авторы: Авгуль, Криницкий, Супрун
МПК: G06F 7/00
Метки: булевых, вычисления, симметрических, функций
...О О О 11 1 О О О О 1 1 1 О О 1 1 О О1 О О 1 О О 1 1 О 1 О 1 О 1 О 1 О 1 О 1 О 1 О 1 О О О О О О О О 1 1 11 1О 3Х 1 Х 2 Х, Ч Х 1 Х 2 Х Ч Х 1Х,Х 2 Ч Х,ХЗЧ Х 2 Х 3ХХ Х Ч Х 1 ХХ 3 Ч ХХ 1 Х 2 Х 3 Ч Х Х 2 Х Ч ХХ,ХХХ Ч Х 2 Х 3Х,Х,ХЗЧ Х,Х 2 Х 3Х 1 Х 2 Х 3 ХХ 2 Х 3 ХХ,Х Х 3 Ч Х 1 Х 1 Ч Х 1 Х 3Х 1 Х 2 Ч Х 1 ХЗЧ Х 2 ХЗХ х,х,чх чх 2 3"2"3х х х,х,х х,х х,х,хЧ К 2 Х 3 х,х,х Сигналы настройки навходах элемента И соединен с первым настроечным входом устройства и первым входом второго элемента И-НЕ, выход которого соединен с первым входом второго элемента И, второй вход второгоэлемента И-НЕ соединен с выходом третьего элемента ИЛИ-НЕ и первым входом третьего элемента И, второй входкоторого соединен с вторым настроечным входом устройства, выход...
Устройство для вычисления булевых функций
Номер патента: 1517018
Опубликовано: 23.10.1989
Автор: Музыченко
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...веса д-й переменной. Если вес 1-й переменной положительный, а на информационном выходе пре образонателя 5 параллельного кода в последовательньп - сигнал нулевого уровня, то в накапливающем сумматоре 1 действий не производится. Если вес данной переменной отрицательный на выходе значения знака блока 2 памяти констант формируется единичный сигал), а на информационном выходе преобразователя 5 параллельного кодаФ в последовательный - сигнал нулевого 40 уровня, то к содержимому накапливающего сумматора 1 прибавляется абсолютное значение веса .-й переменной, а если на информационном выходе преобразователя 5 параллельного кода в 45 последовательный - сигнал единичного уровня (при этом на обоих входах элемента ИСК 1 ПОЧАЩЕЕ ИЛИ 4 присутствует,...
Устройство для вычисления булевых функций
Номер патента: 1517019
Опубликовано: 23.10.1989
Автор: Музыченко
МПК: G06F 7/00
Метки: булевых, вычисления, функций
...в противном случае - нулевой. Если на выходе переноса сумматора 5 сформировался единичный сигнал, это приводит к срабатыванию блока 6 управления, на выходе которого вырабатывается сигнал единичного уровня, поступающий на выход 10 признака конца рабо 5 10 15 20 25 ЗС 35 40 ты устройства, свидетельствующий об окончании работы и формировании результата, а также на вход элемента 2 запрета, запрещая дальнейшее прохождение тактовых импульсов. Значение функции считывается с информационного выхода 9 устройства.Если за Б тактов работы устройства на выходе переноса сумматора 5 не будет получен сигнал единичного уровня, то при поступлении И-го импульса с тактового входа 11 на выходе 12 признака конца опроса блока 1 памяти констант формируется...
Устройство для вычисления булевых производных
Номер патента: 1518825
Опубликовано: 30.10.1989
Авторы: Криворучка, Пащенко
МПК: G06F 17/10, G06F 7/04
Метки: булевых, вычисления, производных
...Сигналы с выходов 28 28 г, 28 з и28 коммутатора 4 поступают на информационные входы блока 9 памяти.По окончании синхроимпульса эта информация записывается в Р-триггеры и на выходах устройства присутствуют35 величины(ЕгЮ Е ).40Во втором такте информация с выходов устройства поступает на группувходов 16 коммутатора 3. С выводов 23и 23 на адресные входы А 1 й А 2 тех жемультиплексоров поступают сигналы 0и Ь, которые приходят с выходоврегистров 6 и 7 соответственно, В результате на выходах мультиплексоров4, и 4 г коммутатора 4 присутствуютзначения И Ь, М Й,Ь) и И ЬЧ 1 Ь ), 50тождественные (ЕЬ, С ЕЬ,)ИЬЫ ГЬ,) соответственно,На выходах двух других мультиплексоров присутствует информация с 5-хили 6-х (в зависимости от значенияЬг)...