Патенты с меткой «вычисления»
Устройство для вычисления систем булевых функций
Номер патента: 1644126
Опубликовано: 23.04.1991
Авторы: Астафьев, Соснин, Шестимеров
МПК: G06F 7/00
Метки: булевых, вычисления, систем, функций
...Х 5 Х 6, 29 те. п=6; в=4; г=4, гдеп -число входных переменных, ш - числовыходных переменных, Г - максимальноечисло конъюнкций входящих в одноуравнение. Количество входов блоков. 252 иЗг (з = 1,п, Т= 1, т) памятиконстант зависит от максимальногочисла конъюнкций, входящих в одно изуравнений, пусть блоки памяти констант, входящие в группы, имеют подва выхода, следовательно, данныйпример реализуется при помощи четые рех блоков памяти констант,В данном примере уравнение с нулевым номером (функция 71) и третье 35уравнение (функция У 4) содержат одинаковую конъюнкцию Х 1 Х 2 ХЗ, т,е.достаточно записать соответствующуюконстанту в один блок памяти констант,а из третьего уравнения исключается 40первая конъюнкция Х 1 Х 2 ХЗ. Ассоциативная память 5...
Устройство для вычисления выражения вида
Номер патента: 1644135
Опубликовано: 23.04.1991
Авторы: Криворучко, Рогозов, Тяжкун
МПК: G06F 7/544
Метки: вида, выражения, вычисления
...поступив на соответ ствующие сумматоры 25 второй группы, полученный результат суммируется с поступающим из соответствующего блока 24 умножения произведением значения х 4 на соответствующий коэффициент, 30 аи запишется в соответствующий1 Ф ,1регистр 4 группы. Дальнейшее функционирование устройства при потактном вычислении значений выходных массивовуа 1, и 1 у 1происходит аналогично описанному выше, При этомзначения коэффициентов а. 6 1 1О,"1 в регистрах 18 и 19 записаныы в следующей последовательности: в и-м разряде - значение а, в (и)-м - 40 значение а, в (и)-м - значение а и т.д., и если количество коэффициентов Ь) четное и равно числу разрядов (и) этих регистров, то в первом Разряде записан коэффициент ак (при 45 1 с ( и, в первые...
Устройство для вычисления сумм произведений
Номер патента: 1644136
Опубликовано: 23.04.1991
Авторы: Борисовский, Галкина, Фирстов
МПК: G06F 7/544
Метки: вычисления, произведений, сумм
...25юч (коэфФициенты; Н 6,Работа устройства для Б = 1 О иразрядности х , равной 16, происходит следующим образом.Операция осуществляется табличноалгоритмическим способом.В первый блок памяти (512 х 16 р)записаны частичные произведения.Причем в каждую ячейку с адресом0(р,0( р, где С( = 0,1, записывается числор(, а, т+ З(еат.Во второи блок памяти (2 х 16 р) заПИСаНЫ ЧИСЛа О И а 1 О.еВ первом такте подается импульсна входы 7 и 10. Производится заПИСЬ ЧИСЕЛ Х(, Х.уз Х, В рЕГИСтры блока 1 и сброс содержимого регистра-накопителя. В следующей сериииз шестнадцати тактов подаются импульсы на входы 8,9 и осуществляется 451 овычисление, а;х,.(ъ(После первого такта иэ шестнадцати тактовой серии на выходе блока 50 1 2 устанавливается число, находяшеегИ...
Устройство для вычисления быстрого преобразования фурье
Номер патента: 1644158
Опубликовано: 23.04.1991
Авторы: Каневский, Коноплицкий, Корчев, Лозинский
МПК: G06F 15/332
Метки: быстрого, вычисления, преобразования, фурье
...такт, Вх 1=Х 1(0) (индекс 1 значит отсчет следующего периода); регистры 13.1-13.4 сохраняют значения предыдущего такта, Дш 4=иО": Дм 6=иО";Тр=12,2=иО";См 14,2=Х(0): См 15,2=Х(0): См 14.1=Х(2)-Х(3);Рг 16.2=Х(0) - Х(1): См 15.1=Х(0) - ,Х(1)+Х(2) - Х(3): Р г 16,1=Х(0)+Х(1)+Х(2)+Х(3),Начиная с шестого такта, работа первой группы модулей происходит по описанному выше алгоритму. Управляющие сигналы на сумматоры 14.1, 14,2,15,1 и 15,2 поступают в соответствии с матрицей А.С выхода регистра 16,1 значения поступают на первый вход умножителя 38. на второй вход которого приходят значения с ПЗУ 37. С выхода умножителя 38 умноженные значения поступают на первый информационный вход модуля 21.1,Работа второй группы модулей 21,М(1=1,...
Устройство для вычисления текущего математического ожидания
Номер патента: 1644161
Опубликовано: 23.04.1991
Авторы: Невельсон, Шафранский
МПК: G06F 15/36
Метки: вычисления, математического, ожидания, текущего
...14, Результат деления поступает иа минусовой вход сумматора 28, на плюсовой вход которого приходит с регилстра 26 оценка виматематического ожидания, полученная на предыдущем шаге вычислений, т.е. при поступлении хи,Таким образом, сумматор 28 вычисляет значение птм по формуле (2), которое подается на вход 22 функционального преобразователя 21. На другие его входы 23-25 поступают соответственно значение йти, величина й и управляющий импульс. Используя эти данные, функциональный преобразователь 21 реализует функцию ограничения по формуле (4), так что на его выходе получают очередное значение оценки щн математического ожидания, вычисленное па Й поступившим величинам хь Это значение затем записывается по управляющему импульсу с выхода 12...
Устройство для вычисления амплитудных гистограмм телевизионных изображений
Номер патента: 1644172
Опубликовано: 23.04.1991
Авторы: Ольшанников, Остапчук, Шинкарчук
МПК: G06F 15/36, G06F 15/70
Метки: амплитудных, вычисления, гистограмм, изображений, телевизионных
...Перебором всех адресов осуществляется полное обнуление памяти, После предварительной установки содержимого блока 11 памяти устройство готово к очередному циклу обработки.В режиме обработки поступающей на вход 13 видеоинформации мультиплексоры 7-9 подключают на соответствующие входы блока 11 памяти выходы сумматора 12 единицы, выход аналого-цифрового преобразователя 2 и выход элемента И 5. Под воздействием тактовых сигналов с выхода генератора 1 тактовых импульсов аналогоцифровой преобразователь 2 формирует коды, поступающие на адресные входы блока 11 памяти, По этим кодам в блоке 11 памяти выбираются ячейки, адреса которых соответствуют амплитуде входного видеосигнала. После прихода с выхода запуска вычислений блока 10 ввода-вывода...
Устройство для вычисления симметричной составляющей трехфазных цепей
Номер патента: 1644179
Опубликовано: 23.04.1991
Авторы: Ротачев, Таджибаев, Чурсин
МПК: G06G 7/62
Метки: вычисления, симметричной, составляющей, трехфазных, цепей
...счетчика импульсов 17 соот 79 4ветствует величине Фи , Второй элемент задержки 15 производит задержку обнуления счетчика импульсов 17, что позволяет регистру памяти 18 надежно считывать код М с выхода счетчика 17Код М запоминается регистром памяти 18 и подается на цифровой вход ЦАП 11, на выходе которого формируется ИПри отклонении частоты от номинальной и симметрии напряжений на входе блоков 1 и 2 изменяется фаза сигналов на втором и третьем входах сумматора 3, а также фаза сигналов на входах фазового детектора 13, что приводит к появлению на его выходе сигнала нулевого уровня длительностью ь Ф ся . Этому сигналу будетл лсоответствовать другое значение коэффициентов: Кр на выходе счетчика 17, М на вйходе регистра памяти 18 и...
Устройство для вычисления логарифма
Номер патента: 1645953
Опубликовано: 30.04.1991
Авторы: Золотовский, Коробков
МПК: G06F 7/556
Метки: вычисления, логарифма
...Соз осуществляется сдвиг в сторону млад ших разрядов регистров 2 и 3После прохождения Я разрядов по сигналу Сзц в триггер 11 заносится значение старшего разряда, Ксли он равен "1", то коммутатор передает данные с вхо да на выход со сдвигом на разряд в сторону младших разрядов, в противном случае передача осуществляется без изменения По заднему фронту сигнал СХ к 4 заносится в регистры 1 и 3, а регистр 2 стирается, Эта 25 операция повторяется столько раз, сколько необходимо получить разря дов логарифма Полученный разряд логарифма поступает на элементы 9 и 10, Если необходимо вычислить двоич нкй логарифм, то открывается элемент И 9 и разряд поступает на вход запи си первого разряда, если натуральный логарифм - то на вход считывания, В...
Устройство для вычисления преобразования фурье галуа
Номер патента: 1645966
Опубликовано: 30.04.1991
Авторы: Вариченко, Дробенко, Кодров
МПК: G06F 15/332
Метки: вычисления, галуа, преобразования, фурье
...М=Р2 -1. СумматРор 5 Р-разрядных чисел по модулю М=2 -1 состоит из обычного сумматора Р-разрядных чисел и Р- разрядного сумматора, служащего для коррекции результата суммирования по модулю М, В результате суммирования получаем спектральный коэффициент Б(Р). Следующий (Р)-й или снова первый тактовый импульс приводит к появлению уровня " 1" на первом выходесдвигового регистра 8, включению йБ- триггера 6, соединению вторых инфор" мационных входов коммутаторов 3 с их выходами, записи первого отсчета новой входной последовательности в первьо 1 регистр первой группы регистров 1 и записи результатов умножения предыдущего такта во вторую группурегистров 2, С выходов второй группырегистров 2 через коммутаторы 3 результаты первого умножения снова...
Устройство для вычисления дискретного преобразования фурье
Номер патента: 1645967
Опубликовано: 30.04.1991
Авторы: Каневский, Коноплицкий, Корчев
МПК: G06F 15/332
Метки: вычисления, дискретного, преобразования, фурье
...к первым тактовым входамвсех вычислительных модулей, каждый изкоторых содержит первый умножитель,первый сумматор и первый, второй итретий. регистры, тактовые входы которых подключены к первому тактовомувходу вычислительного модуля, о т л ич а ю щ е е с я тем, что, с цельюрасширения Аункциональньсх воэможностей за счет вычисления двумерного пре 1645 с 67и 1 с к.чику на его управаяюпел 1 входеприсутствует "0", на выходе ЗЗ - " 1"4-й такт, Значение А(22) заносится в регистр 8, 1, а значение А(21)в регистр 8,2, на выходе блока О,имеется значение 1(О), на выходеблока 10,2 - с(1), на выходе триггера 24,2 - "1", которая разрешаетсуммировать сумматору 11,2 по обоимвходам, на выходе триггера 24.111 111 , на выходе сумматора 1 1, 1У...
Устройство для вычисления функции аrстg ху
Номер патента: 1647555
Опубликовано: 07.05.1991
Авторы: Волохов, Зайченко, Шмидт
МПК: G06F 7/548
Метки: аrстg, вычисления, функции
...19 с задержкой в ч такта соответственно.На выходе регистра 8 формируется искомая оценка фазы вектора,формула из о бр ете ния 7555по десятьВ регистры, четвертый блокпамяти, триггер, сумматор н два сдннг вых регистра, причем выходы первоговторого блоков памяти соединены снформационными входами соответственно третьего и четвертого регистров,выходы которых соединены с входамисоответственно вычитаемого и уменьшаемого вычитателя, управляющий входкоторого соединен с выходом триггера,выход вычитателя соединен с информационным входом пятого регистра, выходы старших и младших разрядов которо.го соединены соответственно с адресным входом третьего блока памяти иинформационным входом шестого регистра, выходы которых соединены соответственно с...
Устройство для вычисления кратного интеграла
Номер патента: 1647559
Опубликовано: 07.05.1991
Автор: Максимович
МПК: G06F 7/64
Метки: вычисления, интеграла, кратного
...образом.Перед на ссз пят грирования обнул е регистры 5всех интеграторов 1 и регистрь 6 - 8, С приходом первого тактового импульса начинается процесс интегрирования. При постоянном шаге дискретизации точ 5 ное значение кратного интеграла на выходе будет получено с задержкой нвтактов относительно такта поступления на вход устройства очередного значения интегрируемой решетчатой функции.С математической точки зрения принцип действия устройства основан на использовании априорной информации о 15гладкости интегрируемой функции. Так,исходная функция имеет степень гладкости не хуже скачка, после первогоинтегратора - не хуже линии, послевторого - не хуже параболы и т.д.,что позволяет построить квадратурнуюформулу, не имеющую методической...
Устройство для вычисления коэффициентов нерекурсивных полосовых фильтров
Номер патента: 1647587
Опубликовано: 07.05.1991
Автор: Шафоростов
МПК: G06F 15/353
Метки: вычисления, коэффициентов, нерекурсивных, полосовых, фильтров
...блока весовой обработки, установочный вход которого подключен к четвертому выходу блока микропрограммного управления, причем первый блок вычисления коэффициентов содержит два сумматора, два вычитателя, умнажитель, шесть ключей и узел постоянной памяти коэффициентов, выход которого подключен к г,ервому Входу умнажителя, выхад катарога подклОчен к информационному входу первого ключа и первому входу первого сумматора, Выход которого подключен к информационному входу второго ключа, выход котааога соединен с Выходам первого ключа и является выходом первого блока Вычисления коэффициентов, первым и вторым информационными входами кото- рога являются Соответственно первый и второй входы второго сумматора, выход которого подключен к первому...
Устройство для вычисления спектра сигналов
Номер патента: 1649566
Опубликовано: 15.05.1991
Авторы: Берендс, Зайцев, Каратаев
МПК: G06F 15/332, G06F 15/353
Метки: вычисления, сигналов, спектра
...с выхода второго умножителя 12 поступает произведение нулевых отсчетов, подаваемых с выхода разомкнутого ключа 16, и постоянного коэффициента, подаваемого с выхода регистра 20 коэффициентов. Получаемое произведение двух чисел также не меняет:, значений спектральных отсчетов шумо" вого сигнала. С выхода вычитателя 19 спектральные отсчеты шумового сигнала поочередно записываются в ячейки блока 14 памяти с адресами, которые вырабатываются счетчиком 15 адресов.Последний сигнал, который формируется на выходе 27 под действием команды ФПЧ 1, переводит узел 31 формирования адреса в состояние готовности для приема новой команды с входа 28 устройства.На этом заканчивается один цикл вычисления и записи мгновенного спек" вание режима...
Устройство для вычисления отношения временных интервалов
Номер патента: 1649572
Опубликовано: 15.05.1991
МПК: G06G 7/16
Метки: временных, вычисления, интервалов, отношения
...к работе единичными уровнями с выхода элемента НЕ 3 и входной шиной Т 2, поступают на счетный вход счетчика 7. Момент равенства числа импульсов, записанных в счетчи" ке 7, числу импульсов, равному коэффициенту умножения умножителя 5 частоты, хранящемуся в счетчике 9, фиксируется схемой 8 сравнения кодов, импульс с выхода которой поступает на вход начальной установки счетчика 7 и обнуляет его, а также заносится в55 счетчик 10. Это означает, что во временной интервал Т 2 уложился один интервал Т 1. Далее работа устройства повторяется. Умножитель 5 частотыпродолжает генерировать импульсы с1частотой К -- , Иомент записи в перТвый счетчик К-го импульса соответствует окончанию очередного временногоинтервала Т 1, целикомуложившегося...
Устройство для вычисления функции арксинуса
Номер патента: 1651280
Опубликовано: 23.05.1991
Авторы: Золотовский, Коробков, Селиванова
МПК: G06F 7/548
Метки: арксинуса, вычисления, функции
...выражения реализуются соответственно с помощью триггеров 10, 11 и элемента 2 И-ИЛИ 9, Величина Х К+, эаписыается в регистры 1 и 5. При этом в случае инвертирования в Х К 1 не достает единицымладшего разряда, Для компенсации ее в множимом на вход переноса сумматора постоянно подается единица, в случае если инвертирование осуществлялось, в противном случае поступает нуль, Единица в младший разряд множителя осуществляется подачей едпницы на вход переноса сумматора б при прохождении младшего разряда (сигнал С)Вознедение в квадрат осуществляется сле- . дующим образом, В регистре 1 находится значение текущего аргумента Хк(ХО = Х). На сумматоре 2 происходит сложение. В регистре 5 также находится значение текущего аргумента, который...
Систолическая структура для вычисления логических функций
Номер патента: 1654809
Опубликовано: 07.06.1991
Автор: Семеренко
МПК: G06F 7/00
Метки: вычисления, логических, систолическая, структура, функций
...очередная компонента д"(г " ) З 0.Ч ЧйО-покрытия (К,1-покрытия), а вЭ-триггер 24 - очередная компонепта1; набора Ь.1Поскольку значениями компонент кубов й,;- (г;) могут быть символы иэ 35алфавита О, 1, х, для представлениякомпоненты й," (г, ) в двоичном алЧзФавите необходимо два разряда (табл.2),Поэтому на первом такте. каждогоцикла в Э-триггер 25 и в Р-триггер 1026 записываются значения соотввтвтвеня и,ной; (г 1 ) иа; .(г;).После окончания записи соответствующей информации в Р-триггеры 24-26выполняется операция пересечения компоненты Й, (г, ) с компонентой 1;Поскольку значениями компоненты 13могут быть только символы О и 1,в ячейке 1 укаэанная операция пересечения выполняется согласно табл.З, 50В ячейке 1 реализована...
Устройство для вычисления свертки
Номер патента: 1654835
Опубликовано: 07.06.1991
Авторы: Кувшинов, Литвиненко, Сагдеев, Фомин, Хлевной
МПК: G06F 15/353
Метки: вычисления, свертки
...в конвейерном режиме, что демонстрируется на временных диаграммах (фиг. 3), т.е. в момент поступления кода входного отсчете (Х,Р не входы соответствующих вычитателей 14. 1 (х=1, и), кодвторого отсчета Х подается на вход6 и далее весь процесс выполняетсяаналогично изложенному (по входу 7подается адрес коэффициента В, в сумматоре происходит сложениер, с:р, и т.д.). Процесс выполнения свертки реализуетсядо тех пор, пока И-м тактовым импульсам ТИ 1 не запишется результат вычисления свертки /У.з р, =,Я С,Р;452, Устройство по п. 1, о т л и ч а,ю щ е е с я тем, что арифметическийблок содержит два регистра, сумматор,умножитель, вычитатель и коммутатор,выход которого подключен к первомувходу вычитателя, выход которого подключен к первому...
Устройство для вычисления порядковых статистик
Номер патента: 1654838
Опубликовано: 07.06.1991
Автор: Василькевич
МПК: G06F 15/36
Метки: вычисления, порядковых, статистик
...вычисления порядко- вых статистик, содержащее группы из п (и - объем выборки) регистров и первый блок определения разряда порядковой статистики, содержащий п коммутаторов и и элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, причем первый вход 1-го (3. = 1п) элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и информационный вход -го коммутатора первого блока определения разряда порядковой статистики соеди- . нены с выходом старшего разряда -го регистра группы, о т л и ч а ю щ ее с я тем, что, с целью повышения быстродействия, в него введены сумматор, компарятор, триггер, ш(шразрядность элементов выборки) групп триггеров, шблоков определения разряда порядковой статистики, идентичных первому, а в каждый блок опре деления разряда порядковой статистики введеньп регистров, сумматор и...
Устройство для вычисления корня -й степени
Номер патента: 1656530
Опубликовано: 15.06.1991
Автор: Тимошенко
МПК: G06F 7/552
Метки: вычисления, корня, степени
...работает следующим образом.После занесения значения аргумента,представленного вдвоичном коде, всдвиговый регистр 1 блок 2 управления анализирует значения б старших разрядов сдвиговогорегистра 1. Если все б разрядов равны нулю,то блок 2 вырабатывает сигнал записи, который с выхода ЗАП поступает на вход ЗАПрегистра 3 и по которому регистр 3 фиксирует в своих с младших разрядах значениерезультата, записанное в матрице 4 по адресу, соответствующему кодовой комбинации в 1 младших разрядах сдвиговогорегистра 1,Если ходя бы один из б старших разрядов сдвигового регистра 1 не равен нулю,блок 2 подает тактовую частоту сх на тактовый вход Т сдвигового регистра 1 и на входсх делителя 5, С выхода с/и делителя 5 поделенная тактовая частота...
Устройство для вычисления значений группы функций
Номер патента: 1656532
Опубликовано: 15.06.1991
Автор: Шевяков
МПК: G06F 7/544
Метки: вычисления, группы, значений, функций
...реализующего вычисление81 пх 10 х30 группы функций соэхх с 9 х, заххвисящих от одного аргумента,В случае одного аргумента (фиг.2) аргумент подается на два входа первого умножителя 4, на выходе которого формируется35 величина хг, на выходе второго умножителя4 формируется величина х, На выходе сумматора 5 имеем х - х, а на выходах перво 2 4го, второго и третьего вычитателей 6 изеди ни цы получаем соответст вен н о 1 - х,г40 1-х и 1-х +х .4 2Из группы функций выберем совх, Используем предложенный алгоритм преобразования любого степенного многочлена иполилинейной формы.45 1. Представим функцию созх многочленом 1 + а 2 х 1 х 2 + д 4 х 1 х 2 хзх 4,где а 2 = - 0,49670;а 4 = 0,03705,введя дополнительное число переменных.50 2,...
Устройство для вычисления логических производных многозначных данных
Номер патента: 1656549
Опубликовано: 15.06.1991
Авторы: Зайцева, Кривицкий, Кухарев, Шмерко
МПК: G06F 15/31, G06F 7/00
Метки: вычисления, данных, логических, многозначных, производных
...функции К-значных данных предыдущей матрицы, в устройство следует ввести размерность К" столбца или строки матрицы и произвести перезагрузку параметра т логической производной или логического интеграла, Это осуществляется между К "-м и (К "+1)-м тактами работы устройства, Ввод в устройство размерности К" столбца или строки новой матрицы К-значных данных и перезагрузка параметра т логической производной или логического интеграла осуществляются соответственно через второй и третий входы режима блока 4;, а на первый вход режима блока 4 при этом подается сигнал высокого логического уровня.По окончании ввода в устройство второй матрицы К-значных данных можно вводить третью матрицу К-значных данных и т,д.После обработки в устройстве всех...
Устройство кодирования и вычисления синдромов помехоустойчивых кодов для коррекции ошибок во внешней памяти эвм
Номер патента: 1656689
Опубликовано: 15.06.1991
Авторы: Гостев, Егоров, Петров, Типикин
МПК: H03M 13/00, H03M 13/02
Метки: внешней, вычисления, кодирования, кодов, коррекции, ошибок, памяти, помехоустойчивых, синдромов, эвм
...каждая из трех тактов. Содержимое первого формирователя 7 увеличивается на "1" по модулю 1 в момент завершения третьего такта вгруппе (1=1+1),В каждой группе цикла устройство выполняет одни и те же операции над различными компонентами синдрома (таблицыумножения на постоянные коэффициентыпри этом используются разные). В первомтакте каждой группы текущая компонентасиндрома Яц считываетсямз блока 1 оперативной памяти через второй коммутатор 10в первый регистр 4. Во втором такте значение Яц, умноженное на сР, через второй коммутатор 1 О подается на вторыевходы блока 3 суммирования и по окончанию такта суммаМ ц +Оп - 1 - ц запоминается вь+третьем регистре 6. В третьем такте новое+значение компоненты синдрома Яц через второй коммутатор 1...
Устройство для контроля и вычисления оценок изменений аналогового сигнала
Номер патента: 1658174
Опубликовано: 23.06.1991
Автор: Файнзильберг
МПК: G06F 15/46, G06G 7/52
Метки: аналогового, вычисления, изменений, оценок, сигнала
...счетчика 4 будет увеличиваться и к моменту времени 12 окажется пропорциональным отрицательному приращению сигнала Х(1) относительно значения Х 1 наибольшего локального значения обрабатываемого сигнала от момента то начала цикла его обработки.В момент времени 12 (фиг:2) происходит очередное изменение знака приращения сигнала Х(1) и снова образовываются уже кодовые импульсы К . Эти импульсы поступают на вход сложения реверсивного счетчика 3 и открытый дешифратором 7 вход вычитания реверсивного счетчика 4, Содержимое счетчика 3 постоянно увеличивается, а счетчика 4 - уменьшается до тех пор, пока в момент времени тз (фиг, 2) будет выполнено условие Хз = Х 1 и содержимое счетчика 4 окажется равным нулю, В этот момент времени 1 з дешифратор...
Устройство для вычисления функции арктангенса
Номер патента: 1661760
Опубликовано: 07.07.1991
Авторы: Золотовский, Коробков
МПК: G06F 7/548
Метки: арктангенса, вычисления, функции
...рассматривается как значащий с весом 2 =1, одновременноопо С и С осуществляется запись перемножаемых чисел в умножитель 6.После выполнения умножения подачей сигналов С 1 и С 4. результат передается в регистр 2Полученная величина есть а. Вычисление ведется по приведенному алгоритму. Исключение составляет лишь то, что на управляющие входы поступает код АА =01, При этом на первый выход постуйает величина а, так как она в 2+ раз меньше, чем х , то для запоминания величин, (1 аагсСа --- - используется вто О е 1+а 2 е 1+а 2О Орая страница памяти, Возможность обращения к ней осуществляется записью в триггер 5 единицы. Это происходит подачей сигнала С 1 на счетный вход (сигнал "Пуск" переводит триггер в "1", запись х в регистр 2 переводит...
Устройство для вычисления двухмерного преобразования фурье
Номер патента: 1661790
Опубликовано: 07.07.1991
Авторы: Косьянчук, Лиходед, Соболевский, Якуш
МПК: G06F 17/14
Метки: вычисления, двухмерного, преобразования, фурье
...значение У 2(О)=Х 2 з, На пер(о)вом такте на вход 274 подается элемент . Х 21, в процессорном элементе 3023 на выходе сумматора 54 формируется значение У ) (О) = У ) (О) в)ч 2,о + Х 21, На втором такте на вход 275 подается элемент Х 2 о, процессорный элемент 301 з на выходе сумматора 54 формирует значение Утт) 10) = Ут) 10)оэчэ,о 4 хэоНа третьем такте на выходе сумматора 40 процессорного элемента 29 зз формируется значение У об = 0 вм,о + У (О), На12) четвертом такте на выходе сумматора 40 процессорного элемента 29 з 2 формируется эначениеУЦ =(ф оэгго ч. У0, на пятом такте на выходе сумматора 40 процессорного элемента 29 з 2 формируется значение Усо=уэ 1 =Уц гонг,о+УЯ) 10), которое подается на выход 31 з.Аналогично вычислению...
Устройство для вычисления свертки
Номер патента: 1661795
Опубликовано: 07.07.1991
МПК: G06F 17/17
Метки: вычисления, свертки
...или пачек импульсов начинает поступать с выхода элемента И 5 на счетные входы счетчиков 9 и 10, Одновременно тактовые импульсы с входа 14 начинают проходить на счетный вход счетчика 7, Параллельный двоичный код с выхода счетчика 7 начинает управлять считыванием функций Я из блока 8 памяти, На первом выходе блока 8 формируется функция 31(Х); нд втором Я 2(Х) и т,д(п 3+1)- й выход блока 8 предназначен для формирования сигнала окончания мерного интервала, который считывается на Й-и такте обработки. Этот сигнал обнуляет триггер и счетчик 7 и поступает на выход устройства для организации считывания результата во внешние устройства. Реверсивные счетчики работают так, что при наличии на их управляющем входе единичного...
Устройство для вычисления наклона контура
Номер патента: 1661810
Опубликовано: 07.07.1991
Авторы: Рязанов, Федоров, Чепин
МПК: G06K 9/46
Метки: вычисления, контура, наклона
...входов устройства.Блоки 1 и 2, начиная с 4-го (Р+1) такта, выставляют на выходы значения У 4-У 1 и 10 Х 4-Х 1, У 5-У 2 и Х 5-Х 2 и т,д. Эти значения удерживаются достаточно долго для того, чтобы успели сработать блоки 3 - 6, и снимаются с приходом сигнала записи по третьему управляющему входу блоков 1 и 2, 15Блок памяти 5 реализует вычисление формулы Блок 3 принимает значения числа шаговпо строкам и столбцам от блоков 1 и 2 и в тактах, начиная с 4-го.(Р+1), блоки 4 и 6 выдают на выходы устройства значение угла абсолютного наклона контура. Начиная с 7-го такта, на выходе устройства появляются значения относительного угла. Поскольку 5 выдача результатов с устройства начинается с (Р+1)-го такта для угла абсолютного наклона и с (2...
Устройство для вычисления обобщенности спектра
Номер патента: 1665377
Опубликовано: 23.07.1991
Авторы: Агафонов, Геворков, Криман
МПК: G06F 17/14
Метки: вычисления, обобщенности, спектра
...18 непроходит на третий выход блока 13 (фиг, 5 б)вследствие появления единичного сигнала45 на выходе элемента И 21 при состоянии "р"счетчика 19. Единичный сигнал на выходеэлемента И 21 запирает элемент И 24 иотпирает элемент И 23, вследствие чего появляется импульс на втором выходе блока50 13 (фиг, 5 в), который записывает код свыходов сумматора 12 в регистр 10.Код а) на выходе сумматора 12 образуется следующим образом. Блок 11 оперативной памяти работает в течение р55 тактов умножения в режиме чтения а)==к + а - 1 при наличии единичного сигнала на втором выходе блока 13, где а 1 - 1 -содержимое )-й ячейки блока 11, ) - адресячейки, т.е. код на выходе счетчика 9Записав своим передним фронтом кода 1 в регистр 10, сигнал с второго...
Устройство для вычисления математических функций
Номер патента: 1665382
Опубликовано: 23.07.1991
Авторы: Петров, Тарасов, Тельпиз, Шевченко
МПК: G06F 7/00
Метки: вычисления, математических, функций
...записи простых позиционных операторов будем использовать следующее обозначение:якгде К - разномерность набора Х, к которому применяется операторп.2 Я .1=оС помощью простых операторов мы можем представлять только симметричные ФАЛ. Для того, чтобы расширить класс функций, представляемых позиционными операторами вводится сложный позиционный оператор фп я 1 яокоторый также применим к набору Х, но его свойство заключаетсЯ в том, что Яоо пРименяется к первым Ко координатам набора Х, для Хф первой координатой будет Уо - результат применения Я, а следующие К 1 координаты - это Хко +1 ХКо +2 ХКо + К 1Аналогичным образом для ЯД первой координатой будет У 1 - результат применения ЯК 11 Якоо, а следующие К 2 координаты - это ХКо+К+1,...