Патенты с меткой «вычисления»

Страница 31

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1287151

Опубликовано: 30.01.1987

Авторы: Волощук, Дрозд, Лацин, Лебедь, Полин

МПК: G06F 7/552

Метки: вычисления, комплексного, модуля, числа

...разряда Ь, если Зн=О, или два младших разряда а,если Зн=1, т.е, пропускает младшиеразряды ш меньшего из кодов а и Ъ,отбрасываемые при вычислении величины М.С выходов регистров 3 и 4 контрольный код 1 а и циклически сдвинутыйна два разряда контрольный код 1 Ьпоступают на входы первого и второгоаргументов сумматора 8 по модулюпятнадцать, который формирует кодКМ 1=(Ка+2 КВ)шой 15.Код КМ 1 с выхода сумматора 8 помодулю пятнадцать поступает непосредственно на вход первого аргументаи циклически сдвинутым на два разряда на вход второго аргумента третьего коммутатора 11, При этом навыходе третьего коммутатора 11 вычисляется код КМ,.-12 (1 са+2 1 сЬ)тос 115, если аЬ 5 10 Этот код поступает на вход уменьшаемого вычитателя 13 по модулю...

Устройство для вычисления преобразования фурье

Загрузка...

Номер патента: 1287176

Опубликовано: 30.01.1987

Автор: Шафоростов

МПК: G06F 17/14

Метки: вычисления, преобразования, фурье

...Аункциональнаяструктура устройства, на фиг.2 и 3функциональные схемы первого и второго, третьего комбинационных блоков.Устройство для вычисления преобразования Фурье (Аиг,1) имеет Ивходов и И выходов, содержит первый,второй и третий операционные блоки1-1,1-2,1-3,и ( И/2 (двухвходовых)сумматоров 2. Первый операционный.блок 1-1 (Аиг.2) имеет М входов иМ/23 + 1 выходов и содержит И-входовой сумматор 3 и узел 4 памяти коэффициентов.Таким образом, операционный блок1-1 по Е-му выходу реализует функциюу(ь); 1 с ==0Ы=г у(з.) 1 (2 з 1 с); 1 1 с 1 И/21.и определяет значения Аункции А, (1 с) в (6).Второй и третий операционные блоки 1-2, 1-3 (Аиг.3) имеют И входов и (И/23 выходов и содержат группу из узлов 5 памяти коэфАициентов, груп,пу...

Устройство для вычисления отношения временных интервалов

Загрузка...

Номер патента: 1287191

Опубликовано: 30.01.1987

Авторы: Кравцов, Топельберг

МПК: G06G 7/16

Метки: временных, вычисления, интервалов, отношения

...сравнениякодов к входу декады сотых долей результата группы 35 декад, и с задержкой сброс счетчика 2, Измерение продолжается до тех пор, пока потенциалс выхода старшего разряда счетчика24 не сбрасывает триггер 8 в "О". Вэтот момент измерение заканчивается 25и в счетчике 29 результата оказывается результат измерений. Если в процессе измерений в счетчике 17 записываются нули, т,е. предыдущее измерение произошло без остатка, то на 30выходе переполнения счетчика 17 присутствует нулевой потенциал, элементНЕ 25 открывает элемент И 14 и задержанный импульс с выхода элемента задержки 23 сбрасывает триггер 8 в "О" 35Измерение отношения временных интервалов, когда ТТ (фиг,4 а,б).На выходы 9 и 10 устройства приходят временные интервалы Т и...

Устройство для вычисления оценки значений коэффициентов отражения

Загрузка...

Номер патента: 1288645

Опубликовано: 07.02.1987

Автор: Шагиев

МПК: G01V 1/38

Метки: вычисления, значений, коэффициентов, отражения, оценки

...импульсов запускачерез схему И 20.на суммирующий вход10реверсивного счетчика 22, в которомформируется код числа импульса и подается на схему 24 сравнения. В последней производится сравнение текущего кода с кодом, зафиксированным15в регистре 23, который представляеткод времени (Т,) распространениязвуковых колебаний по пути излучатель - дно - приемник, при предыдущем зондировании с учетом вычета со 20держимого счетчика 21 (ЗТ),При поступлении импульса "Дно" свысокочастотного эхолота сейсмоакустической аппаратуры через второй управляюший вход устройства и вход 15формирователя 7 упреждения на второйвход триггера 18, последний устанавливается в нулевое состояние, тем самым по первому выходу запрещает прохождение импульсов запуска через...

Устройство вычисления функции с исправлением ошибок

Загрузка...

Номер патента: 1288690

Опубликовано: 07.02.1987

Автор: Азаров

МПК: G06F 11/16, G06F 7/50

Метки: вычисления, исправлением, ошибок, функции

...- на вход разрешения записи регистра 5, кроме того, "1" появляется на входе обнуления трехразрядного счетчика 10 бла годаря наличию "1" на выходе элемента И 27 и "0" на выходах элементов И 28 и 30.С приходом очередного синхроимпульса трехразрядный счетчик 10 обнуляется, триггер 16 переключает.ся в "1", к содержимому счетчика 8 импульсов прибавляется н 1 н, в регистре 5 имеется первый результат А, в регистре 6 - второй результат А, в регистре 7 - Г (А,), а на выходе узла 19 свертки по модулю три - Р (А ), Далее при отсутствии сигнала ошибки на выходе четвертого узла 14 сравнения с приходом следующего синхроимпульса к содержимому счетчика 8 импульсов прибавляется "1" в регистр 5 записывается второй результат А с выхода регистра 6, в...

Устройство для вычисления корня третьей степени

Загрузка...

Номер патента: 1288695

Опубликовано: 07.02.1987

Автор: Крищишин

МПК: G06F 7/552

Метки: вычисления, корня, степени, третьей

...в блоке 16 сдвигапроисходит сдвиг мантиссы х,Б = 0 - сдвига нет (х,),Б = 1 - сдвиг на один разряд вправо (0,5х,),Б = 2 - сдвиг на два разряда вправо (0,25 х,).По значению старших Е разрядов свыхода блока 16 сдвига из блока 14 40памяти выбирается константа В. В умножителе 17 происходит умножение константы В на значение и - Е младшихразрядов на выходе блока 16 сдвига,.Т.е. формируется одно из значений: 45В(х, - );В (0,5 х, - )рВ(0,25 х, - ),где- значение аргумента в начальной точке интервала аппроксимации,которому принадлежит точка х, (0,5х,или 0,25 х,).Во втором такте работы устройства значение эоп х, переписываетсяв триггер 2, а значение порядка результата гг - в регистр 4. Значениес выхода умножителя 17 записываетсяв регистр 9, а...

Устройство для вычисления производной взаимоструктурной функции

Загрузка...

Номер патента: 1288715

Опубликовано: 07.02.1987

Авторы: Иванов, Прохоров

МПК: G06F 17/15

Метки: взаимоструктурной, вычисления, производной, функции

...образом как и в сумматорах 3.По синхроимпульсу второго входного процесса у(С) происходит суммирование в сумматорах 9, если информация в соответствующих регистрах нен 11нулевая . В результате этого в первом сумматоре 9 получается следующая сумма: 40(у -х,) + (у -х,),Эта сумма поступает на второйвход первого блока 12 умножения, напервый вход которого поступает текуветствующего счетчика 19 и изменяетего содержимое +1. Так как на второми третьем входе в данном случае О",то в сумматор 18 записывается "О",а в счетчик 19 О добавляется +1, Навход 17 устройства поступает интервал времени С-С, , который затемпоступает на входы сумматоров 5. После этого по синхроимпульсу второго 1 О входного процесса происходит обнуление сумматоров 9 и...

Устройство для вычисления порядковых статистик последовательности двоичных чисел

Загрузка...

Номер патента: 1290295

Опубликовано: 15.02.1987

Авторы: Грицык, Луцык, Паленичка

МПК: G06F 7/02

Метки: вычисления, двоичных, порядковых, последовательности, статистик, чисел

...поразрядно поступает на вход его первого разряда с выхода элемента ИЛИ 3. Триггеры 5 первой группы устанавливаются в нулевое состояние за исключением триггера, номер которого является номером максимума входной последовательности, т,е, этот триггер остается в едицичцом состоянии, После окончания первого цикла работы на втором выходе блока 11, т,е, 1290295на выходе счетчика 13 появляется управляющий импульс. Частота импуль-, сов на выходе счетчика 13 в т раз меньше частоты генератора 12 тактовых импульсов. Импульс с второго 5 выхода блока 11 поступает на управляющий вход блока 6. В предлагаемом устройстве блок 6 выполняет следующую функцию. При определении максимума последовательности чисел может 10 оказаться, что в этой...

Устройство для вычисления функции

Загрузка...

Номер патента: 1290305

Опубликовано: 15.02.1987

Авторы: Мухопад, Смолов

МПК: G06F 7/544

Метки: вычисления, функции

...16 для внешнего сброса первого триггера 31 в "0" (внутреннийсброс оператором производится автоматически в конце работы, А ,), чтопозволяет, используя входы 16, 17и 19 работать также в режиме внешнего пуска, приостановки и продолжения счета с автоматическим тактированием, начиная с любой промежуточнойточки значения Р (х),Устройство вычисления функций ра- ботает в соответствии с алгоритмом ( фиг.2), согласно которому блок 9 управления находится в ожидании сигнала внешнего тактирования (в данном случае временной метки, частота поступления которой может быть на несколько порядков ниже тактовой частоты работы блока управления), после его получения из счетчика адреса 15 производится вычитание 1. Если при этом расчет производится внутри 1-го...

Устройство для вычисления характеристик сетевых графов

Загрузка...

Номер патента: 1290343

Опубликовано: 15.02.1987

Авторы: Баранов, Бобровский, Мазин, Ноткин, Осипов

МПК: G06F 15/173

Метки: вычисления, графов, сетевых, характеристик

...31и 32 установлены в нулевое состояние с помощью сигнала на входе 11устройства,С появлением пускового сигналана входе 10 устройства появляютсяимпульсы на выходе генератора 5 импульсов. Поскольку триггер 6 находится в нулевом состоянии, то импульсы с выхода генератора 5 импульсов через элемент И 8 поступают навход счетчика 9, что приводит к последовательному возбуждению выходныхшин дешифратора 13 и поступлению управляющих сигналов на входы элемен"тов И 3 и 4, Это позволяет подаватьна суммирующие входы группы реверсивных счетчиков 18 с помощью элементов И 3; и элементов ИЛИ 14группы число импульсов, соответствующих числу выходных дуг для Х; -йвершины графа (числу единичных состояний триггеров формирователей дуг2 , расположенных в д-й...

Устройство для вычисления коэффициентов фурье

Загрузка...

Номер патента: 1290351

Опубликовано: 15.02.1987

Авторы: Боюн, Головин

МПК: G06F 17/14

Метки: вычисления, коэффициентов, фурье

..."0", что соответствуетположительному приращению входногосигнала х(Г), то содержимое выбранных ячеек блоков памяти 5 и 5,поступающее в накапливающие сумматоры 8, и 8 через мультиплексоры 7, и7 , складывается с содержимым этиход 1же сумматоров. 40Подключение выходов блоков памяти 5 и 5 ко входам накапливающих3сумматоров 8, и 8 через мультиплексоры 7 и 7 обеспечивает реали1 фзацию операции сдвига содержимого 45ячеек первого 5, и второго 5 блоковА(3 д) сх ХСОя ( д Г 3) =Х, СОя О+ХКвО=дх, С, +ьх, С, + дх С++дх памяти на величину приращения по модулю, кратную целой степени двойки.По достижении заданного числа отсчетов И, равного целой степени двойки, на выходе переполнения счетчика 4 появляется сигнал, свидетельствующий о том, что в...

Устройство для вычисления глубины оттаивания под тепловыделяющим участком произвольной конфигурации

Загрузка...

Номер патента: 1290369

Опубликовано: 15.02.1987

Автор: Февралев

МПК: G06G 7/48

Метки: вычисления, глубины, конфигурации, оттаивания, произвольной, тепловыделяющим, участком

...придают возвратно-поступательные движения подвижным контактам 5 соответствующих резисторов 4. При этом скорость движения каждого подвижного контакта 5 пропорциональна коэффициенту усиления соответствующего масштабного усилителя 10 т.е. пропору4 циональна соответствующему начальному расстоянию, Следовательно, перемещение контактов резисторов моделирует изменение масштаба плана участка при сохранении его конфигурации. Перемещение подвижных контактов 5 резисто 4 ров 4 продолжается до тех пор, пока суммарный ток резисторов 4 не становится равным току источника 8 тока. В результате устанавливаются величины сопротивлении резисторов, удовч5 летворяющие формуле (4), а план тепловыделяющего участка, определяемый положением подвижных контактов 5...

Устройство для вычисления элементарных функций в модулярной системе счисления

Загрузка...

Номер патента: 1291977

Опубликовано: 23.02.1987

Авторы: Коляда, Селянинов

МПК: G06F 7/544, G06F 7/72

Метки: вычисления, модулярной, системе, счисления, функций, элементарных

..., который черезинформационный вход группы мультиплексоров 15 поступает в регистр 19.На третьем такте блок 20, складывая содержимое регистров 8 и 19,находит величину М А + А Х посад ,гтупающую во входной регистр блока 21. 25На первый и второй входы блока 16 умноженйя с выходов групп мультиплексоров 12 и 13 поступают соответственно величины М и Х , подаваемые на информационный вход группы мультиплек- З 0соров 12 через вход 4 константы устройства и информационный вход группымультиплексоров 13 с выхода регистра9, блок 16 умножения находит модулярный код величины М Х , запоминаемой1в регистре 8.Из блока 7 памяти поступает константа А з, в управляющем регистре18 формируется управляющее слово садресом "3", а регистр 19 обнуляется.На четвертом...

Устройство для вычисления модуля комплексного числа

Загрузка...

Номер патента: 1295387

Опубликовано: 07.03.1987

Авторы: Плигин, Шкадин

МПК: G06F 7/552

Метки: вычисления, комплексного, модуля, числа

...разностипорядков и тем самым приводит мантиссу второго числа с наименьшим порядком к порядку второго числа, Послевыполнения операции суммирования результат с выхода сумматора 13 поступает на вход блока вьчи. аппп квнд ратного корня, представляющего собц блок 14 памяти с записью функций квадратного корня. Результат вычис - ления на выходе блока 14 памяти является мантиссой модуля комплексного числа. Порядок модуля комплексного числа определяется третьим коммутатором 11, который пропускает на выход наибольшее из двух входных чисел со сдвигом на один разряд вправо, что соответствует делению порядка числа на два, Второй сдвигатель 15 осуществляет сдвиг мантиссы модуля комплексного числа влево на величину полученного на. выходе третьего...

Устройство для вычисления логарифмической функции

Загрузка...

Номер патента: 1295388

Опубликовано: 07.03.1987

Авторы: Дудыкевич, Котыло

МПК: G06F 7/556

Метки: вычисления, логарифмической, функции

...устройства, вызывает на выходе элемента ИЛИ8 приращение 3 г импульсной последовательности г. В счетчике 2 Формируется текущее значение числа х, которое подается на первую 4 и вторую 5группы входов квадратора 3, При этомна группе выходов квадратора 3 форми, руется число А-х2Накапливающие сумматоры б и 7 используются в качестве первого и второго управляемых делителей частоты. Работа первого управляемого делителя частоты описывается выражениемА31 = -;сг,где А - код, задающий коэффициентделения первого управляемого делителя частоты;3 г - приращение входной импульсной последонательности г первого управляемого делителячастоты;3 Р - приращение выходной импульсной последовательности 1 первого управляемого делителячастоты;и - разряднас ть счет...

Устройство для вычисления экспоненциальной функции

Загрузка...

Номер патента: 1295389

Опубликовано: 07.03.1987

Авторы: Батршин, Дудыкевич, Котыло

МПК: G06F 7/556

Метки: вычисления, функции, экспоненциальной

...1 и 2), которое подается на вторую группу входов 7 умножителя 5. В счетчике 2 Формируется текущее значение числа у, которое пода, ется на первую группу 6 входов умно- жителя 5. При этом на выходе умножителя 5 появляется текущее значениеичисла А=(2 -х)у, которое подается где 2 п - разрядность группы информационных входов накапливающего сумматора 3;Йу - приращение выходной импульсной последовательности упервого управляемого делителя частоты;Й- приращение входной импульсной последовательностиуправляемых делителей частоты.Работа второго управляемого делителя частоты описывается выраже- нием где Ж - приращение выходной импульсной последовательности второго управляемого делителя частоты;п - разрядность группы информационных входов...

Устройство для вычисления логарифма числа

Загрузка...

Номер патента: 1295390

Опубликовано: 07.03.1987

Авторы: Карась, Тарасевич, Шаблинский

МПК: G06F 7/556

Метки: вычисления, логарифма, числа

...младшего разряда сумматора 7 поступает высокий уровень для уменьшения ошибки логарифмирования в этом интервале.Когда О й Х 1/4 либо 3/4Х 1, Х равны нулю и на второй вход первого разряда сумматора 7 поступает информация с первого или второго входов первого мультиплексора 6, на которые с выхода первого элемента ИСКЛ 10 ЧА 10 ЩЕЕ ИЛИ 4 поступает шестой разряд Х 6 (либо Х 6) числа Х. Аналогично на второй вход второго разря. да сумматора 7 поступает пятый разряд Х(либо Ху), на вход третьего разряда - четвертый разряд Х (либо Х), на вход четвертого разряла -95390 4 Когда 3/8 Х/2 либо 1/2 Х5/8, У. =1, Х. =1 (либо Х, =1, Х =1)и на вход первого разряда сумматора7 через первый мультиплексор б подается четвертый разряд Х (либо Х)числа Х, на...

Устройство для вычисления преобразования фурье-галуа и свертки

Загрузка...

Номер патента: 1295415

Опубликовано: 07.03.1987

Авторы: Вариченко, Дедишин, Раков, Сварчевский

МПК: G06F 17/14

Метки: вычисления, преобразования, свертки, фурье-галуа

...входу второго вычислительного блока и к синхровходу блока накапливающих сумматоров, причем информационный вход блока памяти является вторым информационным входом устройства, при этом блок управления содержит узел выбора режима, два синхронизатора вычислительных блоков, узел памяти адресов, синхронизатор умножителей, синхронизатор накапливающих суммато-. ров и три элемента ИЛИ, причем первый, второй и третий входы узла выбора режима являются соответственно входом начальной установки, входом запуска и тактовым входом устройства, первый и третий выходы узла выбора режима подключены соответственно к первому и второму входам первого элемента ИЛИ, выход которого подключен к входу первого синхронизатора вычислительного блока, первый,...

Устройство для вычисления функций

Загрузка...

Номер патента: 1297038

Опубликовано: 15.03.1987

Авторы: Кургаев, Писарский

МПК: G06F 7/544

Метки: вычисления, функций

...работает следующим образом.сМантисса ш аргумента х с входов 10 поступает на информационные входы блока 7 формирования дополнительного кода, в котором под управлением знакового разряда мантиссы ш аргумента, поступающего с входа 11, определяется модуль мантиссы(предполагается, что шс входов 10 поступает представленной в дополнительном коде). Модуль мантиссы /ш/ с выходов блока 7 поступает на информационные входы денормализатора 6, в котором под управлением порядка р аргумента х выХполняется денормализация модуля мантиссы ш , т.е. аргумент х на выходе денормализатора 6 представляется в Форме с Фиксированной запятой, Это значение х с выхода денормализатора 6 поступает на входы блока 5, где вычисляется с фиксированной запятой значение...

Устройство вычисления функций

Загрузка...

Номер патента: 1297039

Опубликовано: 15.03.1987

Авторы: Кургаев, Писарский

МПК: G06F 7/544

Метки: вычисления, функций

...ш аргумента х со входов 10 поступает на информационные входы блока 7 вычисления модуля мантиссы, в котором под управлением знакового разряда мантиссы ш аргумента, поступающего с входа 11, определяется модуль мантиссы ш (предполагается ш со входов 10 поступает представленной в дополнительном коде), Модуль мантиссы ш с выходов блока 7 поступает на входы уменьшаемого вычислителя 4 и на информационные входы денормализатора б, в котором под управлением порядка Р аргумента х выполняется денормализация модуля мантиссы ш, т.е. аргумент х на выходе денормалиэатора 6 .представляется в Форме с фиксированной запятой. Это значение х с выхода денормализатора б поступает навходы блока 5, где вычисляется с фиксированной запятой значение...

Устройство для вычисления функций

Загрузка...

Номер патента: 1297040

Опубликовано: 15.03.1987

Авторы: Бархоткин, Бельц, Генералов

МПК: G06F 7/544

Метки: вычисления, функций

...функции производитсяпо формуле 2 +22 вк где У 5 рядности кода приращения функции кода номера интервала, в него дополнительно введены блок памяти номеров интервалов, блок памяти корректирующей функции, сумматор-вычитатель и О элемент НЕ, причем выходы регистрастарших разрядов аргумента соединены с адресными входами блока памяти номеров интервалов, выходы которого соединены с адресными входами первой гументность нтерва" нкции в за опорТребу ляют, пр или вычи р(Ч,х,), точек по с учетом производ й Щ щ 1Р А( ",) АР А( , ) +(Инхук)2 2- опорное значениефункции,) - код корректирующей функции, зависит от номераподдиапазона ии регистра младших разрядов х,о - номер поддиапазона.Весь диапазон изменения ар разбивается на 2 (1 -...

Устройство для вычисления функции

Загрузка...

Номер патента: 1297041

Опубликовано: 15.03.1987

Авторы: Михайлов, Флоренсов

МПК: G06F 7/548

Метки: вычисления, функции

...его вход, а первый и третий буферные регистры 11 и 13 фиксируют в этом такте поступающую на его вход информацию, Выход регистра 2 второго аргумента подключен к третьему входу первого коммутатора 3 со смещением на один двоичный разряд вправо, чтобы обеспечить Формирование на этом входе значения кода у/2. Ка первые входы сумматора 5 и вычитателя 6 поступает значение у/2, а на вторые их входы с выхода второго блока памяти 8 значение у /4 - 1 + х . На выходе суммато а 5 Формируется значение у/2 + у /Е - 1 з х , запоминаемое на первом буферном регистре 11, а на выходе вычитателя 6 - значение у/2 -ут/Ф - 1 т х, запоминаемое а тоетьем буферном регистре 13. В третьем та 15, воздействуя подключают второго коммута их входы, Трети 9-10 памяти вып...

Устройство для вычисления факториала

Загрузка...

Номер патента: 1297071

Опубликовано: 15.03.1987

Авторы: Самчинский, Шаров

МПК: G06F 17/10

Метки: вычисления, факториала

...третьего импульса, поступившему на счетный вход первого вычитающего счетчика 4, на выходе обнуления этого счетчика появляется короткий отрицательный импульс, по которому происходит перезапись числа 4 из накапливающего сумматора 2 в регистр 3, а. также перезапись числа 2 с информационного выхода второ 1297071го вычитающего счетчика 5 в первый вычитающий счетчик 4 (фиг. 2 д). Элемент НЕ 8. предназначен для того, чтобы запись в регистр 3 происходила по отрицательному перепаду импуль са с выхода равенства нулю первого вычитающего счетчика 4.На выходе дешифратора нуля 7 снова появляется положительный перепад импульса (фиг, 2 в), по которому про исходит вычитание единицы из содержимого второго вычитающего счетчика 5. При поступлении на...

Устройство для вычисления свертки

Загрузка...

Номер патента: 1297073

Опубликовано: 15.03.1987

Авторы: Власенко, Лаппа

МПК: G06F 17/14

Метки: вычисления, свертки

...При этом процесс вычисления преобразования Т Хн н,ф полностью аналогичен предыдущему. Одновременно, пока блок 14 оперативной памяти участвует в следующем преобразовании, буферный блок 15 оперативной памяти осуществляет обмен с блоком 16 умножения по модулю целого числа, в котором происходит умножение результатов первого преобразования на соответствующие весовые коэффициенты сс , определяемые из диагональной матрицы Ка в выражении (6)Последовательность весовых коэффициентов Ю записана в блоке 20 памяти весовых коэффициентов ем-костью М /2 к(2 +1) разрядных слов,й.Порядок подачи коэффициентовв блок 16 умножения определяется регистром 18 адреса этапа следующим образом. После каждого определенияХ 4=Т Х.блок из М отсчетов результата...

Устройство для вычисления площадей выбросов случайных процессов

Загрузка...

Номер патента: 1297077

Опубликовано: 15.03.1987

Авторы: Гут, Лесман, Махиборода

МПК: G06F 17/18

Метки: выбросов, вычисления, площадей, процессов, случайных

...элемента 8, также имеет местонулевой сигналПоскольку выходы элементов И 7узла 2 и элемента ЗАПРЕТ 6 узла 2,не возбуждены, выход элемента ИЛИ 8узла 2также не возбужден, Следовательно, в групее 3 вход старшегоразряда (левый по схеме) возбужден,а остальные входы не возбуждены.,Таким образом, на входы сумматора 5поступает двоичный эквивалент дис"кретизированного превышения исследуемого сигнала по пороговым уровням,Пусть значение входного сигналатаково, что в момент окончания вы-.броса число возбужденных выходовблока 1 нечетно, тогда элементы ЗАПРЕТ 6 и 6 , а также элементы И7, и 7 работают так же, как и впредыдущем случае, т.е. выходы элементов И 7 и 7 возбуждены, а с вы 1ходов элементов ЗАПРЕТ 6 и 6 на1элемент ИЛИ 8 поступает нулевой...

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 1298740

Опубликовано: 23.03.1987

Авторы: Золотовский, Коробков, Ширванян

МПК: G06F 7/544

Метки: вычисления, функций, элементарных

...б, где1 4 ьхгхранятся значения поправок - ( )20хаПо сигналу 8.4 в регистр 8 с адресом,равным нулю (8. 1 = 0), запишется зна 4 дхчение произведения . По сигналамо 258,2 и 8.3 из регистров с нулевым ад 4 дхресом произведение поступаетхочерез шины 13 и 14 на первый и второйвходы умножителя 3; по сигналам 3.14 дхи 3.2 величина записывается во 4 ьхего регистры. Произведение ( )опо сигналу 3.3 поступает на первыйвход блока 7 через шину 13. Блок 7подготовлен к выполнению операции- (В-А) сигналами 7.3, 7.4, 7.5 = О,1, 1. По сигналу 7, 1 в первый приемныйрегистр блока 7, который соответству ет операнду А, заносится число4 дх( ), по сигналу 7.2 во второй прихоемный регистр, который соответствуетоперанду В, заносится ноль. Результат 45,операции...

Устройство для вычисления элементарных функций

Загрузка...

Номер патента: 1298764

Опубликовано: 23.03.1987

Авторы: Белецкий, Дородько, Кулик, Мазурчук, Отблеск, Чемерис

МПК: G06F 17/10

Метки: вычисления, функций, элементарных

...от времени формирования "О", что обуславливается различием времени задержки в цепях их формирования. В одновибраторах устройства приоритетного формирования нулей устанавливается длительность импульса не меньшая времени й = шах (й) - пап (д. ), (6)5 12987Каждый разряд блока приоритетного формирования нулей работает следующим образом.При переключении "1" в "0" на .входе одновибратора 26 последний не запускается и "0" поступает на выход элемента И 28. При переключении "0" в "1" запускается одновибратор 26, формируя на своем выходе отрицательный импульс длительностью С. Задерж ка, реализуемая элементом 27, не меньше, чем время запуска одновибратора. В результате включение "1" на выходе схемы И задерживается на время й. Это обеспечивает в...

Гибридное устройство для вычисления функции

Загрузка...

Номер патента: 1298776

Опубликовано: 23.03.1987

Автор: Галиев

МПК: G06G 7/20

Метки: вычисления, гибридное, функции

...передачи кодоуправляемых делителей 2,3,4,5,6,7 , 7 , 8 . 8 напряжения. Коэффициенты передачи кодоуправляемых делителей напряжения12987, Изобретение относится к вычислительной и измерительной технике иможет быть использовано в аналогоцифровых вычислительных комплексах,измерительных и моделирующих системах.Цель изобретения - расширение области применения за счет повышенияпоказателя степени ш воспроизводимойфункции. 1 ОНа чертеже изображена блок-схемаустройства для вычисления функцииущахУстройство содержит источник 1опорного напряжения, с первого по 15пятый кодоуправляемые делители 2-6напряжения, первую и вторую группы7 и 8 кодоуправляемых делителей напряжения, аналого-цифровой преобразователь 9, инкрементор 10, с первого 20.по третий...

Устройство для вычисления параметров нелинейных колебательных систем

Загрузка...

Номер патента: 1302243

Опубликовано: 07.04.1987

Автор: Бруфман

МПК: G05B 23/02

Метки: вычисления, колебательных, нелинейных, параметров, систем

...Фильтр 6, с выхода которого проходит через усилитель 5, элементы и блоки устройства, где производится его преобразование и регистрация.На двухкоординатном регистраторе 11 регистрируется зависимость частоты сигнала и декремента колебаний Б от мгновенной амплитуды (огибающей) сигнала А. 5Так называемая скелетная кривая колебательной системы, выражающая связь между мгновенной частотой Р и мгновенной амплитудой (огибающей) сигнала А при свободных колебаниях. содержит информацию о собственных нелинейных упругих качествах системывСкелетная кривая в графической форме выражает связь собственной ча 4 стоты первой гармоники свободных колебаний нелинейной системы с максимальной амплитудой колебаний (фиг.9 а).Для вычисления мгновенной ампли...

Устройство для вычисления быстрого преобразования фурье с основанием 3

Загрузка...

Номер патента: 1302292

Опубликовано: 07.04.1987

Авторы: Евсеев, Назаренко, Свердлик, Стоян

МПК: G06F 17/14

Метки: быстрого, вычисления, основанием, преобразования, фурье

...НЕ 42, с выхода которого - Э С поступает на вход сумматора 56. На выходе сумматора, а также на выходе канала действительной части операндов арифметического блока получают сумму С Н - 0 С.Сумма Н поступает также на вход умножителя 64, на другой вход которого поступает й . С выхода умножителя 64 0 Н поступает на вход сумматора 55. Р поступает также на вход элемента НЕ 43, с выхода которого - Р поступает на вход сумматора 54, на другой вход которого поступает С . С выхода сумматора 54 С-Р поступает на вход умножителя 65, на другой вход которого поступает сумма С. С выхода 1умножителя 65 С (С -0 ) поступает на вход сумматора 55. На выходе сумматора, а также на выходе канала мнимой части операндов арифметического блока получают сумму...