Патенты с меткой «умножения»
Устройство для умножения число-импульсных кодов
Номер патента: 911526
Опубликовано: 07.03.1982
МПК: G06F 7/68
Метки: кодов, умножения, число-импульсных
...1 и 1 в счетчиках 3 и 4 запишется 1, и в сумматоре 7 запишется 1 х 1= 1. Второй импульс 2 последовательности Я запишет число "цва в счетчик 3 и перезапишет 1 из счетчика 4 в сумматор 7, через открытый второй блок 6 элементов И, т.е., в сумматоре 7 установится число 2 х 1=2, Второй им пульс 2 послецовательности Цзапишет число цва" в счетчик 4 и перезапишет число два" из счетчика 3 в сумматор 7 ч ргэ открытый первый блок 5 элемен 26 4тов И, т,е. в сумматоре 7 установится число 2 х 2=4.Дальнейшая работа устройства аналогична, т.е. каждый входной импульс, приходя на соответствующий вход, обеспечивает подсчет числа пришедших импуль сов в одном из счетчиков и передачу ранее записанного коца .цругого счетчика в сумматор, гце происходит...
Устройство для умножения
Номер патента: 920705
Опубликовано: 15.04.1982
МПК: G06F 7/49
Метки: умножения
...с управляющим входом регистра информационной разгрузки и управлянюнм выходом блока, второй выход схемы сравнения соединен с четвертым входом учла местного управления, выход второго коммутатора соединен со вторым информационным входом регистра информационной разгрузки, информационный вход узла. выдачи соединен со входом постоянного значения г, управляющий вход узла выдачи соединен с третьим выходом узла местного управления, второй информационный вход схемы срав" нения соединен со входом постоянного значения "0".Узел анализа содержит четыре схемы сравнения, 1 ри элемента И, три элемента ИЛИ, причем первый и второй входы первой схемы сравнения соединены соответственно с третьим входом узла и входом постоянного значения "0", первый и второй...
Устройство для умножения двух n-разрядных чисел
Номер патента: 920711
Опубликовано: 15.04.1982
Автор: Стасюк
МПК: G06F 7/52
Метки: n-разрядных, двух, умножения, чисел
...чисел от известного, так как в предлагаемом устройстве за счет новой структурной организации существенно увеличивается:быстродействие,. которое характеризуется в данном случае временем переходного процесса в схеме, то 1 есть результат вычисления практически получается эа время, равное вре 40 45 50 55 и множимо которая является подматрицей разрядной матрицы В, Далее 1 если разрядную матрицу а" умножать на разрядныйчвектор х , получим некоторый разрядный вектор 5,Бк=3Реализовав разность между разрядны 4 У 35 ми векторами В иполучим векчтор х .т Это выражение и положено в основу контрольного соотношения для проверки умножения и фиксации конца переходного процесса в схеме.СодержательньпЪ смысл контрольного соотношения (6 состоит в том, что...
Устройство для умножения чисел
Номер патента: 920713
Опубликовано: 15.04.1982
Авторы: Корнейчук, Тарасенко, Торошанко, Фам
МПК: G06F 7/52
Метки: умножения, чисел
...хранения находятся пер вые разряды записанных в них чисел,на первой тактовой шине б появляется единичный сигнал Т 1, соответствующий началу цикла. Когда на выходахпервого разряда регистров 1 и 2 находятся последние разряды чисел, навторой тактовой шине 12 появляетсЯединичный сигнал Т (и), соответствующий концу цикла. Умножение мантисс двух чисел осуществляется за(и) циклов. Результат умноженияпредставляется 2 (и)-разрядной мантиссой произведения,В исходчом состоянии в регистрах1 и 2 записаны прямые коды мантиссмножителя и множимого младшими разр: - .дами вперед, в регистре 3 - нулевойкод.Рассмотрим работу устройства в(-м цикле. В начале (-го цикла состояние узлов следующее. В регистре1 записан сдвигнутый на (1-1) - разряд впоаво код...
Устройство для умножения частот двух последовательностей
Номер патента: 920724
Опубликовано: 15.04.1982
МПК: G06F 7/68
Метки: двух, последовательностей, умножения, частот
...в единицу выходного триггера7, входы установки в ноль счетчика,1 цикла, триггера 2 цикла, счетчика6 измерений и выходного триггераобъединены и подключены к шине сброса устройства, дополнительный выходсчетчика 1 цикла соединен со входомустановки в ноль выходного триггера 7.Устройство работает следующимобразом,При поступлении на первый входустройства сигнала "сброс" счетчик1 цикла, счетчик 6 измерений, триггер 2 цикла и выходной триггер 7устанавливаются в "0". При этомвторой ключ 4 открывается и на входсчетчика 6 измерений поступает импульсная последовательность частоты 1,; одновременно на вход счетчика 1 цикла поступает импульсная посИ=ТЕ= - Е,= - -, -- =- Г, Г Р,.игде Р = - ТапИмпульс со второго выхода счетчика 1 цикла, имеющего...
Устройство для умножения в системе остаточных классов
Номер патента: 922731
Опубликовано: 23.04.1982
Автор: Краснобаев
МПК: G06F 7/52
Метки: классов, остаточных, системе, умножения
...ретий мма отличии от известных емом устройстве опера производится непосред табличного умножения а чертеже изображена ная схема модульного стеме остаточных клас лю П (Р, =11) .5 92273мутатор 7, шестой, седьмой, восьмой,- девятый и десятый элементы ИЛИ 8,выходной регистр 9, пятый и одиннадцатый элементы ИЛИ 10, первый,второй, третий и четвертый элементы И11, двенадцатый и тринадцатый элемен-ты ИЛИ 12.Устройство работает следующим образом.Входы устройства модульного умножения по кодовым цепям для операндовх и у связываются входными регистрами 1 с цифровой вычислительной машиной. С входных регистров 1 операнды.чисел поступают на свои дешифраторы 152. Дешифраторы служат для преобразования операндов чисел машинногопредставления в операнды...
Устройство для умножения полиномов многих переменных
Номер патента: 922732
Опубликовано: 23.04.1982
МПК: G06F 7/52
Метки: многих, переменных, полиномов, умножения
...являются вторым входом арифметического блока.На фиг, 1 представлена структурная схема предлагаемого устройства; на Фиг. 2 - структурная схема блока управления; на фиг. 3 - функциональная схема блока регистров; на фиг.4 . функциональная схема блока сравнения; на Фиг. 5 - функциональная схема блока счетчиков; на фиг, б -,функциональная схема второго блока памяти; на Фиг. 7 - функциональнаясхема третьего блока памяти; на Фиг, 8 - функциональная схема арифметического блока,Устройство содержит блок 1 счетчиков, блок 2 памяти, блок 3 регист-,ров, блок 1 сравнения, блок 5 регистров, сумматор б, схему 7 сравнения, блоки 8 и 9 памяти, арифметический блок 10, блок 11 управления.Блок 11 управления предназначендля выработки сигналов управленияи...
Устройство для умножения электрических сигналов
Номер патента: 922784
Опубликовано: 23.04.1982
Авторы: Гришков, Гуляев, Дорух, Маргелов
МПК: G06G 7/164
Метки: сигналов, умножения, электрических
...входы которьм соответственноявляются первым и вторым входами устройства, первый сумматор, первый и вто.5 9227 суммы поступивших на его вход сигналовЧх(ФЬМ) "Ю ФЬ Ф 0 ЫЬЦФ+9 516)На выходах квацраторов 4 и 5, как и в предыдущем случае, образуются сигналы 0 и О, определяемые райенствами (1), которые совместно с сигналом О поступают на сумматор 7. Ка выходе сумматора 7 образуется сигнал 0,10 С учетом формул (1) и (6) получаем 0 М -0-О =а ф 1 фЧфЫЪфЬНЪ)9- -6= Р+ца+Ъ) и +йаЬ. Ь)ЮСигнал на выходе .интегратора 9 изменяется до тех пор, пока на его входе установится нуль, т.е. до выполнения словияу7=0, 8)20За счет обратной связи, осушествляемой с помощью интегратора 9,в устройстве автоматически поддерживается выполнение условия ( 8). С...
Устройство для умножения
Номер патента: 926676
Опубликовано: 07.05.1982
Автор: Медведев
МПК: G06G 7/163
Метки: умножения
...9 и 10. Если на входоперационного усилителя 2 подать сигнал постоянного тока УО, он усилится операционным усилителем 2 ив качестве сигнала Б 6 (фиг, 1 б)откроет ранее закрытый транзистор14 (ЧТ 1) преобразователя 5 напряжения в сопротивление. Транзистор 14(УТ 1) работает как управляемое сопротивление, охваченное с помощьюоперационного усилителя 2, глубокойотрицательной обратной связью, Открывание транзистора 14 ( у"Т 1) вызовет появление тока через сопротивление 12 нагрузки (В 1), в результате будет протекать ток 1 г.черезвторичную обмотку согласующего трансформатора 3 и выпрямитель 15 (701)ков вторичной обмотки согласующего трансформатора 3, что вызовет уменьшение противо ЭДС в первичной обмотке И. трансформатора 3, в результате...
Следящее устройство для умножения частоты
Номер патента: 930316
Опубликовано: 23.05.1982
Авторы: Артюшкин, Крыжановский, Лившиц, Рафалович
МПК: G06F 7/68
Метки: следящее, умножения, частоты
...И-НЕ 6, 7 объединены и подключены к выходу цифроуправляемого умножителя 2 частоты, выход элемента И-НЕ 6подключен к первому входу реверсивного счетчика 8, второй вход которогосоединен с выходом элемента И-НЕ,выходы реверсивного счетчика 8 соединены с соответствующими управляющимивходами цифроуправляемого умнохастеля2 частоты.Устройство работает следующим образом,Импульсы частоты Г, формируемыегенератором 9, поступают на цифроуправляемый умножитель 2 частоты, который с точностью до постоянного множиителя 2 (и - . число разрядов цифроуправляемого умножителя 2) обеспечиваетумножение частоты входных импульсовГ на код К, задаваемый реверсивнымсчетчиком 8. Таким образом, частотавыходных импульсов цифроуправляемого умножителя 2 частоты, а...
Устройство для умножения двоичных чисел
Номер патента: 932489
Опубликовано: 30.05.1982
Авторы: Волковыский, Попов
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...Имого может быть реализован наупоавляемом арифметико-логическомустройстве АЛУ , на первый входкоторого подается код множимогосо сдвигом на один разряд влево 30( удвоенный на второй вход - несдвинутый код множимого, а управляющийвход соединен с первым выходом ана"лизатора соответствующ)ей группы. Цифрам преобразованного множителя "0","Ын) "12", "3", "+4" сопоставляютЬ .Фся режимы ра 6 оты АЛУ: формированиекода нуля, передача второго слагаемого, передача первого слагаемого,сложение, удвоение первого слагаемого.Пример выполнения блока Формирования кратных множимого (Фиг.2),Этот блок содержит сумматор 19, группу элементов ИЛИ 20, группы элементов И 21-23, дешифратор 24, элементы ИЛИ 25 и 26, информационные вхо"ды 27 и 28, управляющий вход...
Устройство для умножения матричного типа
Номер патента: 935948
Опубликовано: 15.06.1982
Авторы: Буртов, Ицкович, Лапкин, Носов, Шполянский
МПК: G06F 7/52
Метки: матричного, типа, умножения
...первый вход ц -гоэлемента И-НЕ ( 1=1 "и=1, М )соединенс соответствующим входом 5множимого устройства, вторые входыэлементов 3 И-НЕ каждой группы обьединены и подключены к соответствующемувходу 6 множителя устройства, входымладших разрядов сумматоров 2 матрицы 1 сложения обьединены и подключенык шине 7 логической единицы, входыпервой группы сумматоров 2 младшейлинейки матрицы 1 сложения соединенысоответственно с выходами элементов3, И-НЕ первых И/3 групп, входы второй группы сумматоров 2 средней линейки соединены с выходами элементов 3И-НЕ вторых И"/3 групп, выходь старших элементов 3 И-НЕ последних группсоединены соответственно со старшимивходами сумматоров 2 средней линейкиматрицы 1 сложения, выходы (и -1)младших элементов 3 И-НЕ...
Устройство для умножения двоичных чисел
Номер патента: 938282
Опубликовано: 23.06.1982
Авторы: Березенко, Гладыш, Калинин, Корягин, Репетюк
МПК: G06F 7/52
Метки: двоичных, умножения, чисел
...формировании произ.ведения сигнал переноса отсутствущ ет. В устройстве сигнал переносавозникает в выходном сумматоре 4только в момент сложения частичныхпроизведений при объединении модулей, при этом сигнал переноса с выхо33да 19 модуля 14 поступает на вход 8модуля 15.По второму такту на входе 20 результат сложения в виде тридцатидвухразрядного произведения запоминается в регистре 18. При поступленииновых операндов с темпом, равнымодному такту работы устройства, полный цикл работы повторяется,Объединение модулей осуществля 45ется подключением выходов 10 старших разрядов произведения модуля12 к входам 8 модуля 13, при этомвыходы 10 модуля 13 соединены с входами 8 модуля 14 и т.д.В отличие от известного в предла"фф гаемом устройстве...
Матричное устройство умножения по моd п
Номер патента: 943714
Опубликовано: 15.07.1982
Авторы: Бренер, Малярес, Поляк, Сметанюк, Чергинцева
МПК: G06F 7/52
Метки: матричное, мод, умножения
...Нквадрантах 1) симметричны относительно вспомогательной диагонали (слева - вверх - неправо),Эти особенности поэволяюг обьединить в 1 ф симметричные элементы каждого квадранта, находящиеся на одинаковых позицияхотносительно своих осей симметрии, в е- одну группу. Линии на фиг. 3, соединяющие соответствукзцие элементы, образу юг( в общем случае восьмиугольники. Для элементов, находящихся на диагойалях, восьмиугольники преврашвюгся в квадраты,Полученные таким образом 1 руппы элементов обладают следующими свойствами: е щ элементы одной группы имеюг только дввразных значения, причем элементы 1 и 1T11, и 1 Иквадрантов попарно совпадают;пары значений элементов в разных группах.встречаюгся всегда в одних и тех же сочетаниях: "1". и 9", "2" и...
Устройство для умножения
Номер патента: 943724
Опубликовано: 15.07.1982
МПК: G06F 7/62
Метки: умножения
...регистра б множите"ля, счетчиков 1 и 3 объединены и подключены к выходу узла 4 запуска, управляющий вход которого подключенк шине запуска устройства, выходсчетчика 1 соединен с первым входомэлемента 10 И-НЕ, второй вход которого соединен с выходом схемы 8 сравнения и с третьим входом элемента 9 И-НЕ, выход которого соединенс информационным входом счетчика 2и подключен к выходной шине устройства, выход элемента 10 И-НЕ соединен с вторым входом элемента 11 Ии инФормационным входом счетчика 3,выходы которого соединены соответственно с входами первой группы схемы 8 сравнения, входы второй группыкоторой соединены соответственно с выходами регистра б множителя, выход элемента 11 И соединен с входом сброса счетчика 2, выходы которого соединены...
Фотоэлектрическое многоканальное устройство для умножения на полигармонические синусно-косинусные зависимости
Номер патента: 943771
Опубликовано: 15.07.1982
Автор: Лукашенок
МПК: G06G 9/00
Метки: зависимости, многоканальное, полигармонические, синусно-косинусные, умножения, фотоэлектрическое
...матрицы, каждая пара управляемых светофильтров включена в смежные плечи преобразующего резистивного моста, одна диагональ которого подключена к соответствующему выходу источника постоянного напряжения, а другая диагональк выходу соответствующего источника умножаемого сигнала.На фиг. 1 приведена схема фотоэлектрического многоканального устройства50Диафрагма 10, электрооптические светофильтры 11 и фоторезисторная матри - ца 12 размещены в параллельных плоскостях в радиальном направлении модулируюшего диска 5.55Электрическая схема устройства образована 1( аналогичными частями (фиг, 1) умножения отдельного выходно 771 6го сигнала ,на полигармонические синусно-косинусные зависимости 81 И ИЮ и СО 6 и(ю 1, каждая из которых вклю -...
Фотоэлектрическое устройство для умножения на бигармоничные синусно-косинусные функции
Номер патента: 943772
Опубликовано: 15.07.1982
Автор: Лукашенок
МПК: G06G 9/00
Метки: бигармоничные, синусно-косинусные, умножения, фотоэлектрическое, функции
...гармоники ввиду наличия таких вспомогательных элементов,как делителя напряжения-сомножителя исумматора, которые усложняот устройство, снижают его надежность и требуютсоответствующей побочной настройки.Цель изобретения - упрощение электрической части чстиойства,Поставленная цель достигается тем, что в фотоэлектрическом устройстве для умножения на бигармоничные сиееуснькосинусные функции, содержащем пары фоторезисторов и пары регулируемых излучателей, первая и вторая пары фоторезисторов соответственно с первой и второй парой регулируемых излучателей образуют первый и второй перемножающие мосты, входные диагонали которых подкеееочены к источнику входного напряжения, а выходные диагонали являются соответственно первым и вторым выходами...
Устройство для умножения по модулю
Номер патента: 947860
Опубликовано: 30.07.1982
Авторы: Акушский, Инютин, Макеев, Пак, Рыбина, Турмухамбетов
МПК: G06F 7/72
Метки: модулю, умножения
...работы устройства. Оно из однотактного становится двухтактным,15 20 25 30 Блок-схема устройства, представленная на фиг.2, содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой входные регистры 1-8; первый, второй, третий и четвертый блоки 9-12 умножения) первый, второй, третий и четвертый сумматоры 13-16; блок 17 управления, управляющие входы устройства 18-21.Схема блока управления (Фиг,з) содержит первый, второй, третий, четвертый, пятый, шестой, седьмой, восьмой, девятый, десятый, одиннадцатый, двенадцатый, тринадцатый, четырнадцатый, пятнадцатый, шестнадцатый элементы И 22-37; первый, второй, третий, четвертый, пятый, шестой, седьмой, элементы ИЛИ 38-44, генератор 45 импульсов.Такое выполнение...
Устройство для умножения по модулю
Номер патента: 951296
Опубликовано: 15.08.1982
Авторы: Королев, Краснобаев, Сергеев
МПК: G06F 7/49
Метки: модулю, умножения
...(табл, 2).Алгоритм получения результата операции определяется следующим соотношением: если два числа Х и У заданы по модулю в кодетабличного умножения Х:( ), х),- (Э, у), то для того, чтобы получить произве.дение этих чисел по модулю Р, достаточно по.лучить произведение х (под Р) в коде таб.личного умножения и инвертировать его индексв случае, если отлично от Яу,где 3 3" - индексы кода табличного умно. жения,о есьи ок-(р-д/2,ЭХ ( 1,Если (Р+Ц 2 ХРНа чертеже представлена блок - схема устройства.Блок схема включает первый и второйвходные регистры 1 и 2, первый и второйдешифраторы 3 и 4, первую, вторую и третьюгруппы элементов ИЛИ 5, б и 7, первый, второй,третий, четвертый и пятый элементы ИЛИ 8 - 12,первую, вторую, третью, четвертую...
Устройство для выполнения операций умножения и деления
Номер патента: 955038
Опубликовано: 30.08.1982
Авторы: Березенко, Казанцев, Корнев, Корягин, Мамаев, Струков
МПК: G06F 7/52
Метки: выполнения, деления, операций, умножения
...соединены соответственно с выходами регистра, выход(и)-го разряда которого соединенс первым входом элемента И, второйвход которого соединен со входомуправления сдвигом вправо регистра иявляется первым управляющим входомблока приема и выдачи, выход элемента И соединен со входом (и)-горазряда регистра и является вторымвходом блока приема и выдачи, входуправления сдвигом влево регистраявляется вторым управляющим входомблока приема и выдачи, вход (и)-горазряда регистра является четвертымвходом блока приема и выдачи, входнулевого разряда регистра является,третьим входом блока приема и выдачи, выходы нулевого и первого разрядов регистра являются соответственно вторым и первым выходами блокаприема и выдачи, вторые входы элементов И группы...
Устройство для умножения
Номер патента: 955049
Опубликовано: 30.08.1982
Автор: Чистяков
МПК: G06F 7/62
Метки: умножения
...41,на выход элемента И 20 проходит сигналс выхода генератора 5 импульсов, Одновременно импульс с выхода генератора 49 65 импульсов подается на вход элемента И 22, С выхода элемента И 20 сигнал через элемент 37 задержки проходит на счетный вход триггера 14, переводя его в единичное состояние. При этом открывается элемент И 23 и на его выход проходят сигналы с выхоаа счетчика 3, Указанные сигналы проходят далее через элементы ИЛИ 34 на выход устройства, образуя первые сигналы умноженной последовательности импульсов.При поступлении следующего сигнала с выхода генератора 5 срабатывают триггеры 14 и 15, в результате чего запираются элементы И 20, 22 и 23, что необходимо для нормального функционирования устройства. Сигналы с выхода счетчика 2...
Устройство для умножения
Номер патента: 957204
Опубликовано: 07.09.1982
Автор: Юдин
МПК: G06F 7/52
Метки: умножения
...при построении устройства для умножения позволяет в процессе умножения формировать больший из двух модулеи на первых входах блока 10 памяти, что влечет сокращение почти в два раза его емкости и объема оборудования, В доказательство можно рассмотреть пример перемножения двух операндов, модуль которых представлен трехразрядцым двоичным числом, При подключении исходных операндов непосредственно к адресным вхо дам блока 10 памяти его емкость, а соответственно и объем оборудования определяется числом слов произведений Р = К (К - 1), где К = 2 г- количество возможных комбинаций из г -разрядного двоичного числа. Для г=3 в ПЗУ необходимо записать 56 слов по 6 разрядов каждое,Использование предлагаемого устройства позволяет исключить дублирование...
Устройство для умножения электрических сигналов
Номер патента: 957227
Опубликовано: 07.09.1982
Авторы: Будневский, Гусев, Зельцер
МПК: G06G 7/16
Метки: сигналов, умножения, электрических
...соединенные сумматор и интегратор. выход которого является вьиодом устройства, введены два линейньп дельта-модулятора и трн ключа причем информационные входы первого и второго линейных дельта- модуляторов являются соответственно первым и вторым входами устройства, а управляющие входы линейных дельта-модуляторов подключенык выходу генерато,ра тактовых импульсов, первые выходы27, 6ва, Отличающеесятем, что, с пелью повышения точности н упрощения устройства, в неговведены два линейных дельта-модулятора и грн ключа, причем информационные входы первого н второго линейных дельта-модуляторов являются соответственно первым и вторьы входамн устройства, а управляюшие входы линейных дельта демодуляторов подключены к выходу генератора тактовых...
Устройство для умножения одной функции на знак другой
Номер патента: 957237
Опубликовано: 07.09.1982
Авторы: Бай, Канеп, Конобеевский, Фельдман, Фомичев
МПК: G06G 7/161
Метки: знак, одной, умножения, функции
...динамической точности умножения.Цель изобретения - повышение точности умножения.Поставленная цель достигается тем, что в устройство для умножения одной Функции на знак другой, содержащее первый ключ и дифференциальный усилитель, выход которого является выходом устройства, инвертирующий вход является входом первой функции, а неинвертирующий вход через первый ключ подключен к шине нулевого потенциала, при этом управляющий вход первого ключа является входом знака второй функции, введен второй ключ, управляющий вход которого подключен к управляющему входу первого ключа, инвертирующий вход дифференциального усилителя через второй ключ подключен к неинвертирующему входу дифференциаль" ного усилителя. На чертеже приведена принципиальная схема...
Устройство умножения булевых матриц
Номер патента: 959063
Опубликовано: 15.09.1982
Авторы: Коренев, Онищенко, Петровский, Черепко
МПК: G06F 7/00
Метки: булевых, матриц, умножения
...которыхравно количеству строк в матрицемножимого и каждый из которых со"держит два трехвходовых элемента И7 и 8, ПЯТ-триггер 9, выход 10 блокапамяти множителя, выход 11 электрически программируемого, выход 12блока памяти множимого выход 13 логического элемента И 7, выход 14логического элемента И 8, выход 15 55 блока логического умножения и су"мирования, шина 16 программирующеговхода матричного коммутатора, управляющая шина 17 считывания блоков памяти множимего и множителя, управляющая шина 18 записи блока памяти 6 ф результата, управляющая шина 19 суммированияпо модулю два, управляющаяшина 20 логического суммирования, .шина 21 сброса, синхронизирующийвход 22 устройства, вход 23 тактовых 63 импульсов устройства, входы 24 и 25программной...
Устройство для умножения по модулю
Номер патента: 959068
Опубликовано: 15.09.1982
Авторы: Королев, Краснобаев
МПК: G06F 7/49
Метки: модулю, умножения
...и четвертого элементов ИЛИ, выходы-х элементов И третьей и четвертой групп подключены соответственно к первым и вторым входам -х элементов ИЛИ третьей группы.В предлагаемом устройстве используются свойства симметрии арифметической таблицы относителано диагонали, вертикали и горизонтали, проходящих между величинами где Р - модуль таблицы.Это и определяет возможность реализации в схеме табличного умножения только 0,25,Ь табл. 1 приведен пример реализации в схеме табличного умножения (Р = 11).Таблица 1ЦиФра Индекс Цифра 10 Операция модульного умножения выполняется в коде табличного умноже" ния и приведена в табл. 2. АлгЬритм получения рееультата операции определяется следующим соотношением. Если два,числа Х и 1 заданы по модулю Р в...
Устройство для умножения элементов конечного поля размерности 2
Номер патента: 959077
Опубликовано: 15.09.1982
Авторы: Котов, Стальнов, Сулимов
МПК: G06F 7/68
Метки: конечного, поля, размерности, умножения, элементов
...ю -первыхэлементов 3 И первой группы, щ -первых элементов 4 И второй группы иэлементов 11 И пятой группы, разрешая прохождение компоненты а с ьпервых выходов регистра 1 множимогочерез элементы 7 ИЛИ первой группына щ первые входы регистра 13 адреса, а компоненты Ь - с ю первых вы - .ходов регистра 2 множителя через элементы 8 ИЛИ второй группы на остальные входы регистра 13 адреса. Регистр13 адреса по компонентам Ми Ъ выбирает ячейку в блоке 5 памяти, в которой записано произведение этих компонент и считывает содержимое этой ячейки, которое в виде ю-разрядного двоичного числа через элементы 11 И пя- утой группы поступает на М первые инФормационные входы накапливающегосумматора 14.Во втором .такте работы распредели".теля 17 тактовых...
Устройство для умножения
Номер патента: 960804
Опубликовано: 23.09.1982
МПК: G06F 7/49
Метки: умножения
...первого разряда соответственно регистров б и 7 глножитлого. Сигналы совпадения, соответствующие произведению значения и-го разряда множителя В на значение в-го разряда множимого А, подаются с выходов первых элементов И блоков 4 и 5 в коммутатор 8. Сигнал на выходе элемента И блока 4 имеет место при А, = 1, а на выходе элемента И блока 5 при А, = 1.В коммутатор 8 поступают значения произведений Сп й Ап, Вп или Сп = Атп Врркоторые в зависимости от значения знака множителя, поступающего на управляющий вход коммутатора 8, подаются на первый вход первой группы входов сумматоров 9 и 10 результата. Если знак множителя равен нулю, т.е. множитель положителен, то в сумматор 9 результата подается значение произведения Сп , а в сумматор 10...
Устройство для умножения
Номер патента: 960805
Опубликовано: 23.09.1982
Авторы: Бренер, Малярис, Поляк, Сметанюк, Чергинцева
МПК: G06F 7/52
Метки: умножения
...перенос от произведения предыдущегоразряда множимого на текущий разрядмножителя, который поступает нарегистр 4 задержки переноса от произ.ведения через коммутатор 3, науправляющий вход которого поступаетуправляющий сигнал "Полутакт" с выхода 18 блока 13 управления,На регистре 4 задержки переносот произведения запоминается до следующего полутакта, Во втором полутакте вычисленное частное произведениетекущего разряда множимого на текущий разряд множителя с одной группывыходов блока 1 одноразрядного умножения по выходу 16 подается на первый информационный сумматор 2, науправляющий вход которого поступаетсигнал "Полутакт" с выхода 20 блока промежуточные произведения множимого на один разряд множителя, начиная Содержимое квадратных...
Устройство для умножения в системе остаточных классов
Номер патента: 962942
Опубликовано: 30.09.1982
Авторы: Белова, Евстигнеев, Новожилов, Сведе-Швец
МПК: G06F 7/72
Метки: классов, остаточных, системе, умножения
...второй группы - соответственно с иены соответственно с первыми вхо- информационными входами регистра 9 дами блока 14 умножения по мдулю второго макрокоэффициента множимор, вторые входы которого соединены ж, выходы регистра.11 второго максоответственно с выходами регистра 10рокоэффициента множителя соединены макрокоэффициента множителяи вторыми 151 соответственно с вторыми входами входами блока 12 умножения по моду- блока 13 умножения по модулю р, н-, лю р, выходы регистра 2 множителя ходы. которого соединены.соответстсоединены соответственно. с первыми венно с первыми входами элементов И входами.элементов И 4 и являются вы- . 19, выходы которых соединены соответходами 35 устройства, вторые входы 20 ственно .с входами четвертой...