Патенты с меткой «логических»
Устройство сопряжения биполярных и мдп логических устройств
Номер патента: 591091
Опубликовано: 23.02.1985
Авторы: Выгловский, Еремин, Стоянов, Ходош, Яншин
МПК: H01L 27/04
Метки: биполярных, логических, мдп, сопряжения, устройств
...цель достигается тем, что переключательный МДП-транзистор имеет встроенный канал, затвор этого транзистора соединен с положительным полюсом источника питания, а к,его истоку подключен сток дополнительного МДП-транзистора со встроенным каналом, исток и затвор которого соединен с положительным полюсом источника питания. Этот дополнительный МДП-транзистор служит нелинейной нагрузкой для выходного каскада биполярного устройства, поэтому его подключение способствует, увеличению управляющего перепада напряжения до величины, близкой к величине напряжения пита-ния биполярной ИС. На чертеже изображена принципиальная электрическая схема предлагае- мого устройства сопряжения,Исток переключательного МДП-транзистора 1 устройства сопряжения соединен...
Устройство для контроля логических блоков
Номер патента: 1142837
Опубликовано: 28.02.1985
МПК: G06F 11/26
Метки: блоков, логических
...структурная схема предлагаемого устройства для контроля логических блоков.Устройство содержит управляющий генератор 1, первый счетчик 2, триггер 3, одновибратор 4, элемент И 5, 11428Изобретение относится к цифровой вычислительной технике и может быть использовано для автоматической проверки и поиска неисправностей в блоках ЦВМ.5Известно устройство для контроля логических блоков, основанное на методе сравнения выходных сигналов контролируемого и эталонного логических блоков, для формирования входных сиг-о налов которых используется генератор псевдослучайных кодов 13Недостатком этого устройства является то, что оно обнаруживает только те неисправности, которые приводят к изменению числа единиц" в выходных последовательностях импульсов...
Устройство для контроля логических блоков
Номер патента: 1149266
Опубликовано: 07.04.1985
Авторы: Деркунская, Зинченко, Тарасенко
МПК: G06F 11/26
Метки: блоков, логических
...первый выход которого подключен к входу блока 10, а первый, третий, четвертый и пятый входы - соответственно к выходу элемента 13, второму выходу регистра 8 11 "го генератора, шестому выходу блока 2, седьмому выходу блока 2, выходы блока 12 соединены с третьими входами сумматоров 4,Блок 2 управления содержит элемент НЕ 14, первый 15 и второй 16 элементы ИЛИ, второй 17, первый 18, третий 19, и четвертый 20 элементы И, первый элемент 21 задержки, второй элемент 22 задержки, первый 23, второй 24 и третий 25 счетчики, пер" вый 26, второй 2 и третий 28 переключатели, первый 29, второй 30, третий 31 и четвертый 32 триггеры и блок 33 индикации, при этом первый и второй выходы переключателей 26 и 27 подключены соответственно к первым и вторым...
Устройство согласования логических элементов с линией задержки
Номер патента: 1152081
Опубликовано: 23.04.1985
Авторы: Ваняшев, Листаров, Мякиньков
МПК: H03K 5/159
Метки: задержки, линией, логических, согласования, элементов
...шине дополнительного источника 11 питания, первая шина которого соединена с другим выводом третьего резистора 5.Для обеспечения работоспособности схемы должны выполняться определенные требования к значению резисторов 1 и 5 и напряжению дополнительного источника 11 питания.По величине резистор 5 должен соответствовать волновому сопротивлению линии задержки, что необходимодля ее согласования по входу. Во время передачи сигнала через линию задержки данный резистор подключаетсяк ее началу через открьггый транзистор 4, сопротивление которого врежиме нась 6 цения очень мало. Для обеспечения режима насыщения этого транзистора напряжение дополнительного источника питания 11 должно быть больше напряжения питания логических элементов. Резистором...
Устройство для функционально-параметрического контроля логических элементов
Номер патента: 1157544
Опубликовано: 23.05.1985
Авторы: Пашковский, Рубинов, Смирнов, Шапиро
МПК: G06F 11/26
Метки: логических, функционально-параметрического, элементов
...выход третьего счетчика соединен с четвертым выходом устройства, а пятые входы сигнатурного анализатора соединены с третьими входами устройства.Причем сигнатурный анализатор со О держит Т-триггер, соединенный Т- входом с третьим входом анализатора, установочным входом - с установочным входом 11 -триггера и с четвертым входом сигнатурного сигнализатора, инверсным выходом - с первым управляющим входом формирователя сигнатур, соединенного информационным входом с вторым входом сигнатур- ного анализатора, синхровходом - с синхровходом регистра сдвига и с первым входом анализатора, вторым управляющим входом - с первым выходом регистра сдвига, соединенного упраяющим входом с прямымвыходом Т-триггера, вторым выходом - с управляющим входом...
Устройство для контроля логических блоков
Номер патента: 1160414
Опубликовано: 07.06.1985
Авторы: Замазий, Семерников, Телековец
МПК: G06F 11/30
Метки: блоков, логических
...соединенс вторым входом второго элементаИ, третьим входом соединенного свыходом второго коммутатора, информационные входы которого подключенык выходам первого регистра сдвига,входы установки в 0 первого и второго Р -триггеров подключены соответственно к выходам шестого и пятого элементов И, а входы элементаИЛИ соединены с выходом триггерасбоя и выходами первого счетчика. сутствию связи (прожигу) элемента матрицы соответствует логическая "1" в программе, а наличию связи - "0 .В каждом 1-м (1 = 1,2 к) цикле контроля на выходы 11 устройства и на информационные входы первого коммутатора 12 подается контрольный 1-разрядный код с выходов первого счетчика 8, а на управляющие входы коммутатора 2 и в блок 1 памяти - код адреса с выходов...
Оптикоэлектронное устройство для вычисления двоичных логических функций многих переменных
Номер патента: 805815
Опубликовано: 30.06.1985
Авторы: Букатова, Голик, Елинсон, Перов, Шаров
МПК: G06F 7/56
Метки: вычисления, двоичных, логических, многих, оптикоэлектронное, переменных, функций
...работает следующимобразом,Дифракционный дискретный дефлектор 2, управляемый электрическими сигналами, преобразует-разрядное двоичное слово, поступающее на его электрические входы в двоичную .реакцию. При работе оптоэлектронного устройства на его входы по световодам 19, 19 одновременно приходит несколько (25)й -разрядных двоичных входных словпоэтому И-разрядное двоичное слово, подаваемое на дискретный дефлектор 2, формируется с помощью блока, состоящего из И взвешивающих дискретных дефлекторов 10, двух входных фотоприемных матриц 11, 11 лазеров 3 и линейки Фотоприемников 4, Каждый из и взвешивающих дефлекторов 10 имеет 2 5 электрических входовкаждый из которых соединен с соответствующим элементом входных Фотоприемных матриц 11, 11, при...
Устройство для диагностики логических блоков
Номер патента: 1164708
Опубликовано: 30.06.1985
Авторы: Ватащенко, Каташевский, Скубилин, Фабрикант
МПК: G06F 11/25
Метки: блоков, диагностики, логических
...соединенный входом управления с выходом элемента задержки 8, а выходами - с информационными входами бло"ка 2 регистрации, первый 11, второй 12 и третий 13 блоки элементов И, соединенные управляющими входами с выходом элемента задержки 9, информационные входы блока 11 элементов Исоединены с выходами дешифратора 5,выходы дешифратора 6 образуют выходные шины устройства, информационнные выходы блока 12 элементов И образуют входные шины устройства, выходы дешифратора 7 соединены с информационными входами блока 13 элементов И, первый многоканальный анализатор 14 кодов соединен первой группой входов поразрядно с выходами .блока 11 элементов И, второй группой входов с выходами блока 12 элементов И, а выходами - с информационными входа-ми...
Устройство для реализации логических функций
Номер патента: 1164724
Опубликовано: 30.06.1985
Авторы: Бодунов, Куклин, Меренцов, Павучук, Парков
МПК: G06N 1/00
Метки: логических, реализации, функций
...третьи входы пятого, шестого элементов И группы и второй вход десятого элемента Игочппц соединены с пеовым чпоавляюшимвходом группы, третьи входы седьмого,восьмого, девятого элементов И группы соединены с вторым управляющимвходом группы, третий вход десятогоэлемента И группы соединен с третьимуправляющим входом группы, первуюгруппу выходов блока синхронизацииобразуют выходы первого элемента И ивторого элемента И группы, вторуюгруппу выходов - выходы первого элемента И, первого и третьего элементовИ группы, третью группу выходов - выходы первого элемента. И и второгоэлемента И группы с четвертой по седьмую группы выходов - выходы первогоэлемента И и четвертого элемента Игруппы, восьмую и девятую группы выходов - выходы первого...
Преобразователь формы представления логических функций
Номер патента: 1164728
Опубликовано: 30.06.1985
Авторы: Коробков, Ларченко, Фурманов, Холодный
МПК: G06F 17/10
Метки: логических, представления, формы, функций
...триггеров соединены между собой и подключены квходу подачи тактовых импульсов и все триггеры в исходном положении находятся в нулевом состоянии, в каждый тактовый момент времени С формируют на своих выходах потенциалы, соответствующие элементам й-й, строки матри.цы Б (О сй 2 -1).Обозначим состояние 1-го триггера (11 62"- 1) в такте е через 1(С). ТЧ-триггер функционирует в соответствии с уравнением ц(1+1) = =Т(1)Ч91(й), поэтому для нашегослучая имеем Я(+1)=Т(й)Я.,(С) О+ О+ Я 1.Отсюда получаем следующие значения Я(С):О 2 О О О О Таким образом, состояние 1-го триггера в такте й соответствует элементу 8 матрицы 8 . Так как прилюбом С элементы 8 тождественно равны единице, то рассмотренная схема из управляемых счетных триггеров формирует в...
Устройство для контроля логических блоков
Номер патента: 1166119
Опубликовано: 07.07.1985
Авторы: Жуков, Новиков, Онищенко, Романенко
МПК: G06F 11/16
Метки: блоков, логических
...на первыйвход сумматора 32 по модулю два,то с выхода 24 поступает сигнал, эквивалентный логическому нулю. Впротивном случае, если с выхода элемента И 25 при наличии сигнала,эквивалентного логическому нулюна шине 21, поступает сигнал, экви. валентный логическому нулю, то с выхода сумматора 32 но модулю двапоступает сигнал, эквивалентныйлогической единице. Этот сигналсвидетельствует о наличии неисправности контролируемого блока 1. Навыходе элемента И 26 сигнал, эквивалентный логический единице, присутствует при поступлении входноговоздействия с весовым состояниемшесть на вход 20-6, входящегов проверяющий тест (т.е. имеетсясигнал, эквивалентный логическойединице на входе 21), а также приналичии выходных сигналов, эквивалентных нулю, которые...
Устройство для контроля группы логических схем
Номер патента: 1167612
Опубликовано: 15.07.1985
Авторы: Байда, Башта, Тимофеев, Шпилевой
МПК: G06F 11/26
Метки: группы, логических, схем
...11 определяет номерконтролируемой ЦИС.Устройство имеет два режима и работает следующим образом.В первом режиме переключатель 13установлен в положение "Эталон". Приэтом к коммутаторам 3 и 4 при помощиконтактного приспособления типа "ложеиз гвоздей" (не показано) подключается исправный печатный узел (объект 16контроля) . После нажатия кнопки 14запуска устройства начинают работатьгенератор 1 гармонических колебанийи генератор 12 тактовых импульсов.При этом генератор 1 вырабатывает1"армонический сигнал, который делителем 2 частоты преобразуется в множество гармонических сигналов некрат.55ных частот. Каждый из этих сигналовчерез коммутатор 4 поступает на соответствующий вход исправной ЦИС,12 2номеР которой задается состоянием счетчика 11....
Устройство для определения свойств полноты логических функций
Номер патента: 1170446
Опубликовано: 30.07.1985
Автор: Сидоренко
МПК: G06F 7/00
Метки: логических, полноты, свойств, функций
...оказываются подключенными к адресным вхоцам обоих оперативных запоминающих блоков 2 и 3, В цих таким образом записывается по одним и тем же адресам одна и та же информация, причем первьп бит входной двоичной последовательности записывается по адресу "Все О". Одновременно происходит подсчет количества единиц в анализируеллой двоичной последовательности, поступающей по входу 49 устройства с помощью (и+1)-разрядного двоичного счетчика 48, на счетный вход которого поступает инФормация, образующаяся на выходе элемента И 42 в результате стробирования входной инФормации с выхода элемента И 4 1 синхроимпульсами с выхода коммутатора 43 каналов. С подачей по входу "Ввод" 23 илпульса ввода Кб -триггер 1 перекл чается в ы левое состояний,...
Устройство для статистического контроля логических блоков
Номер патента: 1173415
Опубликовано: 15.08.1985
Авторы: Богуславский, Бродко, Вдовиченко, Вишняков, Карачун, Лупанова, Романкевич, Руднев, Славинский, Чернецкая
МПК: G06F 11/25
Метки: блоков, логических, статистического
...контрольной точки (фиг. 3) содержит два счетчика 18 и 19.Блок статистических анализаторов (фиг, 4) содержит счетчик 20, сумматор 21, узел 22 памяти эталонов, схему 23 сравнения и узел 24 памяти допустимых отклонений.Устройство для статистическогодиагностирования логических блоковработает следующим образом.Последовательность сигналов, формируемая генератором 1 в соответствии с заданным из блока 8 ввода законом распределения вероятностей, поступает навходы контролируемого логического блока, Случайные сигналы сконтролируемых точек контролируемого 10. блока 3, снимаются коммутатором 4 ипередаются на входы блока 5 статистических анализаторов. Порядок опросаконтрольных точек блока 3 определяетсяблоком 7 задания адреса контрольной 15точки...
Устройство для контроля логических блоков
Номер патента: 1179346
Опубликовано: 15.09.1985
Авторы: Нерубацкий, Созин, Туробов
МПК: G06F 11/16
Метки: блоков, логических
...блок 1 имеет и контактов, каждый из которых может быть входным или выходным, что фиксируется соответственно замкнутым или разомкнутымположением переключателя 30. На каждыйконтакт может быть подана информацияпотенциальная или импульсная,По сигналу управления с входа 31 устройства тестовая информация из блока 1памяти через блок 4 записи поступает врегистр 3 теста и регистр 19 импульсноговоздействия,Регистр 3 теста определяет какой сигнал будет подан на вход контролируемого блока в данном тесте; 1 соответствует импульсному сигналу, О - потенциальному.Логический нуль должен присутствоватьна всех управляющих разрядах теста, соответствующих выходам логического устройства и незадействованным контактам,Информационные разряды с регистра...
Способ изготовления инжекционных логических интегральных схем
Номер патента: 708862
Опубликовано: 23.09.1985
Авторы: Глебов, Грицаенко, Егоров, Тарасов
МПК: H01L 21/8222
Метки: инжекционных, интегральных, логических, схем
...0,2-0,3 мкм. Фотолигографией вскрывают окно, через которое травят в кремнии канавку 5 (фиг. 2) на глубину 0,3-0,4 мкм с одновременным подтравливанием под маску. При ориентации подложки в плоскости (100) или (111) подтравливание происходит на расстояние 0,7-0,8 от глубины канавки, т.е. на 0,2-0,3 мкм. В канавку проводят диффузию бора с разгонкой в окислительной атмосфере. В результате формируют базовую 6 (фиг, 3) и инжекторную 7 области на глубину 1,0-1,2 мкм, покрытие окислом 8 толщиной 0,3-0,35 мкм, Затем фотогравировкой вскрывают в окисле 8 окно 9 (фиг. 4), причем в качестве маски используют фоторезист, а травят вертикально ориентированным пучком ионов без бокового подтравливанияокисла,Фоторезист является маской с одной (двух) сторон...
Выходной узел тестера для контроля логических элементов
Номер патента: 1180818
Опубликовано: 23.09.1985
Автор: Кондратеня
МПК: G01R 31/319
Метки: выходной, логических, тестера, узел, элементов
...данного выходного узла тестера подключен контакт логического элемента, который является выходом сгожной ТТЛ схемы, на входы которой подаются тестовые воздействия с других выходных узлов тестера. Следовательно, в триггер 16 данного выходного узла должен бытьзаписан на каждом такте контроля результат сравнения логического состояния контролируемого ТТЛ выхода с эталонным состоянием, поступающим З 0 на шину 1. Так как контролируемый контакт выходной, то на шине 2 имеет ся уровень логического "0", который через элемент И 11 обеспечивает не- проводящее состояние ключа 12. Конт ролируемый ТТЛ выход элемента оказывается подключенным через коммутатор 18 к выходу ключа 12, входу преобразователя 15 и через резистор 14 к шине 5 (на шине 8,...
Устройство для контроля логических блоков
Номер патента: 1180898
Опубликовано: 23.09.1985
Авторы: Зеленевская, Меняйленко
МПК: G06F 11/08
Метки: блоков, логических
...которого сигнал переключения поступает либо на вторыевходы первого элемента ИЛИ 23 блока3 сравнения и элемента И 34 коммутагтора 8, либо на первый вход первогоэлемента ИЛИ 23 и на второй входэлемента И 35, либо на второй входпервого элемента И 25.По сигналу переключения происходит подключение выхода регистра 14информации или регистра 15 управления блока 11 памяти через первыйи второй элементы И 34 или 35 коммутатора 8 к входу контролируемого 25логического блока 16 и по его выходу к входу второго инвертора 30блока 3 сравнения. Одновременно сэтим происходит подключение выходаодного из сумматоров по модулю два 3027 или 28 к входу второго элемента ИЛИ 24 и первому блоку 4 индикации.Код реакции контролируемого логического блока 16 на...
Устройство для контроля логических блоков
Номер патента: 1180901
Опубликовано: 23.09.1985
Авторы: Базганов, Белей, Опришко, Штомпель
МПК: G06F 11/16
Метки: блоков, логических
...порядка 1,3 В), и после шунтирования этого вывода на землю через резистор 19 протекает ток логического нуля.Во всех остальных случаях, когда на выводе блока 8 эталонов присутствует либо логический "0", либо логическая "1", либо уровень порядка 1,3 В, а после шунтирования этого вывода на землю" не протекает ток логического "0", блок 6 фиксации входов вырабатывает высокий уровень, чтс соответствует выходу блока 8 эталонов.В исходном состоянии триггер 24 сброшен, и на его инверсном выходеприсутствует высокий уровень, Если на третьем входе блока 6 фиксации входов присутствует логический 01 1или 1 , что соответствует выходу блока 8 хранения эталонов, то на 5 выходе селектора 25 устанавливается низкий уровень, который прикладывается к...
Устройство для контроля логических блоков
Номер патента: 1180904
Опубликовано: 23.09.1985
МПК: G06F 11/26
Метки: блоков, логических
...тся сигнал управления, который используется для подачи синхросигнала и для стробирования регистра 12 блока 4 регистрации. Синхросигнал подается на проверяемый логический блок 5 после окончания переходных процессов, Это достигае-ся путем включения элемента 6 задержки. При несравнении эталонной реакции с реальной реакцией из блока 5 сигнал несравнения запоминается в регистре 12 блока 4 регистрации и с его выхода логическая "1" блокирует выработку управлякмцих сигналов в дешифраторе 10 блока 3 управления. По состоянию регистра 12 блока 4 регистрации можно узнать о номере неисправного выхода. В исходном состоянии триггеры 7 - Э соответственно состояния входа, включения и синхронизации блоков 2 находятся в состоянии логического "0"....
Устройство для контроля логических элементов
Номер патента: 1182525
Опубликовано: 30.09.1985
МПК: G06F 11/26
Метки: логических, элементов
...входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ подключены к соответствующим выходам коммутатора, управляющие входы которого соединены с соответствующими выходами контролируемого элемента.Заказ 6108/48 Тираж 709 Подписное ВНииПИ Государственного комитета СССР по делам изобретений и открытий 113035,.Москва, Ж, Раушская наб д.4/5.филиал ППП "Патент", г.ужгород, ул.Проектная, 4 1 1182Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля цифровых узлов.Целью изобретения является сокра щение времени контроля.На чертеже изображена структурная схема предлагаемого устройства для контроля логических элементов.Устройство содержит тактовый генератор 1, счетчик 2, дешифратор 3, коммутатор 4, контролируемый элемент...
Устройство для контроля логических блоков
Номер патента: 1185342
Опубликовано: 15.10.1985
Авторы: Каммозев, Назаров, Никулин
МПК: G06F 11/26
Метки: блоков, логических
...соответствующего поданным на его информационные входы сигналам, с результатом предыдущего действия, Нулевая комбинация сигналов Х= (О, О, 0,0) с выходов счетчика 5 поступает на входы контролируемого логического блока 17, с выходов которого поступают сигналы, соответствующие значениям выходных булевых функций К (х), (хО) ээ м(хО)Комбинация сигналов хб поступает также через элементы И 8 группы 7 на входы сумматоров 9 по модулю два первой группы. На выходах сумматоров 9 по модулю два образуются сигналы у (х ), у (х ) у (х ), где у (х ) = Е хР 1,) . Здесь символ Ев фозначает операцию суммы по модулю два.Сигналы у; (х) соответствуют значениям функции Уолша:Ы);(х) = у,(х) -"У;(х;).Сумматоры 15 по модулю два второй группы производят...
Устройство для контроля логических узлов
Номер патента: 1188740
Опубликовано: 30.10.1985
Авторы: Гальцов, Гринкевич, Рогальский, Рылеев, Суходольский
МПК: G06F 11/16
Метки: логических, узлов
...поступает в регистр 10 памятидля хранения. Схема 11 сравнения производится по команде распределителя 8 импульсов сравнение сигнатур, хранящихся в регистре 10 памяти и блоке 12 памяти. Принесовпадении сигнатур формируется командаНеправильный тест, которая поступает навыход 13,При подаче разрешающего уровная Начало контроля блок 1 управления формирует синхроимпульсы, которые поступают навход генератора 2 тестов. На выходе генератора 2 тестов формируется необходимое 55количество комбинаций, устанавливающихконтролируемые логические узлы 6.1 - 6.3 висходное состояние. Параллельно тестовые комбинации поступают на вход 14 анализатора сигнатур 4 тестовых сигналов, где по выдаче генератором 2 тестов разрешающего уровня и блокомуправления...
Устройство для контроля логических схем
Номер патента: 1191847
Опубликовано: 15.11.1985
Авторы: Куликов, Ташлинский, Шнайдер
МПК: G01R 31/3177
Метки: логических, схем
...между уровнями О и 1 исследуемых логических элементов (примерно 1,5 В для ИС ТТЛ серий). Сигнал с генератора 9, вырабатывающего короткие отрицательные импульсы, поступает одновременно на К- и Р-входы Р-триггера 10. Благодаря этому при неизменном состоянии на С-входе Р-триггера 10 на его прямом выходе присутствует потенциал логического О, а на выходе сумматора 11 по модулю два, выполняющего функцию сравнения, - логическое состояние контролируемой логической схемы, которое отражается на индикаторе 12 светодиодом 19, подключенным через инвертор 17 к выходу сумматора 11 по модулю два (при 1 на щупе 1 включается светодиод 19). Резистор 21 ограничивает ток светодиода 19. При наличии в исследуемой цепи импульсной последовательности Р-триггер...
Устройство для контроля логических блоков
Номер патента: 1193679
Опубликовано: 23.11.1985
Авторы: Гришуткин, Жуков, Нехорошев, Новиков
МПК: G06F 11/00
Метки: блоков, логических
...счетконтроля дискретных автоматов с памятьюаНа чертеже представлена блоксхема предлагаемого устройства.Устройство содержит -й блок 1контроля (д=1п, где и - числовыходов контролируемого логическогоблока),первый элемент ИЛИ 2, счетчик 3, первый дешифратор 4, вторс":элемент ИЛИ 5, в каждом 1-м блокеконтроля содержатся первая схема 6сравнения, первая группа элементов И7, регистр. 8, вторая группа элементов И 9, триггер 10, вторая схема11 сравнения, элемент И 12, регистр13 эталона, третий элемент ИЛИ 14,второй дешифратор 15, элемент 16задержки, регистр 17 номера тактаконтроля, четвертый элемент ИЛИ 18,группа элементов И 19, вход 20 сброса устройства, вход 21 номера тактаконтроля устройства, информационные входы 22 устройства, информационные...
Устройство для контроля логических блоков
Номер патента: 1196692
Опубликовано: 07.12.1985
Авторы: Белоусов, Зимин, Казаринова, Кузнецов
МПК: G06F 11/22
Метки: блоков, логических
...11, элемент 12 сравнения, 10группа переключателей 13, переключатель 14 режима контроля, блок 15.определения неисправности типа обрыва, кнопку 16 установки,Блок управления Ьфиг. 2) Содержит триггер 17, счетчик 18, дешифра"тор 19, элемент ИЛИ 20, элементИ 2 1, генератор 22 тактовых импульсов, элемент И 23, дешифратор 24тактов контроля, элемент И 25, и-разрядный регистр 26, элемент И 27,счетчик 28, дешифратор 29, элементИ 30, триггер 3 1, элемент И 32, элемент ИЛИ 33, кнопку 34 пуска, кнопку 35, сброса, одновиоратор 36. 25Блок 15 определения неисправноститипа обрыва представляет сооой логический пробник с щупом, которыйможет быть выполнен по авт, св.У 799118,щуп зонда переключателем 14 срежима контроля, который представляет из себя...
Устройство для диагностирования групп однотипных логических блоков
Номер патента: 1196878
Опубликовано: 07.12.1985
Авторы: Кизуб, Науменко, Никифоров, Щербаков
МПК: G06F 11/26
Метки: блоков, групп, диагностирования, логических, однотипных
...логических блоков 4 первой группы 5(1). Затем подаетсясигнал на внешний вход 9 "Сброс"логических блоков 4 первой группы 5(1) и генератора 2 тестов (генератор 2 тестов может представлять собой,например, регистр сдвига с определенной обратной связью)., по которому они устанавливаются в исходные состояния. При подаче сигнала на внешний вход 10 "Пуск" производится запуск генератора 2 тестов, кото-. рый вырабатывает тестовые сигналы, тактируемые сигналами рабочей частоты, необходимыми для работы всего устройства, с генератора 1 типовых импульсов, обеспечивающие проверку.Тестовые сигналы поступают на входы логических блоков 4 первой группы 5(1) и на входы блоков 3 задержки, Причем для логических блоков 4 вто. рой группы 5(2) блок 3(1)...
Устройство для контроля логических узлов
Номер патента: 1201840
Опубликовано: 30.12.1985
Автор: Скубилин
МПК: G06F 11/30
Метки: логических, узлов
...6 и 7, при этом на входы анализатора,10 кодов поступает код ожидаемой реакции узла и код текущей реакции узла. Результат сравнения входных кодов с выходов анализатора 10 поступает на входы блока 3 и на входы элемента 11. В момент равенства амплитуды 1 О 15 20 25 30 35 40 45 50 1 120Изобретение относится к устройст- вам дискретной автоматики и вычислительной техники, в частности к устройствам контроля и диагностики узлов автоматики и вычислительной техники и может применяться для нужд выход 840выходного сигнала с соответствующего выхода узла минимально допустимому значению, определяемому порогом срабатывания сблока 15, на выходе блока 15 устанавливается высокийпотенциал, передним фронтом которого устанавливается таймер 4. Напервом...
Устройство для контроля электронных логических блоков
Номер патента: 1205082
Опубликовано: 15.01.1986
Авторы: Одинец, Удовенко, Черторижский, Шевченко
МПК: G01R 31/3177
Метки: блоков, логических, электронных
...Коллекторы первого и второгоэмиттерных повторителей соединенысоответственно с клеммами 24 и 14для подключения шин питания. Инди -хатор 23 питания включен между шинами питания, База транзисторногоключа 16 соединена через шестой резистор 15 со щупом 1, эмиттер - собщей шиной, а коллектор через вто 1205082 вания импульсов не превышает 10 Гц,45 ,а их длительность достаточно вели 50 55 5 1 О 15 20 25 ЗО 35 40 рой инвертор 17 - с первым входом селектора 19, второй вход которого соединен с выходом формирователя 9, третий вход - с выходом первого инвертора 18, а выход через седьмой резистор 20 - с четвертым входом индикатора 22.Устройство работает следующим образом.Через защитный резистор 2, предохраняющий устройство от перегрузок, сигнал...
Устройство для диагностирования логических блоков
Номер патента: 1206732
Опубликовано: 23.01.1986
Авторы: Данилов, Лидак, Никонов, Полосин, Сокур, Соловей, Соснин, Тодуров
МПК: G01R 31/3177
Метки: блоков, диагностирования, логических
...съем сигналов со всех входных и выходных выводов микросхемы.Затем определяется соответствие 35 сигналов на выходных выводах микросхемы эталонньв. Для этого спомощью задатчика 17 контролируемыхвыводов, выполненного, например, натумблерах, формируются разрешающие 40 сигналы на входы элементов И 18,соответствующих выходным выводам мик:росхемы, к которой подключен многоконтактный зонд 16, С помощью формирователя 7 одиночного импульса, за дается одиночный импульс, которыйустанавливает счетчик 9 в состояние1111, регистр 5 сдвига через.элемент ИЛИ 12 - в нулевое состояние,Код 1111 с выходов счетчика 9 50 поступает на адресные входы мультиплексора 10, что приводит к подключению через мультиплексор 10 выходаблока 4 свертки по модулю два к...