Патенты с меткой «тестера»

Выходной узел тестера для контроля логических устройств

Загрузка...

Номер патента: 651274

Опубликовано: 05.03.1979

Авторы: Макавеев, Портнов

МПК: G01R 31/3177

Метки: выходной, логических, тестера, узел, устройств

...при этом блок 14 неисправен и одна из причин этой неисправности состоит в тол, что контакт 13 соединен с одной из шин источника ппгация или с выходом какого-либо вентиля, на Выходе которого присутствует в это время уровень логического нуля, то уровень логической единицы не сможет установиться па клемме 10 и на выходе элемента сравнения появляется нулевой логический уровень. Через время задержки, Определяемое периодом следования синхроимпульсов, уровень логического нуля поякл"ется на выходе триггера 5 и вызывает появление уровня логического нуля на выходе вентиля 3, что приводит к переходу ключа 1 в непроводящее состояние.Аналогично при подаче на шину 7 уровня логического нуля уровень логической единицы появляетсч ца выходе вентиля 4....

Выходной узел тестера для контролялогических устройств

Загрузка...

Номер патента: 822190

Опубликовано: 15.04.1981

Авторы: Алексеев, Белов, Озеров, Тархов, Ясенская

МПК: G06F 11/30

Метки: выходной, контролялогических, тестера, узел, устройств

...для формирования неискаженногопереднего фронта передаваемого сигнала. Ключи 7, 8 надежно защищены отперегрузки резистором 11 при наличии на выходе устройства 21 сигналов питаюшего напряжения,Величина сопротивления резистора12 достаточна для устранения перегрузок ключей выходного узла тестера.Резистор 12 существенно большесопротивления выхода контролируемогоустройства, например, имеет величинупорядка десятков килоом, а сопротивление выхода - от нескольких десят. -ков ом до нескольких килоом.В то же время сопротивление резистора 12 значительно меньше входного сопротивления контролируемогоустройства 21.В случае, если выходной узелработает в режиме Входф, а квыводу устройства 21 в результатекаких-либо причин подключен...

Выходной узел тестера для контроля логических блоков

Загрузка...

Номер патента: 940090

Опубликовано: 30.06.1982

Автор: Кондратеня

МПК: G01R 31/319

Метки: блоков, выходной, логических, тестера, узел

...14 в случае несовпадения логического состояния выходного контакта блока с эталоном находится уровень.логицеской единицы, который поступает на выход 15 и на второй вход элемента И-НЕ 7, который в данном случае блокирован низким уровнем с входа 1. На выходе 16 присутствует высокий уровень, цто означает отсутствие перегрузки ключей. Вход ( шина сброса ) 4 служит для сброса в нуль триггера перед оцередным тактом контроля.Если проверяемый устройством контакт логического блока является входом блока, то на вход 1 подается уровень логической единицы, При подаче на вход 2 уровня логической единицы на выходе вентиля 5 устанавливается уровень, обеспечивающий проводящее состояние ключа 8, на выходе вентиля 6 - уровень, обеспечивающий...

Выходной узел тестера для контроля электронных блоков

Загрузка...

Номер патента: 945830

Опубликовано: 23.07.1982

Авторы: Александров, Богородицкий, Духовской, Петухов, Попель, Шаромет

МПК: G01R 31/319

Метки: блоков, выходной, тестера, узел, электронных

...3 и 7 навходе и соответственно на выходецифроаналогового преобразователя 13 устанавливает сигнал, соответствующий эталонному сигналу высокого, уровня и, управляя коммутатором 8, обеспечивает прохождение сигнала от преобразователя 9 через элемент памяти 5 на вход формирователя 2.Компаратор 12 сравнивает уровень сигнала на выводе контролируемого блока 4, приведенный с помощью преобразователя 11 к масштабу преобразователя 13 с эталонным сигналом и выдает результат сравнения в блок 10 управления, который включает блок 14 памяти в режим записи по установленному адресу, соответствующему данному выводу блока 4, состояния компаратора 12. Информация на выходе блока 14 памяти преобразуется в аналоговый сигнал, который через коммутатор 8...

Выходной узел тестера для контроля логических схем

Загрузка...

Номер патента: 1018064

Опубликовано: 15.05.1983

Авторы: Еремин, Мокшин, Нилова, Ящук

МПК: G01R 31/3177, G01R 31/319

Метки: выходной, логических, схем, тестера, узел

...с выходами первого ивторого компараторов, соединенныхпервыми входами соответственно с выходами первого и второго истоцниковопорного напряжения, вторыми входамичерез первый и второй резисторы соответственно с четвертым и пятым20 входами выходного узла, а непосредственно - с вторыми входами первогои второго ключей.На чертеже представлена функциональная схема выходного узла тесте 25 ра,Выходной узел содержит контакт 1проверяемой схемы проверяемую логическую схему 2, второй вход 3,первый вентиль 4,.который выполнен,ЗО например, на логицеском элементеИНЕ, второй вентиль 5, выполненЦнйи, например, на логическом элементе запрета, первый ключ 6 второйключ 7, первый вход 8, третий вход9 четвертый Вход 10 первый резистор11,...

Выходной узел тестера для контроля логических элементов

Загрузка...

Номер патента: 1180818

Опубликовано: 23.09.1985

Автор: Кондратеня

МПК: G01R 31/319

Метки: выходной, логических, тестера, узел, элементов

...данного выходного узла тестера подключен контакт логического элемента, который является выходом сгожной ТТЛ схемы, на входы которой подаются тестовые воздействия с других выходных узлов тестера. Следовательно, в триггер 16 данного выходного узла должен бытьзаписан на каждом такте контроля результат сравнения логического состояния контролируемого ТТЛ выхода с эталонным состоянием, поступающим З 0 на шину 1. Так как контролируемый контакт выходной, то на шине 2 имеет ся уровень логического "0", который через элемент И 11 обеспечивает не- проводящее состояние ключа 12. Конт ролируемый ТТЛ выход элемента оказывается подключенным через коммутатор 18 к выходу ключа 12, входу преобразователя 15 и через резистор 14 к шине 5 (на шине 8,...

Выходное устройство тестера

Загрузка...

Номер патента: 1597794

Опубликовано: 07.10.1990

Авторы: Демьянчук, Круковский

МПК: G01R 31/04

Метки: выходное, тестера

...допустимой длительности фронта или спада выходного сигнала устройства при исправной выходной цепи и входной цепи контролируемого объекта 3. В блоке 14 фиксации задается величина задержки элемен та 17, равная максимально допустимойзадержке между спадом входного и выходного сигнала устройства при исправной выходной цепи контролируемого объекта 3. Ав блоке 15 фиксации задается величина задержки элемента 17 равная максимально 55 допустимой задержке между фронтом входного и выходного сигнала устройства при исправной выходной цепи контролируемого объекта 3.Если выходная цепь устройства и входная цепь контролируемого объекта 3 исправны, то поступающие с выходов элементов 6 сравнения, И-НЕ 11 и ИЛИ 12 импульсы по длительности меньше заданной...

Выходное устройство тестера для контроля интегральных схем

Загрузка...

Номер патента: 1674021

Опубликовано: 30.08.1991

Авторы: Белогуб, Бровко, Буцкий

МПК: G01R 31/319

Метки: выходное, интегральных, схем, тестера

...поступают от блоков 2 и 4 компенсации сигналы, зависящие от длительности и паузы формируемых формирователем 5 импульсов. При этом установка постоянных времени г 1 и т 2, соответствующих тепловым постоянным времени установления верхнего и нижнего уровней формируемых формирователем 5 выходных импульсов, осуществляется блоками 2 и 4 компенсации по входам "Установка т 1" и "Ус 1 ановка г 2", Включение блоков 2 и 4 производится по входу "Компенсация".На вход блока 2 через инвертор 3 и на вход блока 4 поступает тестовая последовательность, определяющая длительность импульсов и пауз выходного сигнала, формируемого формирователем 5,По входу "Режим" задается режим работы буферного усилителя 1, а именно с внутренней обратной связью; с внешней...

Выходной узел тестера

Загрузка...

Номер патента: 1732301

Опубликовано: 07.05.1992

Авторы: Афонин, Ашмаров

МПК: G01R 31/28

Метки: выходной, тестера, узел

...контролируемого устройства. При этом в момент смены информации на шины 9 и 10 подается импульс с низким уровнем напряжения. С шины 1 О стробирующиеимпульсы устанавливают на входе блока 4 сравнения "0", независимо отсоотношения сравниваемых сигналов наего входах. Сигнал логического "0"с выхода блока 4 сравнения поступает на первый вход элемента ИЛИ 11и, так как на его втором входе "0",на выходе элемента ИЛИ 11, устанавливается "О", поступающий на управляющие входы буферных элементов 1 и 2, .Таким образом,инвертирующий буфернь 1 й элемент 12 переходит в третье состояние, а буферный элемент 1 переходит в активное состояние и на его выходе появляется сигнал (с шины 9), который необходимо подать на входной контакт проверяемого устройства,...

Выходной узел тестера для функционального контроля логических блоков

Загрузка...

Номер патента: 1749857

Опубликовано: 23.07.1992

Авторы: Дерендяев, Кибзун, Маслов

МПК: G01R 31/28, G01R 31/318

Метки: блоков, выходной, логических, тестера, узел, функционального

...об исправном входе ОК. При наличии неисправности на входе ОК (замыкание на шины питания или соседние выводы, неверно установленные микросхемы или элементы) на выходе элемента сравнения 34 будет присутствовать лог, "0", которая по сигналу синхронизации нэ шине 3 запишется в триггер 39, в результате чего на шине 41 сформируется лог, "1", а на шине 42 - лог, "0", что будет соответствовать неисправному состоянию входа ОК, Уровень лог, "0" с выхода элемента И 38 заблокирует элемент И 37, в результате чего разомкнется клюц 26 и преобразователь 31 отключится от неисправного входа ОК.Если по какой-то причине контроль входа ОК не нужен, то в этом случае по шине 10 подается уровень лог, "Г, тем самым блокируется элемент И 36 и запись...

Выходной узел тестера для контроля цифровых блоков

Загрузка...

Номер патента: 1788516

Опубликовано: 15.01.1993

Автор: Марченко

МПК: G06F 11/00

Метки: блоков, выходной, тестера, узел, цифровых

...ко второму входу элемента 5 сравнения, к первому входу формирователя 7импульсов, к первому входу элемента И 3 ичерез инвертор к первому входу элемента И4. Входная шина 9 подключена ко второму 15входу формирователя 7 импульсов и ко вторым входам элементов И 3 и И 4, Выходформирователя 7 импульсов и выход элемента 5 сравнения соединены соответственно со вторым и первым входами 20элемента ИЛИ 6, выход которого подсоединен к третьим входам элементов И 3 и И 4,Формирователь 7 импульсов содержитэлементы сравнения 15 и 16 и инвертирующий элемент 17 задержки, Входы элемента 2515 сравнения являются входами формирователя 7 импульсов. Выход элемента 15сравнения связан с первым входом элемента 16 сравнения непосредственно и...

Выходной блок тестера для контроля цифровых блоков

Загрузка...

Номер патента: 1805470

Опубликовано: 30.03.1993

Авторы: Вдовиченко, Вишняков, Павлив

МПК: G01R 31/28, G06F 11/00

Метки: блок, блоков, выходной, тестера, цифровых

...22 принимается шифратором 1,Значение третьего состояния на входешифратора 1 кодируется им как "1","0", логической единицы - как "1", "1" и логического нуля - как "0", "0", Результат фиксируетсяв регистре 13 с помощью строба на входе 19,местоположение которого внутри такта выдачи данных можно менять,На фиг.2 показан фрагмент цифровой 35последовательности (фиг.2,6) от О К 22 и двапримера поступления строба, Если фронтыреального сигнала значительно отличаютсяот эталонного (фиг,26, пунктир), то цифровой код; формируемый шифратором 1, будет 40также отличаться от эталонного и квалифицироваться как ошибочный (фиг,2,6),Изменяя при разных проверках местонахождение строба, можно добиться эталонной цифровой последовательности (сдвиг 45по времени в...