Патенты с меткой «логических»

Страница 13

Способ контроля логических схем

Загрузка...

Номер патента: 1411698

Опубликовано: 23.07.1988

Автор: Локазюк

МПК: G01R 31/3177

Метки: логических, схем

...("0" или "1") на входы 5.1-5.потключают по одному шинные формирователи 1.1 - 1.п. Отключение каждого изисправных элементов увеличивает токв цепи на определенную постояннуювеличину. Отключение неисправногошинного формирователя не увеличиваетток в цепи. Бракуют шинные Формирователи, не увеличившие ток на определенную постоянную величину.Поиск неисправного элемента в случае неотключения одного или нескольких шинных формирователей об общеймагистрали 3.Алгоритм поиска неисправных элементов в данном случае следующий, Навходах 4,1-4.п шинных формирователей1,1-1.п устанавливают уровень "1" иподачей соответствующих необходимыхсигналов (1011 или 1 п) на входы5.1-5,п разрешают передачу информа 5ции на выходы 2,1-2.п,. На общей магистрали...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1411754

Опубликовано: 23.07.1988

Автор: Кузьмин

МПК: G06F 11/26

Метки: блоков, логических

...в блок 8 сравнения, на второйвход которого поступают сигналы с регистра 4,Устройство работает в два этапа:при нулевом состоянии триггера и приединичном,Соответственно этому ожиданию реакция состояний блока 7 по выходамконтролируемого блока 1 кодируется"Лог.О" и "Лог,1", Блок 7 логического согласования воспринимает третьесостояние на выходах контролируемогоблока 1 как "Лог,О" или как "Лог.1"в зависимости от состояния триггера10, так как сигнал с выхода триггера10 через элементы блока 11 развязкипоступает на вход блока 7. В качестве элементов развязки используютсярезисторы, сопротивления которых должны быть достаточно большими для того,чтобы не иекажать уровни логическихсигналов на выходах контролируемогоблока 1 и коммутатора б...

Устройство для решения логических уравнений

Загрузка...

Номер патента: 1411768

Опубликовано: 23.07.1988

Автор: Дергачев

МПК: G06F 17/10

Метки: логических, решения, уравнений

...двоичные слова А ,эАэ, наэвход 1, подается двоичное слово В, Ц-й разряд всех двоичных слов, имеющий вес 2 1-", подается на 1-й вход, 1 щ 1ш). В исходном состоянии триггер 7 находится в состоянии "1", двоичный счетчик 3 в состоянии ОО. На.выходе блока 14 памяти двоичный код 001. На Ь+1)-м выходе двоичного счетчика - сигнал "0", на выходе элемента НЕ 9 "1", поэтому после подачи тактовых импульсов через элемент И 13 импульсы поступают иа счетный вход двоичного счетчика 3, меняя его состояние. Значение 1-го выходного разряда блока 14 памяти соответст" вует значению х , Если х =1, то открывается х-я группа элементов И 4, и на вход операционного блока 5 поступает двоичное слово А;, если х =О, то А=О. Операционный блок 5 вычисляет...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 1418693

Опубликовано: 23.08.1988

Авторы: Болочев, Голосов, Логинов, Музалевский, Розенштейн

МПК: G06F 11/26

Метки: логических, узлов

...того, как будут опрошены всевыходные каналы, единичный сигнал свыхода старшего разряда счетчика 13проходит на младший разрядный выходрегистра 14 сдвига и останавливает(сбрасывает) анализатор 10, по следующему тактовому импульсу происходитсброс счетчиков 2 и 13, что означаетконец контроля,Формула изобретенияУстройство для контроля логических узлов, содержащее генератор тактовых импульсов, счетчик адреса, блок памяти тестов, амплитудный сигнализатор, регистр сдвига, регистр, счетчик, выходной коммутатор, блок индикации и коммутатор, причем выход генератора тактовых импульсов соединен со счетным входом счетчика адреса, группа разрядных выходов которого соединена с группой адресных входов блока памяти тестов, первая группа...

Устройство для обучения решению логических задач

Загрузка...

Номер патента: 1427407

Опубликовано: 30.09.1988

Автор: Жалдак

МПК: G09B 1/00

Метки: задач, логических, обучения, решению

...совпадением левого контрольного штриха с линейкой 3,В промежутке, образованном выступом 5, на бумаге пишется символ А.На участках, где линия на параллели А совпадает с линией Бц, в данном случае на участке 9, по линейкена бумаге прочерчивается линия.Устройство опускается вертикальновниз на 3 мм,В промежутке, образованном выступом 5, на бумаге пишется символ В,1 а участках, где линия на параллели В совпадает с линией П, в данном случае на участке 10, по линейке1 прочерчивается линия.Устройство опускается вертикальновниз на 3 мм,В промежутке, образованном выступом 5, на бумаге пишется символ С.На участках, где линия на параллели С совпадает с линией Бц, в данном .случае на участке 4, по линейке1 прочерчивается линия.Устройство...

Устройство для вычисления систем логических функций

Загрузка...

Номер патента: 1432499

Опубликовано: 23.10.1988

Авторы: Авгуль, Мищенко, Супрун, Якуш

МПК: G06F 7/00

Метки: вычисления, логических, систем, функций

...1) где= 1 2,и-Б = 1, 2, , 2 . При этом г-евыходы второго дешифратора 2, длякоторых р,. = у,. , объединяютсяна входе одного из элементов ИЛИ -йгруппы 4;, выход которого подключается к первому входу -го элементаСЛОЖЕНИЕ ПО МОДУЛЮ 2 бх второй входкоторого подключен к выходу 1-го коммутатора 5, а выход соединяется сФ1-м выходом 9 устройства, на котором и реализуется заданная логическая.функция Е;(х , х ,., хп)Работу предлагаемого устройства рассматривают на примере реализации трех логических функций памяти переменных (табл. 1).Разлагают функции К;(х т х х х, х), гдето=1 2, 3, по 1 с= переменным х и х (табл. 2):т(х х хп хт х) =х хп ср ч Ч хх сР. Ч х,. х ср, ЧххитрРассматривают, например, реализации функции Г(х, х, х х 4, х).Иэ табл. 2...

Устройство для контроля функционирования логических блоков

Загрузка...

Номер патента: 1432528

Опубликовано: 23.10.1988

Авторы: Кондратеня, Старовойтов, Шуляк

МПК: G06F 11/22

Метки: блоков, логических, функционирования

...с выхода 37 блока 8 синх 35ронизации,Во втором режиме работы сигнатурного анализатора выполняется поискдефекта в логических блоках на детерминированных тестах снятием сигнатурс их контактов и сравнением с эталон"ными значениями сигнатур для этихконтактов.Устройство работает следующим образом.При отсутствии в контролируемыхлогических блоках БИС ОЗУ устройствоработает аналогично известному устройству. Программа контроля кодируется аналогичным образом. Дпя обеспе 50чения контроля логических блоков,,содержащих БИС ОЗУ, программа контроля должна содержать в дополнение кшести командным словам известногоустройства три дополнительныекоманд ные слова, приведенные в таблицеЭтитри командных слова "Алг.тест", "Циклвыборки ОЗУ", "Объем ОЗУ"...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1432529

Опубликовано: 23.10.1988

Авторы: Андреев, Белокопытов, Водовозов, Лабичев

МПК: G06F 11/26

Метки: блоков, логических

...сигнал,поступающий через элемент И-НЕ 12 на синхровход генератора 7 тестов. Последний изменяет свое состояние и устанавливает на выходах следующую тестовую комбинацию. Процесс опроса с помощью мультиплексора 2 блока 1 повторяется. Сигнатурный анализатор 3 продолжает формирование обобщеннойсигнатуры, Процесс формирования обобщенной сигнатуры объекта контроля продолжается до тех пор, пока не будут исчерпаны 2 -1 тестовых комби 5 наций генератора 7 тестов (где 1 счисло тестов) и счетчик 4 не сформирует кратковременный Ь-активный сигнал, устанавливающий триггер 14 в единичное состояние, чем блокируется 10 прохождение синхроимпульсов с генератора 15 на суммирующий вход счетчика 4 и через элемент И-НЕ 11 и элемент 13 задержки на синхровход...

Преобразователь формы представления логических функций

Загрузка...

Номер патента: 1441379

Опубликовано: 30.11.1988

Авторы: Авгуль, Супрун

МПК: G06F 5/00, G06F 7/00

Метки: логических, представления, формы, функций

...поляризованного дизъюнктивно-полиномиального разложения(Х 1 х УХ ) ф (ХЗЧ Ы 1)8 (Х 1 ЧО 32) Э 6(Х 2 ЧХ 3 Ч Ы)Э(Х 1 Ч Сд 4)Ю( Х 1 ЧХ ЧУ) ф э( хчы)ю(х,чх чхча 1),где ь 60,1 и )07.Прй П 1=12=0 на выходах 11,,11 реализуются коэффициенты соответственно , г,отрицательно поляризованного дизъюнктивно-полиномиального разложения2(х 1,х 2,х )= ю(харч ,)6(Х 2 ч 2) ф 9(Х 2 ЧХЧ 5)ф(хз Ч )8(х 1 ЧХ 2 ЧУ ) 6 Ю(Х Ч Х 2 Ч )Э(Х 1 ЧХЧХ 5 Ч )ф 1) эгде 1" 60, и =07В качестве примера в таблице представлены значения коэффициентов Ы Ы, поликомиальных разложений логической Функции Г(х ,х 2,х 9)=х,харч чх 2 х 5 для четырех возможных комбинаций сигналов 11 и Б 2 на настроечных входах преобразователя,Как следует из таблицыГ(хх 2,Х)=х,х,чх х =х О+х 2...

Устройство для полиномиального разложения логических функций

Загрузка...

Номер патента: 1441380

Опубликовано: 30.11.1988

Авторы: Авгуль, Мищенко, Супрун

МПК: G06F 5/00, G06F 7/00

Метки: логических, полиномиального, разложения, функций

...= 1 Эх х О+х, Юх,х О+Юхх хУстройство реализует следующийалгоритм конъюнктивно-полиномиаль-.ного разложения логических функций.Исходным для нахождения .давичныхномеров Функций Ч 1(х к+ ,., х),1 = 1, , 2 (выражение (1) )является вектор значений раэлагаемой44138 О логической Функции Г(х, , х):ф б 61 р ,ууу у 1) у у у у еу у ). Далее формируется последователь -4 - еность векторов ,., И %=1,, и), 5 компоненты которых вычисляются согласно следующим рекуррентным соотношениям:).2 ю+ у 2 и10 15 20 Формула25 Устройство для полиномиальногоразложения логических функций, содержащее п групп элементов. СЛОЖЕНИЕ ПОМОДУЛИ ДВА по 2 элементов в каждой (и - количество двоичных переменных разлагаемой логической Функции), о т л и ч а ю щ е е с я...

Преобразователь формы представления логических функций

Загрузка...

Номер патента: 1441381

Опубликовано: 30.11.1988

Авторы: Авгуль, Мищенко, Супрун

МПК: G06F 5/00, G06F 7/00

Метки: логических, представления, формы, функций

...алгоритмом К-й ярус (К = 1, 2.и)элементов СЛОЖЕНИЕ ПО МОДУЛЮ ДВА иИ-ИЛИ преобразует вектор М, в вектор Ы, причем работа элементовИ-ИЛИ К-го яруса описывается выражением (1), а работа элементов СЛОЖЕНИЕПО МОДУЛЮ ДВА К-го яруса - выражением (2),Преобразователь работает следующимобразом.На 1-й информацИонный вход Ц-йинформационный вход (1 = 1, 2,и2 ) подается значение Сд;, преобразуемой логической функции ГГ(х,х, , х) на (1-1)-м наборе переменных х , хг, , х (фактическина информационные входы преобразователя поступают коэффициенты соверРО(Г) =а,О+ а,х, 9 агхрах х9 а 4 Х 1 Е Б 6 С б Бг 6 бг14413 3щенной д,н,ф, функции Р). Иа 3.-й настроечный вход ( = 1, 2, , и) подается -я компонента 5, вектора поляризации б = (б Б , , Й ) На выходах...

Устройство для вычисления систем логических функций

Загрузка...

Номер патента: 1441382

Опубликовано: 30.11.1988

Авторы: Авгуль, Мищенко, Поясков, Супрун

МПК: G06F 7/00

Метки: вычисления, логических, систем, функций

...открытий113035, Москва, Ж, Раушская наб., д, 4/5 Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4 144138С целью уменьшения аппаратурныхзатрат кортежи управления Ча(Я = 1,Ф1. гКц), содержащие не более 1 в единич 5ных компонент Ч = 1; 1 = 1, Ь, целесообразно формировать с помощью элементов ИЛИ и, наоборот, если в кортежах Чэ нулевых компонент,меньшеединичных компонент, кортежи целесооб.10разно формировать с помощью элементов ИЛИ-НЕ,Ф.Кроме того, возможны также два кортежа управления, все .компоненты которых равны логичесяой "1",. либо все ,15компоненты равны логическому "О".Эти кортежи формируются с помощьюсоответственно генераторов логической"1" и логического "О" (не показаны).Таким образом, из общего числа...

Устройство для контроля и диагностики неисправностей логических блоков

Загрузка...

Номер патента: 1441405

Опубликовано: 30.11.1988

Авторы: Лисин, Пивоваров, Тихонов

МПК: G06F 11/16

Метки: блоков, диагностики, логических, неисправностей

...1"Ос(3 яс.;: .1.1 Л 013 .КО(1 Т 1301 И 13 1, . 1 3 бсСс ся15тораЕ. ра (О е с с ОО." Тв 3. с(" Цс,с , е- акак КОК ГРО 1 ИОУ ЕМ ". б(10 К 1) 13 1 т(а.3",- 11 псрпоц кспт опя14 1:з ) кз 1 регистра" Неспрявцост, по которым ня выхпе блока 1 ь;ря 51 этьВяется прямой 11 :Вар сць 1 сигнал Ошиб 11 ка 1,;1 о сиг 1.7 "Ошибка" Р блоке 1311сЛря,"ывяется срр ял 11 ачяла ср;вне., я и вырабатывается сигнал Оста- но 1 по катарьу блокируется выдача сигналов из блока 11 на кантролируемье блоки и сбрасывается триггер 44 блока 13. Чулевое состояние триггера 4 алаквуе выдачу управляющих сигала 1 В олок 1 ти 1 и устройство -.рскгщает работу. Инверсным сигналам Остановб.покируется сброс триг героя ошибо блока 9, которые индицир юся блокам 10 ;ьпя определения...

Выходной узел устройства контроля логических блоков

Загрузка...

Номер патента: 1444683

Опубликовано: 15.12.1988

Авторы: Пукк, Хаак

МПК: G01R 31/319

Метки: блоков, выходной, логических, узел, устройства

...синхроимпульса на входузла по отношению к моменту изменения входных воздействий на входах 1 и 4узла определяет быстродействие защиты. Аналогично при подаче нуля на вход 1 узла и при нормальной нагрузкевыхода напряжение на выходе 21 приобретает значение И=Од с П,Через переключатель 16 на второйвход комларатора 17 поступает напряжение Б , выход компаратора, а также выходы элемента 18 и триггера 19приобретают значение "0", что свидетельствует о нормальной работе узблоке имеется замыкание данного контакта на уровень " 1 (на цепь питания), резко увеличивается ток через ключ 14, Напряжение ц на выходе 2 1 компаратор переключается, на выходе 20 узла появляется уровень " 1", в результате чего ключ 14 переводится в непроводящее соетояние.Второй...

Программируемое устройство для вычисления логических функций

Загрузка...

Номер патента: 1444744

Опубликовано: 15.12.1988

Авторы: Гургенидзе, Твалабейшвили, Хоштария, Шарашенидзе

МПК: G06F 7/00

Метки: вычисления, логических, программируемое, функций

...3,55 Принцип работы программируемогоустройства для вычисления логическихфункций поясняется на примере вышепри. веденной логической функции, содержащей восемь переменных. Для приведенного примера счетчик 27 являетсясчетчиком на четыре состояния, асчетчик 28 - счетчиком на пять состояний. Группа триггеров 3 содержитчетыре триггера. Группа мультиплексоров 1 содержит восемь двухканальных мультиплексоров, а блок 7 памятинастройки и блок 6 памяти функций -элементы памяти объемом 4 х 8 бит, вкоторых четырьмя сигналами "ВД-К"вводится информация (согласно таблице кодов настройки и кодов Функций) .Далее по сигналу "ОСТ-К" запускается генератор 9 импульсов, по передним фронтам импульсов которого происходит считывание из блока 7 памятинастройки и...

Устройство для автоматического диагностирования группы однотипных логических блоков

Загрузка...

Номер патента: 1444778

Опубликовано: 15.12.1988

Авторы: Кизуб, Никифоров

МПК: G06F 11/22

Метки: блоков, группы, диагностирования, логических, однотипных

...1-й логическийблок 1 не содержит дефектов, то навсей длине теста не возникает несовпадения его выходных сигналов и эталонных сигналов перестраиваемых мажоритарных элементов 4, ,4, . В результате на инверсных выходах всех1 с-х элементов 12 неравнозначности неформируются отрицательные сигналы.К-й элемент 10 закрывается отрицательным сигналом с инверсного выхода переполнения Е-го счетчика 91,.Это регистрируется в 1-м параллельном регистре 111, прекращением подачи тактовых импульсов с 1-го элемента 10,1, и в блоке 6 индикации,Закрывается также 1-й элемент 81подающий отрицательный потенциал науправляющие входы перестраиваемыхма"жоритарных элементов"4,4 ,; Б;дальнейшем срабатывание элементов 12 неравнозначности, связанных с выходами 1-го...

Устройство для автоматического диагностирования однотипных логических блоков

Загрузка...

Номер патента: 1444779

Опубликовано: 15.12.1988

Авторы: Кизуб, Никифоров

МПК: G06F 11/22

Метки: блоков, диагностирования, логических, однотипных

...обнаружения неисправного блока может быть основан наиспользовании эталонного логического блока 1 либо на мажоритарномпринципе.Определив таким образом неисправный 1-й логический блок 1, а по коду тестового сигнала и тип дефекта,оператор отключает его с помощьюз 14447 1-го переключателя 7. Переключение 1-го переключателя 7 обеспечивает подачу отрицательного потенциала на установочный вход 1-го счетчика 9. В результате чего производится сброс 3-го счетчика 9 и через 1-ые элементы 7, И 10 запрещается поступление тактовых импульсов в 1-Й счетчик 9. Кроме того, 1-Й переключатель 7 осуществляет перестроение всех схем 4 сравнения из и-входовых в (п)- входовые схемы, что необходимо в случае продолжения работы устройства без 3-го логического...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1448346

Опубликовано: 30.12.1988

Авторы: Мосунов, Силаев, Сычев

МПК: G06F 11/26

Метки: блоков, логических

...управляющий вход сумматора 10, сумматор 10 произведет сложение чисел Ь и Ь(0). Через времязадержки по переднему Фронту этого же импульса счетчик 5 увеличитсвое состояние на единицу, а на выходах элементов И группы 3 вновь сформируется число . В результате на вы-ЗО ходах элементов Неравнозначность группы б окажется сформированным числом ( 91 ), где 1 = (00701) - состояние счетчика 5 после второго тактового импульса, Далее работа схемы продолжается аналогично..После поступления (2 К)-го тактового импульса в счетчике 5 запишется число К, триггер 3 окажется в нулевом состоянии. В результате на информационные входы логического блока 7 с выходов элементов Неравнозначность группы 6 подается двоичная комбинация (К Ю ). На выходах...

Устройство для обучения построению логических структур

Загрузка...

Номер патента: 1449990

Опубликовано: 07.01.1989

Авторы: Иванов, Кларин, Ковригин, Мифтахов, Сидуков, Соловьев, Тышкевич

МПК: G09B 19/00

Метки: логических, обучения, построению, структур

...последовательностей, наблюдения сигналов ииндикации состояний исследуемых элементов.Генератор 2 вырабатывает импульсыположительной и отрицательной полярности. В режиме одиночных импульсов(тумблер в положении ГИ ОДИН) на выходе генератора 2 после каждого нанастройки и испытаний, Определяетсясостав необходимых ячеек органов уп.равления, элементов 7 и средств диаг"ностирования.К органам управления относятсяблок включения питания (клавиша),генераторы 2, Формирователи 3 импульсных последовательностей, клавишныерегистры (элементы 5), преобразова Отели 6 кодов, первая группа блоков4 индикации.,Указанные узлы используются дляпостроения схем синхронизации и начальной установки. При необходимости 15для этих целей могут быть использованы...

Преобразователь логических уровней

Загрузка...

Номер патента: 1466004

Опубликовано: 15.03.1989

Авторы: Мусаелян, Павлов, Цветков, Чернобельский

МПК: H03K 19/092, H03K 6/02

Метки: логических, уровней

...повторителя 7. Ток коллектора транзистора 9, определяемый также резистивным делителем 16, протекает через базовую цепь второго транзистора 3 выходного каскада 1. При этом второй транзистор 3 открыт и на выходной пгнне : преобразователя устанавливается напряжение, близкое к напряжению на второй шине б питания. Все Остаг:ьные транзисторы закрыты.Бо время действия положительного фронта вкоднсгэ импульса первый формирующий конценсатор 7 перезаряжается эмиттернье" гоком второго транзистора 9 чсреэ первый токозадаюший резистор 18 и переход база - эмиттер первого транзисторного ключа 1 О, я второй форсирующий конденсатор 19 перезаряжается эмиттерным током второго транзистора 9 через второй то" коэадаюп.:ЕЙ резистор 20 и диод 13 1 ри этом...

Кольцевой счетчик на потенциальных логических элементах

Загрузка...

Номер патента: 1466009

Опубликовано: 15.03.1989

Авторы: Галкин, Грибок, Казаков

МПК: H03K 23/54

Метки: кольцевой, логических, потенциальных, счетчик, элементах

.... СЕТЬЕГСэлемента И-НЕ (ИЛИ-НЕ) первого ря - .РЯД. Я ЗЬт(гДЫ Г Е 1)ВГ ЭГ ь(, Е .т,Э З11 Нт 1 Щтт. Н т ) с т э "и ( 1 зэтто вДОПОЛНИ ГЕ.тЬНС СОЕДИНЕНЫ С. -1 ЕГВЕРТЬ.ми Входами третьих элемек г эв И-НЕ( 1 тс тут 1 яют тактовые 11 мд)гьс 1, я няэлементы И-НЕ (11 И"ЧЕ(1 тсцяется иттг(тпьгс 11 ат(ялть,е(с 11 тстянэв т;,;.Кольцевой счет(ик гя потея(тия(ть - .НЫХ Лсгт)ЧЕС)(ИХ ЭЛЕМЕНтяк 1 яб:)таЕ Гследующим образом,те ееЗа ЛОГ, О При)1 ияяЕТС 1 Н.З 1(кйт,ПОГЕНтИЯТ З(Я ЛгЭ , 1 " т( ЫгдстфИй тВс ВрЕМИ НЯЧ яГ-вг-нг)т" ,тс та;,1 СВКтт( П ВИ ( тС)ТСТВ И 11 С Ц(" НЯЛЯ т(1 ", (О (г г (Р СХ "ттЬм СОС; Энит(ЕМ В-";: Р;З тЯГ ЭВ ПЕЭВО О, ВГ(т(-."т С т1- .О 1", г(В " ((гт т" " Ь (-.( (1 - 1 . 7 -( г 1, " ( (г г1)ятря 1 Р (: 1 т .ТяП (Ы( т(," ходах э...

Преобразователь формы представления логических функций

Загрузка...

Номер патента: 1474671

Опубликовано: 23.04.1989

Авторы: Галецкий, Кобяк, Липницкий, Руденко

МПК: G06F 17/10

Метки: логических, представления, формы, функций

...2) представляет собой наборстандартных двухвходовых элементовбулевой алгебры и предназначен длясуммирования по модулю два промежуточных результатов (полиномов отх-переменных) с целью вычислениякоэффициентов полинома от заданногочисла переменных, Выходы блока 9 являются выходами преобразователя,Блок 10 управления предназначендля формирования управляющих и синхронизирующих сигналов, необходимыхдля работы преобразователя, В составблока входят микропрограммное устройство управления, состоящее из регистра адреса и ПЗУ, двухвходовыеэлементы И, синхронные КБ-триггеры,дешифратор, генератор тактовых импульсов и другиелогические элементы, а также элементы коммутации ииндикации,Преобразователь работает следую-.щим образом,Пусть...

Способ контроля логических схем

Загрузка...

Номер патента: 1479900

Опубликовано: 15.05.1989

Авторы: Линков, Филин

МПК: G01R 31/3177

Метки: логических, схем

...реализующее способ,содержит генератор 1 псевдослучайныхкомбинаций, первый и-канальный усилитель 2 с тремя состояниями, второйи-канальный усилитель 3 с тремя со-,стояниями, группу из и КБ-триггеров 4,генератор 5 тактовых импульсов, элемент И 6, одновибратор 7, делитель 8частоты, блок 9 индикации, кнопку 10начального сброса, управляющий вход11 без инверсии первого усилителя 2с тремя состояниями, управляющий вход12 с инверсией второго усилителя 3с тремя состояниями, тактовый вход 13генератора псевдослучайных комбинаций, установочные входы 14 - 16 соответственно генератора 1 псевдослучайных комбинаций, группы и К 8-триггеров 4 и делителя 8 частоты и исследуемую логическую схему 17, имеющуюи выводов,Устройство, реализующее...

Устройство для установки логических элементов в исходное состояние

Загрузка...

Номер патента: 1480105

Опубликовано: 15.05.1989

Авторы: Семин, Сорокин, Спирин

МПК: H03K 5/01

Метки: исходное, логических, состояние, установки, элементов

...канала полево го тр анзистора 3 и входным сопротивлениемвторого биполярного транзистора 2.Одновременно на коллекторах транзисторов 1 и 2,имеет место плавное повышение амплитуды сигнала, пропорциональное произведению сопротивлениярезистора 5 на емкость коллекторэмиттер транзистора 2, параллельно соединенную с входной емкостью логической цепи установки в исходное состояние,Так как скорость нарастания базоного тока второго биполярного гранзистора 2 выше скорости нарастания напряжения на коллекторах транзисторов 1 и 2, первоначально второй биполярный транзистор находится в состоянии насыщения и только через некоторое время, определяемой постоянной времени дифференцирующей цепи, образованной статической емкостью...

Способ контроля логических схем

Загрузка...

Номер патента: 1499287

Опубликовано: 07.08.1989

Авторы: Линков, Филин

МПК: G01R 31/3177

Метки: логических, схем

...объекта контроля и резистор К. Входы . суммирующей КС-цепи соединяются с входами и выходами объекта контроля. Величины емкостей выбираются такими,3 149928чтобы они не оказывали отрицательноговлияния на работу объекта контроля,Суммарный, сигнал, принимаемый за информативный параметр, снимается с резистора К.Так как С,1С.2 ) .С.п,то и постоянные времени С;С. К,соответствующие каждому выводу объекта контроля различные и С,Ф,с т т Г 10Следовательно, сигналы, проходящиепо каждому выводу объекта контроля,преобразовываются по экспоненциальномузаконуес разными постояннымил,времени У, Этим достигается однознач 1ное соответствие получаемого одноканального сигнала, снимаемого с резис"тора К первоначальной многоканальнойдискретной информации,...

Устройство для анализа состояний логических схем

Загрузка...

Номер патента: 1499350

Опубликовано: 07.08.1989

Авторы: Бобичев, Борщевич, Морщинин, Филимонов

МПК: G06F 11/07, G06F 11/30

Метки: анализа, логических, состояний, схем

...элемент И 2 первой группы, на втором входе которого также установлена ло гическая единица, на вход записи первого триггера 4 второй группы, и этот триггер переключается в единицу, если произошло событие первого уровня в точках "1" и "2", подключенных к входам 1.1 и 1.2 первого канапа устройства. Так как на первом входе первого элемента И 3 второй группы присутствует сигнал логической единицы, то тактовый импульс поступает 25 на счетный вход первого счетчика 5 и в последний записывается информация о том что событие Я произош 1Уло в первом канале.Логическая единица с выхода первого триггера 4 второй группы поступает на третий вход элемента И 2 пер. вой группы второго канала и является сигналом разрешения работы второ- ., му каналу...

Устройство для вычисления систем логических функций

Загрузка...

Номер патента: 1509863

Опубликовано: 23.09.1989

Авторы: Авгуль, Егоров, Супрун

МПК: G06F 7/00

Метки: вычисления, логических, систем, функций

...1 логической функции 15 Г (хх, ,х), =1, 21и номере 1 набора переменных хх , , х , 1 = О, 12устройство на своем выходе должносформировать сигнал у,. = Г,.(х,Обозначим через Ч; = (у, , У,ф 1 ф фу .) кортеж значений воспроизводимыхлогический функций на 1-м наборе переменных х, х .х. Количество 25 попарно различных кортежей Ч ограничено велициной Кпйи(2 ,2 ). ДляФормирования кортежей Ч,. используютдешифратор 1 Функций и йифратор 3настройки.ЗО . При подаче двоичного кода 2, ,Еномера функции Г,.(хх, , х)на выходах дешифратора 1 функций ивыходах шифратора 3 настройки будетсформировано некоторое упорядоченное .множество знацений этой функции1 У; У,У;У;среди элементов которого необходимовыбрать значение, соответствующееданному набору...

Устройство для диагностирования логических блоков

Загрузка...

Номер патента: 1520518

Опубликовано: 07.11.1989

Авторы: Данилов, Клюев, Тяжев

МПК: G06F 11/30

Метки: блоков, диагностирования, логических

...появляется нулевая комбинация, то на управляющем выходе 4 О появится сигнал РЗС - разрешения сравнения, поступающий на блок 16 сравнения. Если содержимое регистра 14 начальных состояний равно адресу на выходе генератора 9 адреса, то иа вы ходе блока 16 сравнения появляетсясигнал СРВ, поступающий; во"первых, на блок 3 управления, во-вторых, на делитель 17 частоты. Каждый второй сигнал СРВ вызывает изменение сигнала перемены направления (ПН) на выходе делителя 17 частоты. Этот сигнал поступает на генераторы 9 адреса и 18 ПСП и вызывает изменение направления сдвига содержимого этих генераторов,После проверки проверяемого блока 8 на первом начальном состоянии работа задатчика 2 тестов повторяется на следующем начальном состоянии по...

Устройство для диагностирования группы логических узлов

Загрузка...

Номер патента: 1520520

Опубликовано: 07.11.1989

Авторы: Колпаков, Курылева, Тяжев

МПК: G06F 11/07, G06F 11/30

Метки: группы, диагностирования, логических, узлов

...ОД, ко-.торый разрешает сравнение ожидаемойреакции ОД с фактической. Результатсравения может иметь два исхода, поэтому рассмотрим оба варианта.2.1, На вход узла 9 синхронизации от блока 7 анализа и фиксациидефектов поступает единичный сигналСРВ, В этом случае устройство переходит в режим записи2.2, На входе узла 9 синхронизации отсутствует единичный сигнал СРВ.В этом случае узел 9 синхронизациивырабатывает сигнал +1 НС, которыйпоступает на узел 8 формирования адреса и увеличивает на единицу адресна.выходе АДР, После этого работаустройства повторяется на следующемтестовом состоянии,Если на вход КОТС - конец областитестовых состояний узла 9 синхронизации приходит единичный сигнал отблока 7 анализа и фиксации дефектов,то...

Устройство для диагностики неисправностей логических блоков

Загрузка...

Номер патента: 1520548

Опубликовано: 07.11.1989

Авторы: Калашников, Новиков, Якшов

МПК: G06F 11/263

Метки: блоков, диагностики, логических, неисправностей

...9, а также, проходя через элемент 18, устанавливаюттриггер 17 в положение, запрещающеепрохождение сигнала "Конец" черезэлемент 16, результат контроля в этомслучае не переписывается из блока 12сигнатурного анализа и регистр 11.При работе устройства в режимефункциональных измерений переключателем 34 устанавливается выбранная функция, выдающая режим работы блока 15. При этом сигнал с ечзхода элемента 30запрещает вывод информации с регистра 11 и разрешает вывод информациис регистра 14.;Сигналом "такт" с выхода генератора 20 производится формирование сетки частот в блоке 15, используемых нразличных режимах функциональных измерений.Если разрешен режим измерения частоты сигналом с входа Г, то при поступлении сигнала "Начало на входблока...