Патенты с меткой «логических»
Устройство для диагностики неисправностей в логических схемах
Номер патента: 548862
Опубликовано: 28.02.1977
Авторы: Алиев, Куликовский
МПК: G06F 11/277
Метки: диагностики, логических, неисправностей, схемах
...элементаИ соединен с соответствующим входом эталонной и проверяемой логических схем,Блок-схема устройства прсдста влепи на чертеже.Устройство для диагностики неисправностей в логических схемах содержит тактовый генератор 1, счетчик 2 импульсов, коммутатор 3, элементы И 4, эталонную логическую схему 5, проверяемую логическую схему 6, блок 7 вычисления синдрома, дешифратор 8, элементы ИЛИ 9, счетчики 10 неисправностей, блок 11 идентификации неисправностей, генератор импульсов 12.На чертеже обозначены: 13 - запрещающий выход блока идентификации неисправностей, 14 - вход устройства.Устройство работает следующим образом.При диагностике неисправностей логическихх схем потенциального типа на вторые входы элементов И 4 с коммутатора 3...
Устройство для испытания логических блоков
Номер патента: 551573
Опубликовано: 25.03.1977
МПК: G01R 31/307, G01R 31/3177
Метки: блоков, испытания, логических
...чертеже представле а ненных схемой сравнения, проверяют потенустроиства для испытаний лоОпьтаний логических блоков,0 циалы в идентичных точках проверяемого иУстройство состоит из генератора тактов 1, эталонного логических блоков 8 и 6, двиб 2 вления генератора 3 случайных гаясь от несовпавших выходных контактов,лока управления,кодов дешифратора 4 и -разрядного сумма- Неисправным элементом считается тот, потора 5 помпой, эталонного логического бло- тенциалы на входах которого равны, а выка 6, коммутатора 7, проверяемого логичес-З 5 ходы разные, При устранении неисправностикого блока 8 и блока 9 сравнения, Соответ- блок 2 управления пропустит частоту на входствующие выходы блока 2 управления сое- генератора 3 и проверка будет продолжена.д...
Дискриминатор логических сигналов
Номер патента: 555354
Опубликовано: 25.04.1977
МПК: G01R 31/3177
Метки: дискриминатор, логических, сигналов
...элементы и связи предназначены для обнаружения на входе 1 первого изменения сигнала, соответствующегоначалу очередного такта работы схемы (этифункции выполняют элементы 3-6, формирования временного интервала (одновибратор 7,), определяющего максимально всзможную длительность переходного процесса, в каждом такте, и формирования сигнала (дифференцируюший элемент 8), обеспечивающего приведение устройства в исходное состояние в начале каждого такта.Для фиксации различных видов изменения сигнала на входе 1 устройство содержит первый, второй и третий триггеры 9- 10 11. Информационные входы (Д) триггеров 9,10 соединены с выходом одновибратора 7. Информационный вход триггера 11 и вход синхронизации (С) триггера 10 связаны через элемент...
Кольцевой измеритель динамических параметров логических элементов
Номер патента: 556392
Опубликовано: 30.04.1977
Авторы: Васильев, Мартьянов, Трушинский
МПК: G01R 31/3177
Метки: динамических, измеритель, кольцевой, логических, параметров, элементов
...1. Задний фронт импульса, поступающего на вход Т триггера 5, переключает триггер в исходное положение. При поступлении следующего положительного перепада напряжений на вход Т триггера описанные процессы повторяются. Импульсы на выходах дискриминаторов 6 и 8 повторяют входные импульсы на уровнях, определяемых значением опорных напряжений У,п и Уо, Если в измерителе одновременно замкнуты ключи 7 и 9, то напряжение на выходе схемы совпадения 1 (схемы совпадения по 0) соответствует диаграмме, приведенной на фиг. 2,Как следует из этой диаграммы, период повторения импульсов кольцевого генератора определяется выражениемТ, = Т+ , "+ У, (1) где То, - время задержки в кольцевом гене 4раторе при поступлении на его вход положительного перепада...
Устройство для контроля логических блоков
Номер патента: 558266
Опубликовано: 15.05.1977
Авторы: Калявин, Мозгалевский, Никифоров
МПК: G05B 23/02
Метки: блоков, логических
...триггеры). Подача сигнала на управляющий вход 17 обеспечивает появление тактовых импульсов на выходе 15 формирователя 13. Генератор тестов 1 начинает 10 15 20 25 30 35 40 45 50 выдавать по всем своим выходам импульсные посЛедовательности, проверяющие контролируемый логический блок 2, Выходные коды контролируемого логического блока 2 подвергаются операциям параллельного и последовательного суммирования. Параллельное суммирование производится накапливающим сумматором параллельного типа 4, в котором и хранится результат суммирования. Последовательное суммирование выполняется в сумматоре последовательного типа 5, а результат суммирования через сумматор 14 по модулю два поступает на вход регистра сдвига 8. Регистр 8 закольцовывается...
Устройство для минмизации логических функций
Номер патента: 558275
Опубликовано: 15.05.1977
МПК: G06F 7/00
Метки: логических, минмизации, функций
...через вершины (1, 2, 3, 4). Разметка выделяет ребра (йь 1) и (Ь, 4). Далее производим разметку ребер, лежащих в поле переменной хь сравнивая концевые вершины относительно осей симметрии, проходящих через вершины 5 и 6. Вершины Йо, йь Йь Йз сравниваются соответственно с вершинами Йз, 7 з, е, Ь и так далее до полной, разметки всех ребер дерева. После разметки проходим всевозможные пути от ро к концевым вершинам и попадающиеся отмеченные ребра записываем в виде буквы или ее отрицания, объединяя все буквы одного пути знаком коныонкции, а каждую конъюнкцию одного пути соединяем с конъюнкцией другого пути знаком дизыонкции. После рассмотрения всех путей, полученное выражение эквивалентно исходному и представляет собой сокращенную дизъюнктивную...
Оптоэлектронное устройство для вычисления двоичных логических функций
Номер патента: 566353
Опубликовано: 25.07.1977
Авторы: Голик, Елинсон, Моносов, Морозов, Набокин, Перов, Тулайкова, Шахунов
МПК: H03K 19/02
Метки: вычисления, двоичных, логических, оптоэлектронное, функций
...элемента сПД 2, матрицы информационных 3 и управляющих 4 элементов (например катушекобщим числом 1 ), часть которых направдена осями параллельно, а другие - перпендикулярно штрихам,) дифракционной решетки,линзу 5 матрицу фотоприемников 6 с фототиристорами 7, фотоключи 8 и выход 9.При освещении дифракционной решетки ,20на ее штрихах происходит дифракция оптического,:" издучения, приводящая к появлениюрефлексов, которые регистрируются фотоприемниками 6 и фоготиристорами 7.При подаче токов в информационные25катушки 3 под действием образующихся вних магнитных полей происходит перестройка штрихов дпфракционной решетки 2, в частности, в магнитооптическом элементеизменение периода, симметрии или поворот ПБЭто соответственно...
Устройство для формирования контрольных разрядов логических операций
Номер патента: 570898
Опубликовано: 30.08.1977
Автор: Карпухин
МПК: G06F 11/10
Метки: контрольных, логических, операций, разрядов, формирования
...правильные контрольные разряды и у суммы в поле 6 Р(2) (т, е, по модулю два) любых из них правильные контрольные разряды. Таким образом, можно сформировать 1 б последовательностей, компоненты которых соответствуют 1 б логическим функциям двух переменных а; и Ь;, Любую из этих последовательностей можно получить из выраженияу( ) - . С(о) о Г- С г., ( ) С г, (+) С (4)где п = 0,15 - десятичная форма записи двоичного числа (ць аг С 43 а 4)Так как соответствующие разряды последовательности Сл, не пересекаются,10 15 На основании изложенного алгоритм формирования контрольных разрядов результаталогических операций над последовательностями, имеющими контрольные разряды систематического линейного кода, можно сформулировать следующим образо.;(;1)...
Устройство для контроля логических блоков
Номер патента: 580514
Опубликовано: 15.11.1977
Авторы: Маревский, Прядеев, Ратушный
МПК: G01R 31/3177
Метки: блоков, логических
...и положительные потенциалы.При этом через резисторы 12 и 13 протека580514 Составитель Г. Антонова Корректоры; А. Степанован Л. Орлова Редактор Т. Янова Техред А. Камышникова Заказ 2452/2 Изд. Мз 886 Тираж 1109 НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5Подписное Типография, пр. Сапунова, 2 ют базовые токи транзисторов 10 и 11, которые частично открываются и включают в половину накала индикаторы 8 и 9. Если индикаторы 8 и 9 исправны, то в паузах между контролем логических блоков индуцируется наличие напряжения питания и исправность устройства по свечению индикаторов. Если горит только один из индикаторов, то фиксируется подача напряжения питания на...
Пробник для контроля электронных логических элементов
Номер патента: 580526
Опубликовано: 15.11.1977
МПК: G01R 31/28
Метки: логических, пробник, электронных, элементов
...7, выполненными в виде резистора 8, включенного между выходом инвертора 6 и входом первого инвертора 0 4, и конденсатора 9, включенного между выходом и входом второго инвертора 5. Выход усилителя 3 соединен с индикатором 10.Устройство работает следующим образом.Когда щуп не подключен к контролируемой 5 точке или контрольная точка, которой он касается, оборвана, цепь обратной связи обеспечивает автогенераторный режим работы усилителя, частота генерации которого определяется емкостью конденсатора 9 и импедан сами инверторов 4, 5, 6.580526 Ю1о тавитель А. Рассмотров Техред Л. Камышннков ректоры: Е, Хмеле и А. Степано едактор Н. Каменская Изд.886 сударственного комитета по делам изобретени 13035, Москва, Ж, РауТираж 1109овета Мпнистрои...
Устройство для выполнения арифметических и логических операций
Номер патента: 585500
Опубликовано: 25.12.1977
Автор: Шишков
МПК: G06G 7/12
Метки: арифметических, выполнения, логических, операций
...на чертеже), током стабилизацииЗпри наст.п пряжении на элементе Е ; остаточным током 3при,напряжеййи " на элементе Ест.а фт.тт Д Е т и С Е,т,т и, Эзт и С Зт и) .3)Ограйичители токов 4, 6 и 8 харак- теризуются обратным током 3,4 (тп - номер элемента на чертеже) йри напря-: жении на элементе Е , начальным обратным током Э 4,-д,при напряжении на элементеЮ Л ССЕ д 3 С 3 ), прямым током 3 , при напряжении на элементе д Е 80 (дтп дЕтв 1 ар, 1 ар. д 20 а .) .Линия задержки характеризуется длийой т, , временем задержки напряжения на единицу длины Гь 1 , величиной емкости на единицу длины Ода, волновым сопротивлением у .Источник 1 характеризуется:напряжением И со значениями6 А ( ст.э стз)ф -Г" ( ать ст,з источник 2 - напряжением И со...
Устройство для контроля логических схем
Номер патента: 590743
Опубликовано: 30.01.1978
Авторы: Богданов, Старовойтов
МПК: G01R 31/28, G06F 11/25
Метки: логических, схем
...сигналов, второй вмод которого соединен со вторым выходом регистра признакон сигналов. Выход блока формирования унифицированных сигналов соединен со вторым,вхадом блока сравнения, вход блока определения неисправности ,на входах соединен с,выходом блока преобразования сигналов, а выход подключен ко второму, входу блока индикации.На чертеже показана схема предлагаемогс устройства.Оно содержит блок 1 управления и ввода ;информации, регистр 2 входов - выходов, регистр 3 эталонных сигналов, регистр 4 приз,наков сигналов, блок б преобразования сигналов, проверяемую схему 6, блок 7 форми,рования динамичеоких сигналов, блок 8 отключения схем сравнения, блок 9 определения неисправности на входах, блок 10 формиравания унифицированных...
Устройство для анализа состояний логических узлов
Номер патента: 590744
Опубликовано: 30.01.1978
Автор: Белкин
МПК: G06F 11/00
Метки: анализа, логических, состояний, узлов
...информационный иуправляющий входы триггера соединены с вьь.ходами второго и третьего элементов И - НЕсоответственно, а его прямой и инверсный выходы соединены соответственно со входамипервого и второго элементов И - НЕ, входтретьего элемента И - Нй. соединен с пятымвходом узла, первый и второй входы узла соединены с,другими входами первого и второгоэлементов И - НЕ соответственно а третий ин1шестои входы узла через четвертый элементИ - НЕ соединены со входом второго элеменга И - НЕ,На фиг, 1 приведена функциональная схема устройства; на фиг. 2 - схема узла анализа; на фиг. 3 - временная диаграмма работыустэойства.Предлагаемое устройство содержит регистр хранения состояний объекта 1, регистррезультата 2, поразрядные сумматоры по...
Двумерная однородная структура для анализа логических векторов
Номер патента: 590747
Опубликовано: 30.01.1978
МПК: G06F 17/16
Метки: анализа, векторов, двумерная, логических, однородная, структура
...пока не встретится ячейка, соответствующая первой единице анализируемого вектора. Из функции (2) следует, что во всех ячейках, расположенных ниже этой ячейки, потенциал точки 20 будет иметь значение О независимо от содержимого анализируемого вектора. Вследствие этого, согласно функции (4), на выходах г первого столбца будет продублирован анализируемый вектор за исключением его первой единицы, которая заменяется нулем,Аналогичные преобразования происходят в каждом столбце матрицы, в результате чего на выходах г й.го столбца дублируется остаток исходного вектора за исключением первых Й единиц. Если всего в исходном векторе содержится 1 единиц, то в Ьм столбце (г ( 1) будет 1 - +1 точек 19 с потенциалом, соответствующим 1. Начиная с...
Устройство для контроля логических схем
Номер патента: 595735
Опубликовано: 28.02.1978
Авторы: Манукян, Селезнев, Филатов
МПК: G06F 11/277
Метки: логических, схем
...1)0)11.с 31:11 ССКГ;.17) 1 ии 11 и Н 1)051 иази 2 и;н лля сьс)12 иифор)12 ции с ВыВОдОВ подозрсВасм 010 иа О 1 каз элсМснтс) ДИВГНОСТПр; С)ОИ СХС)сЫ 11.55 Кнопка 14 гсреклочателя представляет собой КОПТс 1 КТИу 10 Пару. р 2 б 012101 цу 10 Иа ЗамыЕ 2 ИИГ. И ГРСДнс 13 Нсас)спп 10 ДГ)Я ПО;2 ЧИ .3 ОЛОка 5 управ;)сипя кома):ды иа разрешениесра Бисии 51 и Олокс 9.00 ЬоигрольнГ)-;112 гиосги 1 сская прОГра.ма со.сО 117 113 т С Г. Т 0 Б я." и 0 С л Г.д о Б 2 т - г ь Н О С 1 С 1. Ь, с) )Кдая тестовая иослсдоватслыОсть 00;:2 р, яи 1)аЕТ 01 Кс 13 аВШИЙ Э;1 ЕМЕИТ ИЛИ ) К 23 ЫБ 2 СТ ГРГ 1- пу элементов, среди которых наодится отка 05 ) 2 Б и: й, 595735Тестовая последовательность включает информацию об уровнях сигналов на входах и выходах...
Устройство для контроля переходных процессов в асинхронных логических блоках
Номер патента: 598081
Опубликовано: 15.03.1978
Авторы: Бухштаб, Варшавский, Мараховский, Песчанский, Розенблюм, Стародубцев, Цирлин
МПК: G06F 11/00
Метки: асинхронных, блоках, логических, переходных, процессов
...Фесйпоедц,Мавсар, 062, рэ. 289-297, Рол 1 огп Ва, Гт;,2. фТеория конечных и вероятностныхавтоматов". Труды международного симпозйума ИФАК, "Наука Л 1 1965 с. 239 рис 6,196 5. 6 Подписно ПИ П 11 Заказ 1237/4( ираж 1 иллал 1111 "1 лтент" прод, ул, 1 роектная и 6. Гаким.образом, триггер 1 из элемен.дтов 2 и 3 установится в 1 после того, как1"установится на всех входах 8-1 1 устройства и на выходах его элементов. Г 1 оявление 1"на выходной шине 12 означает окончание переходных процессов как в устройствах, подключенных к входам 8-13, так и в самом устройстве для контроля переходных процессов. Переход из этого состоянияфф Ф в исходное, завершающийся установкой 0 на выходной шине 12 осуществляется аналогично описанному выше. Отличие состоит...
Магнитный элемент для реализации многозначных логических функций
Номер патента: 601825
Опубликовано: 05.04.1978
Авторы: Ахраров, Гафаров, Зарипов
МПК: H03K 19/16
Метки: логических, магнитный, многозначных, реализации, функций, элемент
...обмотки счтьваня п,выходная обмотка 5. Магнитопровод имеет немагнлтный зазор 6 и два блокируюх отвер;тня 7, 8, через которые проходят обмотки 2 8 управлен,я.Обмотки 2 и 4 могут подключаться к источникам сслгналов управлентя 9 н считывания 10 с попощью переключателя 11 с клем,мами 1218:и 14. Обмотка 8 подключена к источнику 15 сигналов управления. Обмотки считывания 4 и выходная 5 охватывают матнтопровод ло пер азветвленному котуру.Магнитный элемент при,реалзаци многозначной фу 1 нкци, например:мотке 5 только в момент взаимной комленсации блоиирующего действия управляющих токов:в отверстиях 7, 8, т. е. только при равенстве амплитул токов в обмопках 2, 3. Немапнитный зазор б устраняет остаточную,намапниченность в,магнитопрово 1 де 1 от...
Устройство контроля параметров логических сигналов
Номер патента: 603926
Опубликовано: 25.04.1978
МПК: G01R 31/3177
Метки: логических, параметров, сигналов
...считаетсячто входные и выходные уровни логических сигналов соответствуют необходимым.Стробирование схемы сравнения осуществляется с помощью стробирующих сигналов, формируемых линией задержки 10 и генератором 11 стробирующих сигналов, которые управляются блоком управления.Постоянное соединение входа схемы сравнения непосредственно с контактом объекта контроля позволяет анализировать не только выходную информацию и контро- лировать параметры выходных сигналов объекта контроля, но и осуществлять контроль эа правильностью подачи на входные контакты объекта контроля входных воздействий, Причем соединение входа схемы сравнения с контактом объекта контроля выполнено таким образом, что возможен контроль за надежной электрической связью между...
Устройство для контроля логических блоков и автоматов
Номер патента: 607229
Опубликовано: 15.05.1978
Авторы: Соколов, Сперанская, Ускач, Шкатулла
МПК: G06F 11/26
Метки: автоматов, блоков, логических
...Одно"именные выходы сравниваемых блоков би 7 через коммутатор 8 подключены кформирователю 9, котарьй сравнивает выходные сигналы обоих блоков и в случае их несовпадения Формирует сигнал неисправности, Этот .сигнал поступает иа блок 1 управления и индикации для отображения а помощью лампы неисправность 1 ф и прерывания Формирование последующих контрольных тестов, что .позволяет с помощью индикаторов визуально определять контрольный тест,вызвавший. неисправность, и сравниватьнесовпадающие при этом выходц эталонного б и контролируемого 7 блоков. Вслучае отсутствия неисправности, после окончания. формирования полной последовательности контрольных тестов,блок 1 формирует сигиал Контрольокончен и прерывает повторное формирование...
Устройство для определения функционирования логических блоков
Номер патента: 612191
Опубликовано: 25.06.1978
Автор: Шатило
МПК: G01R 31/3177
Метки: блоков, логических, функционирования
...8 и накапливаются в блоке 9, Напряжение с выходаблока 9 воздействует на генератор 1 сигналов, увеличивая частоту колебаний на, его выходе. Увеличение частоты колебанийна выходе генератора 1 сигналов происходит до тех пор, пока в испытуемом блоке14 не произойдет сбой. При этом на выходе зОэлемента сравнения 5 появится импульс,который запустит одновибратор 6. Импульсс выхода одновибратора 6 поступает на вторые входы элементов совпадения 2 и 8 изапретит прохождение сигналов на выходе з 5формирователя 3 импульсов и блока 9, Эгонже импульс устанавливает испытуемый 14и эталонный 4 блоки в исходное состояние.Во время действия запрещающего импульсаблок 9 несколько разряжается и частота коле- обаний на выходе генератора 1 сигналов снижается. Если...
Устройство для контроля логических узлов
Номер патента: 612247
Опубликовано: 25.06.1978
Авторы: Бабаев, Бакакин, Булатов, Дорохин, Емнов, Карлов, Лексиков, Митрофанов, Штыканов
МПК: G06F 11/14
Метки: логических, узлов
...чисел 8 по командам блока управления 3 и в соответствии с про-, граммой вырабатывает различные серии кодовых комбинаций и через блок 10ком:утации стимулирующих воздействий воздействует на объект проверки (на чертеже не показан). При этом производится логическое стимулирование объекта проверки при заданных амплитудно-временных и частотных условияхдля установления области его устойчивой работы.Кодовые комбинации реакций объекта проверки накапливаются в блоке 11, выявления логических неисправностей, где происходит их сравнение с эталон- р ньии, поступающими с блока 7 формирования кодовых комбинаций. При этомс помощью блока 13 анализа неисправностей и логической обработки производится передача сигналов блоку уп равления 3 , на переход к...
Устройство для статистического контроля логических блоков
Номер патента: 615481
Опубликовано: 15.07.1978
Авторы: Берштейн, Вилинский, Емнов, Карачун, Романкевич, Руккас, Фоменко, Чичирин
МПК: G06F 11/00
Метки: блоков, логических, статистического
...логическом блоке 3. Кроме того, танк как тепдо С, выделяемое кажцой микросхемой, определяется вероятностями единичного Р и переходного Р состояний ее выходных каскадов6 с с сааргде С 1 С, С - некоторые постоянные для данного типа микросхем,- рабочая частота проверки, то для каждого конкретного распределения вероятностей входных сигналов, определяющего устано вившийся термодинамический режим в проверяемом логическом блоке Зрнесоответ: ствие наблюдаемых и этапонныхтемператур свидетельствует, о наличии неисправности в проверяемом логическом блоке 3.В данном устройстве контроля значения температуры микросхем, снимаемые матрицей 8 термодатчиков последователь но с помощью коммутатора 9 термодатчиков, измеряются измерительным прибором...
Устройство для обнаружения и диагностики неисправностей логических блоков
Номер патента: 615492
Опубликовано: 15.07.1978
МПК: G05B 23/02, G06F 11/277
Метки: блоков, диагностики, логических, неисправностей, обнаружения
...5, кроме того выходы контролируемого блока подключены ко входамблока регистрации 6.Сигналы неисправности, которые появляются на выходах блока сравнения 5, в зависимости от момента опроса, могут свидетельствовать о неисправности какпо быстродействию так и по функционированию.Сигнал опроса с первого элементазадержки 8, настроенного на проверку контролируемого блока по быстродействию, поступает на вход триггера 11 неисправности по быстродействию и через элемент ИЛИ 10 на пер вые входы элементов 7, Если на выходе блока 4 присутствует сигнал неисправности, то на соответствующемвыходе блока сравнения 5 появитсясигнал рассогласования, который приведет триггер 11 в состояние 1,и в блоке индикации 13, состоящемиз усилителей мощности и ламп...
Преобразователь логических сигналов
Номер патента: 618844
Опубликовано: 05.08.1978
МПК: H03K 5/01
Метки: логических, сигналов
...и открытий Ра шскан наб. д Ужгород, ул. Про арственного коделам изобре Москва, Ж .35, Г 1 Патент, г. И Госд по 13035,лина ППгического элемента 2 И - НЕ 3. Резистор 4 соединен с катодом диода и со входами входного логического элемента 2 И - НЕ 5. Второй вывод резистора 4 подключен к общей шине.Сопротивление резистора 2 выбирают таким образом, чтобы при подаче на вход преобразователя логического нуля через него протекал ток, соответствующий току логической единицы (т. е. меньше тока срабатывания логического нуля), а при подаче отрицательного потенциала, что соответствует логической единице, приходящей с отрицательной логики, через резистор 2 протекал ток, соответствующий логическому нулю.Сопротивление резистора 4 выбирают таким образом,...
Устройство для контроля логических блоков цвм
Номер патента: 633019
Опубликовано: 15.11.1978
Автор: Быданов
МПК: G06F 11/277
Метки: блоков, логических, цвм
...свечению индикатора 7, В случае, если контролируемыйблок исправен, то в конце проверки, длительность которой задается формирователем 11, ни один из индикаторов 7 не светится, Если контролируемый блок является неисцравным то и конце проверки,в зависимости от характера неисправности, высвечивается определенная комбинация индикаторов,Блоки обнаружения входов 8 построены таким образом, что каждый из нихоткрывается сигналом с формирователязапуска 11 только в том случае, если вмомент перед поступлением данного сигнала на соответствующем выводе эталонного блока присутствует потенциал, характерный для входа блока (для ТТЛ-логики порядка 1,3 В). В противном случае,если на выводе эталонного блока имеетсяпотенциал, характерный для выхода...
Устройство для диагностики неисправностей логических элементов
Номер патента: 634280
Опубликовано: 25.11.1978
Авторы: Вольфовский, Груздь, Малеев, Трофимов
МПК: G06F 11/00
Метки: диагностики, логических, неисправностей, элементов
...является упроцсццс устройства для диагностики теисравгОстей25 логических элементов.Поставленная цель достигается тем, что устройство содсркит Гп делителей частоты, вьходы которьх являются первой группой вь)ходов устройства, а входы делителей час. тоты соедицецы с выходом генератора, Вход з) которого соединен с выи).(ом входного счетчика, Выходы и Быходны;) счетчиков явл 5 цо- ся второй группой Выходов устройства.На чертеже изображена функциональная схема устройства для диагностики це)Оправностей логических элементов.35Устройство для диагностики неисправно тей логических элементов содеркит гецер тор 1, ьходцой счетчик 2, диагцостцр(емый элемент 3, выходные счстчки 4 цо числ) выходов дцагностируемого элеме)па 3, де., лителя частоты 5...
Пробник для проверки цепей логических устройств
Номер патента: 636550
Опубликовано: 05.12.1978
Автор: Дмитриев
МПК: G01R 1/067, G01R 31/3177
Метки: логических, пробник, проверки, устройств, цепей
...с выходом дешифратора обрыва,На чертеже представлена структурная электрическая схема пробника для проверки цепей логических устройств.Пробник содержит преобразователи выходного сигнала 1,2,дешифратор обрыва 3, триггер 4, световые индикаторы 5,6. В качестве триггера могут быть использованы 3 К и О -триггеры.Устройство работает следующим образом. В исходном состоя дробинка ни к чему н шифратор обрыва 3 об ие элемента инцикац( -2 Составитель Р.Евлаковедактор н,федотов Техред Ондрейко Коррек тор П,М каревич Заказ 6933/36 Тираж 1070 Подл:сное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035 Москва, Х. Раушская наб, д 4 5Филиал ППП Патент,.Е / Ужго од ул Проектно подает на вход установки триггера 4...
Устройство для контроля логических блоков
Номер патента: 637820
Опубликовано: 15.12.1978
Авторы: Березюк, Емнов, Косинов, Куценко, Фурманов
МПК: G06F 11/04
Метки: блоков, логических
...стимулирующих воздействий б Формирует кодовые комбинации необходимой длины, выдает сериюкомбинаций по закону, установленному блоком управления, служит для устанонления амплитудно-временных характеристик генератора стимулирующих воздействий.Коммутатор 7 посылает последовательность кодовых комбинаций наобъект проверки.Блок сравнения 9 предназначен дляустановления Факта неисправностиобъекта проверки и определения соотнетстния программе реакций объектапроверки.Блок памяти неисправностей 10 служит для накапливания результатов отдельных этапов контроля,Блок Формирования сигнала ошибки11 определяет характер неисправностии переводит устройство на его локализацию,Регистры подпрограмм 12, сбоев 13,цикла 14 и возврата 15 служат дляхранения...
Устройство для питания синхронной системы логических элементов на тиристорах
Номер патента: 641653
Опубликовано: 05.01.1979
Авторы: Ермолов, Лобачевский
МПК: H03K 19/00
Метки: логических, питания, синхронной, системы, тиристорах, элементов
...переменного тока 3, а аноды тирис. торов 4 (5) элементовлогического суммирования напряжений - к плюсовой шине 6 источника постоянного напряжения. Катоды диода 1(2) и тиристора 4(5) каждого элемента логического суммирования напряжения соединены между собой и подключены к соответствующим выходным клеммам 7 и 8 и через резисторы 9 и 1 О к общей шине 11, Управляющие электроды тиристоров 4 и 5 элементов логического суммирования напряжений через разделительные диоды 12 и 3 подключены к выходам соответствующих генераторов импульсов 14 и 15,синхронизированных от сети переменного тока, входы синхронизации которых подключены к анодам соответствующих диодови 2. Источник переменного тока выполнен, например, на трансформаторе 16 со средней...
Устройство для контроля логических блоков
Номер патента: 643877
Опубликовано: 25.01.1979
МПК: G06F 11/08
Метки: блоков, логических
...ко входам накайпивавшегосумматора 8. Блок управления 6 соединен с у 1 райляюшими входами генератора 402 и сумматора 8,Устройство работает, следующим об. разом. Псевдослучайные коды свыходовйеиератора 2 подаются на входы контролируемого логического блока 1 и иаФходы элементов И 3, Параллельныеющн с выходов логического блока 1,являкмпиеся результатом воздействияна его входы псевдослучайных кодов,посгупают на входы элементов И, Па- фраллельные коды с выходов элементовИ, воздействуя на соответствующиевходы блока свертки 4, вызывают появление на выходах блока,4 также паралцельных кодов. Зти коды поступаютиа входы сумматора 8, в котором проис-,ходит сложение их с накопленной суммой и хранение этой суммы. Для достижения...