Патенты с меткой «логических»
Устройство для мажоритарного включения резервируемых логических блоков
Номер патента: 1325727
Опубликовано: 23.07.1987
Авторы: Бестемьянов, Вековищев, Казимов, Лисенков, Разинова, Шалягин
МПК: H03K 19/23
Метки: блоков, включения, логических, мажоритарного, резервируемых
...присутствовать взаимно инверсные последовательности. На выходах мультиплексора 17 сигналы будут взаимно инверсны пока иа входе управления Ч присутствует 40 сигнал логического нуля, а когда на входе управления устанавливается сигнал логической единицы, на выходах А и Э сигналы будут совпадать, либо оба - логический нуль, либо оба ло гическая единица, что определяется выходным состоянием триггера 22.В случае, если сигналы на выходах А и Э взаимно инверсны, на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 18 будет 50 сигнал логической единицы, который через интегратор 19 и с помощью элемента ИЛИ-НЕ 20 преобразуется в сигнал логического нуля и поступает на вход установки в начальное состбяние 55 К счетчика 21, разрешая при этом под" счет импульсов от...
Устройство для контроля функционирования логических блоков
Номер патента: 1327107
Опубликовано: 30.07.1987
Авторы: Богданов, Кондратеня, Старовойтов
МПК: G06F 11/36
Метки: блоков, логических, функционирования
...регистра является первым входом синхронизации узла, а первый и зторой информационные входы разрядов двухразрядного регистра соединены соотВетствРнно с Выходами первогс ивторого разрядов четырехразрядногорегистра, выход четвертого разряцакоторого через элемент НЕ соединенс входом обмотки реле, выход обмоткиреле соединен с пенной электропитанияТТЛ, выход третьего разряда четырехразрядного регистра соединен с перВЬГе входом элемента И, второй входкоторого соединен с выходом элементасложения по модуло,цва, выход элемента 1 соединен с информационным Входом В-т 1 иггера, Вход синхронизации которого является вторым Входом СИНХООНИЗсп 1 ИИ а ВХОД СбрОСа Являет" ся входом сброса узла, инверсный выход 1-триг ера соединен с входом...
Устройство для функционального контроля логических элементов
Номер патента: 1327108
Опубликовано: 30.07.1987
МПК: G06F 11/26
Метки: логических, функционального, элементов
...образом, ствии с кодами, поступающими на его1адресный вход, осуществляет поразрядную последовательную коммутациюсигналов (тестового вектора), сфор 40 мированного третьим счетчиком 1 ивторым дешифратором 10 и выдачу сигналов тестового вектора на информационные входы 0-триггеров 13.1-13,п.Входы уцравления записью 0-триггеров45 13,1-13;п соединены с соответствующими выходами первого дешифратора 3,который управляет записью информациипоследовательно в 0-триггеры 13.в13.п в соответствии с состояниямипервого счетчика 2,Так как выходы второго дешифратора 1 О участвуют в формировании входного вектора стимулирующих воздействий, то в 0-триггеры 13.3-13,1 запись осуществляется в первую очередь.Это достигается тем, что 0-триггеры13.3-13.1...
Устройство для контроля группы логических узлов
Номер патента: 1327109
Опубликовано: 30.07.1987
Авторы: Байда, Мельник, Товстолуг, Шпилевой
МПК: G06F 11/26
Метки: группы, логических, узлов
...напряжения 4 и останавливаетгенератор 14 тактовых импульсов,Коммутатор 3 подключает по входуАЦП 8 очередной выход данной ЦИС,и процедура получения эталонных реакций повторяется для очередного выхода ЦИС.При переполнении второго счетчика12 увеличивается на единицу состояние третьего счетчика 13. Коммутатор4 подключает входы очередной ЦИС квыходам делителя 2 частоты, а первыйвыход ЦИС подключается через коммутатор 3 к входу АЦП8Таким образом, процедура получения эталонньгх реакций будет произведена для всех ЦИС, установленных наэталонном логическом узле,По окончании процедуры полученияэталонных реакций наступает переполнение третьего счетчика 13 и соответствующий сигнал с его выхода останавливает работу генератора 1,Во втором режиме на...
Устройство для контроля логических блоков
Номер патента: 1332322
Опубликовано: 23.08.1987
Авторы: Кореляков, Крайзмер, Подвальный
МПК: G06F 11/26
Метки: блоков, логических
...с выхода мультиплексора 6 поступает на вход регистра 9 через сумматор 8 по модулю два. Сдвиг информации в,регистре 9 осуществляется импульсами., поступающими с блокасинхронизации, После того, как из генератора 3 поступит вся тестовая информация, элемент И 28 (фиг.2) формирует сигнал совпадения нулевого состояния счетчиков 20 и 26 (с помощью дешифратора 21 и 27). При этом элемент ИЛИ 19 сбрасывает триггер 16, останавливающий работу блока 1 синхронизации. Одновременно элемент 29 задержки выдает на выход блока 4 управления стробирующий сигнал, коммутирующий выходы регистра 9 сдвига через коммутатор 10 на вход блока 5 сравнения. Одновременно вырабатывает3 1332 32 ся стробируниций сигнал в блок 5 сравнения через формирователь 25 и элемент И 3...
Устройство для контроля логических блоков
Номер патента: 1336011
Опубликовано: 07.09.1987
Автор: Сычев
МПК: G06F 11/26
Метки: блоков, логических
...После выполнения сумматором-вычитателем 14 операции вычитания задержанный элементом 6 задержки четный импульс поступает на счетный вход триггера 3. Триггер 3 устанавливается в нулевое состояние, что приводит к увеличению числа, записанного в счетчике 7, на единицу, так как счетчик 7 изменяет свое состояние по заднему фронту импульса, формируемого на выходе триггера 3.После поступления 2 Х 1-го, считая от начала 1-го участка Т; входной тестовой последовательности, тактового импульса генератора 1 в сумматоре-вычитателе 14 окажется записанным число 8;= - 5;+ Ь;= - Ь,+ Х 2 5(со), где Ь(а;,) - значение спектрального коэффициента действительно реализуемой на 1-м выходе контролируемого логического блока 17 логической функции ф(х), вычисленное...
Устройство для установки логических элементов в исходное состояние
Номер патента: 1338047
Опубликовано: 15.09.1987
МПК: H03K 17/22
Метки: исходное, логических, состояние, установки, элементов
...протекания тока, ограничиваемого резистором 10. При этом навыходе компаратора 6 и выходной шине9 устройства напряжение отсутствует.На неинвертирующем входе второго ком паратора 7 напряжение выше, чем наего инвертирующем входе, и определяется коэффициентом деления напряженияна третьем 12 и четвертом 13 резисторах делителя напряжения. На выходе 15 компаратора 7 напряжение равно напряжению питания (см. фиг. 2 г). Сигналына входах схемы 8 совпадения не совпадают. После пробоя стабилитрона 1(в момент временисм. фиг. 2) на пряжение на неинвертирующем входекомпаратора 6 возрастает, вызываяпереключение компаратора, что приводит к быстрому формированию на еговыходе напряжения, равного напряжению 25 питания, Появление напряжения на выходе...
Устройство для контроля логических блоков
Номер патента: 1339568
Опубликовано: 23.09.1987
Авторы: Кузьмин, Меркуль, Фомич
МПК: G06F 11/26
Метки: блоков, логических
...(г+2) блока 26 хранения временных задержек на эле менте И 22 осуществляется анализ состояния триггеров 3 ошибок и, в случае отсутствия ошибок, сигналом с выходы элемента И 22 производится установка через элемент ИЛИ 23 триггера 25 в 20 единичное состояние, т,е. производится запуск генератора 6 для выдачи последующей информации тестовой проверки, При установке в разрядах поля управления блока 7 команды 17 (еди ничный сигнал на выходе 4 дешифратора 9) сигналом переполнения счетчика 8 осуществляется возбуждение элемента И 21, сигнал с выхода которого через элемент ИЛИ 24 устанавливает в нуле вое состояние триггер 25, и генератор 6 останавливается, что соответствует окончанию работы по контролю блока 1. 68 35 Устройство для контроля...
Устройство для контроля многовыходных логических элементов
Номер патента: 1345198
Опубликовано: 15.10.1987
Авторы: Календарев, Крюков, Новиков, Смирнов, Шумилов
МПК: G06F 11/26
Метки: логических, многовыходных, элементов
...также через элемент ИЛИ 12 Обеспечивает срабатывание триггера 13 иблока 6 сравнения,Сигнатура с выходов МСА 9 выдает 5ся в блок 15 индикации, результатсравнения сигнатур также вьдается вблок 15.Если на каком-то такте, напримерпри контроле наиболее короткого канала КЛЭ 8, произошло несравнение сигнатур, то блок индикации высвечиваетсигнал "Не годен", а блок 6 сравненияпосредством элемента ИЛИ-НЕ 22 блока2 управления останавливает процессконтроля.Кроме того, контроль останавливается посредством элемента ИЛИ-НЕ 22при появлении "1" на последнем выходегенератора 7 тестов (например, в старшем разряде счетчика),Елок 6 сравнения на фиг,3 обеспечивает сравнение эталонной сигнатурыиз блока 5 памяти и МСА 9 посредствомсхемы 25...
Устройство для контроля логических блоков
Номер патента: 1352624
Опубликовано: 15.11.1987
Авторы: Вилинский, Гроль, Журбенко, Иванов, Карачун, Романкевич, Старовойт
МПК: G06F 11/30
Метки: блоков, логических
...также подачу по заранее определенным контактам детерминированной испытательной последовательности.но существенно только при поступлении тактового сигнала, стробирующего занесение информации с "парафазных" входных контактов в объект контроля,Введение режима парафазности обеспечивает возможность проверки блоков, содержащих, например, тактируемые КБ-триггеры, для которых наличие одинаковых сигналов на К и Б-входах в момент снятия тактового сигнала приводит к неопределенному сосостоянию выхода триггера.Отработка режима парафазности происходит в два цикла. В первом цик. ле режима совпадения единичного признака псевдослучайности (ПС=1) по второму выходу блока 11 памяти и признака парафазности (ПФ = 1) по второму выходу блока 3 памяти приво....
Устройство для контроля логических схем
Номер патента: 1365087
Опубликовано: 07.01.1988
МПК: G06F 11/16
Метки: логических, схем
...задний фронт 45 измерительного импульса, по которому осуществляется прием выходных сигналов - реакций контролируемой логической схемы 14 в регистр 5. Исходная длительность измерительного импульса 50 выбирается заведомо, большей нормы длительности задержки выходного сигнала контролируемой логической схемы (т.е. измеряемого динамического параметра).55Сигналы с выхода регистра 5 подаются на информационные входы сигнатурного анализатора 3. Стартстопный вход сигнатурного анализатора 3 управляется последним используемым разрядом счетчика 2, Синхровход снгнатурного анализатора 3 управляется задним фронтом сигнала генератора 1.Таким образом, реализуется динамический контроль логической схемы 14 при постоянной заданной длительности...
Устройство для вычисления логических функций
Номер патента: 1367011
Опубликовано: 15.01.1988
Авторы: Кашковский, Сорокин, Устинов
МПК: G06F 7/00
Метки: вычисления, логических, функций
...всоответствии с кодом 110 выдает еди-ницу 6-м разряде позиционного кода.Эта единица устанавливает триггер 10в единичное состояниеПри выполнении команды на К-м шаге через коммутатор 1 приходит логическая переменная с адресом 0000- вычисление первого произведения; 5 АБР 14 6 СМЕ 00 7 БТ 1 01 55 запись в управляющийрегистр промежуточного результата; Э 13670и инверсию результата единичными значениями логических переменных.П р и м е р 1, Вычислить логическую функцию Р = Х лХ лХ лЛХ5Программа вычисления будет выглядеть следующим образом:10 В 08;АБО 15;АБЭ 19;1 ОАБП и;ЯТ 1 08П р и м е р 2. Решить логическуюфункцию. У Х чХ чХ чЧХ.Вычислейие описывается следующейпрограммой:1 ОВ 10;10 В 171 ОВ 06 р10 В и;БТ 1 04.П р и м е р 3. Сложить по...
Устройство для контроля логических блоков
Номер патента: 1367015
Опубликовано: 15.01.1988
Авторы: Агошков, Голышева, Кушнеров
МПК: G06F 11/08
Метки: блоков, логических
...При этом на установочный 5-вход триггера 38 дол-жен поступать сигнал пуска, Сигнал пуска формируется при нажатии кнопки "Пуск" (при этом на первый вход элемента 24 ИЛИ поступает соответственно "О") или автоматически в режиме повторения по сигналу со схемы автоматического останова. В последнем случае сигнал автоматического остано 15ва с выхода элемента 26 И через элемент 35 задержки поступает на первый вход элемента 27 И, на второй вход которого приходит сигнал ПовторТаким образом, в режиме повторения при возникновении сигнала автоматического останова осуществляется начальная установка регистра 21 сдвига и затем через время, определяемое элементом 35 задержки, - пуск.Сигнал автоматического останова вырабатывается в случае...
Автоматический измеритель пороговых напряжений логических схем
Номер патента: 1372255
Опубликовано: 07.02.1988
Авторы: Горин, Данилин, Дмитренко, Мелешко, Микоткин, Ребров
МПК: G01R 31/3177
Метки: автоматический, измеритель, логических, напряжений, пороговых, схем
...аналогового запоминающего блока 10 выходного напряжения логической "1" в устойчивомсостоянии. По команде из блока 8 управления это напряжение запоминается в аналоговом запоминающем блоке10, который затем переводится по команде из блока 8 управления из режима записи в режим хранения. При этомвыходное напряжение логической "1"в устойчивом состоянии логическойинвертирующей схемы 9 с выхода блока 10 поступает на второй вход компаратора 12,Сигналом с четвертого выхода блока 8 управления открывается селектор 3 и сигналы тактового генератора 2 начинают поступать на счетчик4, причем частота тактового генератора 2 выбирается, исходя из быстродействия измерителя, а точность измерения определяется разрядностьюцифроаналогового...
Устройство для группового контроля логических блоков
Номер патента: 1372323
Опубликовано: 07.02.1988
Автор: Почечуев
МПК: G06F 11/26
Метки: блоков, группового, логических
...кромепоследнего, логические "1". Заднийфронт сигнала с выхода элемента ИЛИ16 устанавливает триггер 10 в состояние "1", При этом вновь запрещаетсяпрохождение импульсов на регистр 13сдвига через элемент И 5 и разрешается прохождение импульсов через элемент И 3 на счетный вход счетчика 8.Вновь начинается заполнение счетчика8 и формирование тестовых воздействий генератором 9 тестов, т.е. схемапродолжает работать по основномуалгоритму с той лишь разницей, что вблоке индукции зарегистрированы номера неисправных блоков и номера тактовтестовой после довательности, на которых были обнаружены неисправности,Поскольку в регистре 14 записаны логические "1" в разряды, соответствующие номерам неисправных блоков, то навходах соответствующих...
Устройство для контроля логических блоков
Номер патента: 1372324
Опубликовано: 07.02.1988
МПК: G06F 11/26
Метки: блоков, логических
...и возникновениесмены кодов на входах накапливающегосумматора 1 О, Однако в течение определенного количества первых тактовработы генератора 1 (определяетсясодержимым регистра 27), которые составляют первый этап цикла проверк 1,на втором выходе блока 2 управленияприсутствует нулевой сигнал, запрещающий выдачу информации на выходыгруппы элементов И коммутатора 6,При совпадении содержимого счетчика29 и регистра 27 схема 36 сравнениявырабатывает единичный сигнал, устанавливающий триггер 25 в нулевоесостояние, В результате на второмвыходе блока 2 управления присутствует единичный сигнал, разрешающийпрохождение информации с генератора1 псевдослучайных кодов и выходовпроверяемого блока 5 через элементыИ коммутаторов на входы блока 7 свертки,...
Устройство функционального контроля логических блоков
Номер патента: 1377784
Опубликовано: 28.02.1988
Автор: Козелов
МПК: G01R 31/3181
Метки: блоков, логических, функционального
...ИЛИ 20, поступаетна управляющий вход регистра кода откликов,блокируяизменение информациив последнем. Сигнал с выхода триггера19, установленного импульсом с дискриминатора в единичное состояние,обеспечивает сохранение блокирующ. госигнала на выходе элемента ИЛИ 20 до45момента выдачи второго слова стимулирующего кода, когда названный триггер будет сброшен в "О" (фиг,2 э) .С приходом фронта тактового импульса генератора блок 2 управлениявырабатывает импульс записи кода откликов, поступающий на управляющийвход запоминающего блока 11 (фиг,2 и),Информация об откликах, включая непредусмотренные, асинхронным способом зафиксированная в регистре 9,заносится в память, причем по томуже адресу, по которому в запоминающем блоке 3 хранится...
Устройство для контроля логических блоков
Номер патента: 1381509
Опубликовано: 15.03.1988
Авторы: Гирнык, Плаксин, Рукина, Черняев
МПК: G06F 11/30
Метки: блоков, логических
...обеспечения стимуляции несов" местимых во времени входов контролируемого блока сигнал с выхода счетчика 7 поступает на дешифратор 10, на выходах которого появляются несовпадающие во времени импульсы (импульс на каждом выходе соответствует состоянию счетчика 7), поступающие на группу 11 триггеров 18,1 18.Ю. Поскольку на синхровходы триг" геров 18 поступают несовпадающие во времени импульсы, то и изменения состояний триггеров 18 не совпадают во времени друг с другом. Таким образом, тестовая последовательность с генератора 3 повторяется на выхо. де блока 11, фронты импульсов каждого разряда разнесены во времени на период генератора 1 тактовых импульсовПо обнуленив счетчика 7 сигналом с его последнего разряда устанавлива ется...
Устройство для контроля логических схем
Номер патента: 1381517
Опубликовано: 15.03.1988
Авторы: Румянцев, Шлемин, Юсупов
МПК: G06F 11/26
Метки: логических, схем
...входах формирователей 16 устанавливаются требуелыс значения уставок, 381517Далее производится контроль объекта. Информация трех строк подпрограммы считывается из генератора 1 в регистры 2, 24 и 17. При этом в каждом5 разряде регистра 2 формируется кодовая информация, задающая сигнал с необходимыми амплитудными и временными параметрами по каждому контакту контролируемой схемы 5, в разрядах регистра 24 формируются кодовые комбинации, задающие сигналы с требуемым временным параметром по тем контактам с контролируемого объекта, по которым необходим контроль временных характеристик, сигналов, на соответствующих выходах регистра 17 устанавливаются единичные уровни напряжения, Содержимое регистра 2 по команде из блока 7,...
Устройство для контроля логических схем
Номер патента: 1383236
Опубликовано: 23.03.1988
Автор: Особов
МПК: G01R 31/28
Метки: логических, схем
...четвертый элемент И 12 фиксируется на втором счетчике 17. Третий элемент И 11 закрыт лог. "О", поступающим с выхода элемента НЕ 5. При переходе контролируемой точки в стабильное состояние (лог. "0" или лог. "1") на шине 24 синхронизации присутствует лог. О , 25 четвертый элемент И 12 закрыт.Таким образом, на втором счетчике 17, а следовательно, и на "втором индикаторном элементе 20 в процессе контроля зафиксируются моменты перехода контролируемой точки в третье состояние.При нахождении контролируемой точки в состоянии лог, "О" на выходе компараторов 3 и 4 присутствует лог,35 "0", на выходе третьего элемента И 11 - лог. "О", свечение третьего индикаторного элемента 21 отсутствует. При нахождении контролируемой точки в состоянии лог. "1"...
Устройство для контроля логических блоков
Номер патента: 1383370
Опубликовано: 23.03.1988
Автор: Кривенков
МПК: G06F 11/26
Метки: блоков, логических
...элемент И 15 закрывается и запрещается прохождение тактовых импульсов на вход регистра 16 теста. В связи с тем, что на инверсный вход элемента 24 поступает низкий потенциал с выхода триггера 22, высоким потенциалом с выхода триггера 11 включается элемент 25 индикации Годен. На этом устройство прекращает свою работу. Блок 2 (фиг. 2) предназначен для управления включением генератора 1. Высокий потенциал К во время работы устройства триггера 11 поступает на вход элемента И 26. Тем самым происходит подключение блока 2 к входу генератора 1. Работа устройства контроля логических, блоков, а следовательно. и блока 2 начинается с подачи импульса высокого уровня на вход шины Пуск. При этом через элемент ИЛИ 28 триггер 29 перебрасывается в...
Устройство для контроля логических блоков
Номер патента: 1386998
Опубликовано: 07.04.1988
Авторы: Ивкин, Чернядьева
МПК: G06F 11/26
Метки: блоков, логических
...на управляющие входы элементов памяти взаимоисключающих синхросерий Г - Г 1, вырабатываемых в блоке 1 управления. Коммутация осуществляется следующим образом. Переключатель, соответствующий коммутируемому контакту, становится в положение Выключено, и на первый вход (гнездо) соответствующего элемента 2 И - ИЛИ 32 перемычкой подается синхросигнал с одного из четвертых выходов (гнезд) блокауправления.Устройство может работать в режимах кодировки, получения обобщенной сигнатуры получения сигнатур для каждого из выходных контактов самопроверки и режиме сравнения с эталоном. Режим задается переключателем на внешней панели управления и индикации.Перед проверкой контролируемого логического блока 2 производятся автоматическое определение...
Устройство для контроля работы логических блоков
Номер патента: 1388818
Опубликовано: 15.04.1988
Автор: Демьянчук
МПК: G01R 31/28
Метки: блоков, логических, работы
...источника 8 питания протекает ток, Транзисторы 13 и 14 открыты, а транзисторы 15 и 16 закрыты, и ток,через индикаторы 6 и 7 не протекает.При этом индикаторы 6 и 7 выключены.Если щуп 1 подключен к точке снизким логическим уровнем, то ток,протекающий через резистор 9 протекает через диод 4, щуп 1 на контрольную точку, транзистор 14 закрывается. При этом ток, протекающий черезрезистор 10, протекает через переход база - эмиттер транзистора 16,транзистор 16 открывается и включаетиндикатор 6,В случае, если щуп 1 подключен кточке с высоким логическим уровнем,ток в цепь резистора 9 протекает отконтрольной точки через диод 2, адиод 3 и транзистор 13 закрыты. Приэтом открывается транзистор 15 ивключает индикатор 7,При подключении щупа 1 к точкес...
Устройство для контроля логических блоков
Номер патента: 1388873
Опубликовано: 15.04.1988
Авторы: Господынько, Нуров, Пономарев, Черенков
МПК: G06F 11/26
Метки: блоков, логических
...в новое состояние, данное воздействие также попадает через блок 8 сигнала на вход сигнатурного анализатора 6, что обеспечивает возможность самоконтроля,Изменение информации, подаваемой непосредственно на блок 7, происходит в каждом такте лишь в одном разряде. Такой прием гарантирует отсутствие ситуаций, когда фронты стимулирующих воздействий подаются на несколько входов синхронизации испытуемого блока 7 одновременно.Другой класс несовместимых входов - входы установки в исходное состояние. Так, если. на входах сбро са и установки ЭСЛ триггера присутствует "1", то на выходе возникает пороговый уровень напряжения, равньгй для ЭСЛ -1,3 Б, Если этот сигнал подать непосредственно на вход сигнатурного анализатора 6, то неоднозначное...
Устройство для формирования тестов логических блоков
Номер патента: 1388874
Опубликовано: 15.04.1988
Автор: Мазур
МПК: G06F 11/26
Метки: блоков, логических, тестов, формирования
...6 в нулевоесостояние. Таким образом, происходитчередование циклов автономной генерации с циклами инициализации,Работа устройства формированиятеста основана на представлении состояний сдвигающего регистра с помощью элементов поля остатков по моду-.лю полинома С(Х) и на том факте, чтомножество представителей циклов в поле остатков по модулю неприводимогополинома может быть представлено .какЮ ,осюс , где о 6 - примитивныйэлемент поля. Поэтому все множество представителей циклов может быть получено путем реализации умножения на м, . Так как состояния сдвигающего регистра с характеристическим поли- номом С(Х) могут бить отождествлены с остатками по модулю С(Х), а умножение на фиксированный полином реализуется посредством суммирования по...
Устройство для диагностирования группы из логических узлов
Номер патента: 1390611
Опубликовано: 23.04.1988
Авторы: Корнаков, Костанди, Месежник, Тяжев
МПК: G06F 11/22
Метки: группы, диагностирования, логических, узлов
...образом.1Подготовка устройства к работе начинается с появления на выходах узла 17 синхронизации единичного сигнала СБР, который поступает на блок 4 фиксации дефектов и устанавливает в нем нулевой НОД - номер объекта диагностирования поступает на все узлы 3 диагностирования и устанавливает их в исходное состояние, а также на узел 16 Формирования адреса и устанавливает на его входах нулевые НРГ - номер регистра и НС - номер состояния. Затем на выходе узла 17 синхронизации появляется единичный сигнал РЖДП - режим диагностирования и поиска, который поступает к блоку 2 коммутации и переводит его в режим функционального диагностирования. Затем на выходе узла 17 синхронизации появляется единичный сигнал РЖД - режим диагностирования,...
Устройство для встроенного контроля логических блоков
Номер патента: 1392569
Опубликовано: 30.04.1988
Авторы: Громов, Журавель, Зинченко, Тарасенко, Уткин
МПК: G06F 11/26
Метки: блоков, встроенного, логических
...(Б,Р),у 3 ин ы и к.1 ии(,1( КО;Р)ц, Р 3,3.Еа Ц;3( 11 Л Х ГН(Р Гс)Р)Ч 1 ( )1 И(313 Н а 51 П Р (3 Р , 3, Ч) с 1 Р ) Ц Г ( ) ) 53 ( 153 Л , 1 и Б .(. .( К ( , Р1 Н(.Р(3 ГОР(1 1 . ОГД(3 1 Д ВЬ 1 ХО,Е( ( Р Р( 1РПЕЕВ;1 И ЛУЧ)ИНЫХ Ц 3,33 ЯЦИ 1 Я КО 1 ЦД,Ь Рй У 3(3(ВК 1, тц Р3 ЫХОДД( 33 нфР;3 ОР: ) ЛГ(1 ОНИГ 5 ИГНД)3 130 КОРОЛ 33 Р 01 ОИ;Е ( Т 1а Р с 11 1 1 Б с 1 1 1( ((1 1 3 К (3 ,( ; 1 11 1 1 3.1 и (, 10 . Р 1 ( р Л 1 3 13 и р О 1ц и 1 Л1 О по Р, в ь;1 (Р с. чых нд ОГ,екг кнтро,Я 3(пр, л к, ГЛ 1( г 13(1 ( ли 3 ицч 6033)33( 3 р( дь Ел ц (3 к,д 1 л 3 .Л( В Ц(Цк((3331,Н(; Л( 3(3 ОБ 3(.Ч Л;КИЧД.ЬН(Р ЦИ 30, ГО Ц Р(,1 Кс К.ЕЛЧ 3 К Ц и- ЛЧЧДИЬЧ К,Г) )ЛЧ РЫ с(33( 3 Я Б( ;ЕЕТ(РЧИНИРВДН 31 Л 3(,Ь. (33 ИсННЬ( Р (,ОК 8. 1 осРО:)1 Р( Гс( (Н(Р(3 Гс(3 1 Р...
Устройство для контроля логических блоков
Номер патента: 1401462
Опубликовано: 07.06.1988
МПК: G06F 11/22
Метки: блоков, логических
...а на его информационный вход поступает входная информация с выходамультиплексора 4 через элемент И 16,После того, как на информационныйвход формирователя 5 сигнатур будетподана частная информационная после"довательность А,=аа,г а сиг О нал с выхода переполнения счетчика1 устанавливает триггер 13 в нулевоесостояние, прекращая тем самым подачу на формирователь 5 сигнатур и информационной, и синхронизирующей по следовательностейЭтот же сигнал переполнения черезэлемент И 15 поступает на вход записи регистра 7, в который при этомзаписывается сумма по модулю двапредыдущего состояния регистра 7 (вданном случае, нуля) и частной сигна-,туры, сформированной в формирователе5 сигнатур. Этот же сигнал, пройдячерез элемент 22 задержки и...
Устройство для контроля логических узлов
Номер патента: 1410036
Опубликовано: 15.07.1988
Авторы: Лабецкий, Сапожников, Чухонин
МПК: G06F 11/16
Метки: логических, узлов
...переключений, соответствующие входам блока 4 хранения эталонов, устанавливая их в нулевое состояние, отключают блоки 15 регистрации переключений, соответствую".20щие выходам блока 4 хранения этало" нов, устанавливая их в ециничное состояние, а также в зависимости от ре 1410036емого узла 3 и блока 4 хранения эталонов, все блоки 15 регистрации переключений отключаются, снимая запретна включение элементов памяти сигналами с выходом элементов 5 сравнения,Одновременно с этим сигнал низкогологического уровня с выхода элементаИ-НЕ 16 включает индикатор 17 и запускает Формирователь 18 импульсов,Элементы 5 сравнения в обоих режимахсравнивают сигналы на выводах блоков3 и 4 и в случае их несовпадения выдают сигналы на соответствующий элемент 6...
Устройство для контроля логических блоков
Номер патента: 1410037
Опубликовано: 15.07.1988
МПК: G06F 11/26
Метки: блоков, логических
...так как на вход элемента И 8 поступает сигнал лог. "1" с выхода элемента И-НЕ 6, Счетчик 15 работает и тактов, обеспечивая занесение информации грув:и триггеров (и - разрядная сигнатура) в регистр 18, После и тактов на выходе переполнения (заела) счетчика 15 появляется сигнал, который сбрасывает триггер 16 и, тем самым, запрещает прохождение сигнала с выхода генератора 1 че- рез элемент И-НЕ 7, Полученная информация в регистре 18 (сигнатура) индицируется на индикаторе 20, Полученная сигнатура сравнивается с эталонной,Сигналы начальной установки, нача 1 та и конца интервала контроля синхронизированы с сигналами генератора 1.В данном устройстве можно получать не только вхоцную сигнатуру контролируемого блока 12, но также через...