G01R 31/319 — аппаратное обеспечение тестера, т.е. схемы обработки выходных данных

Тестовый модуль для контроля параметров интегральных микросхем

Загрузка...

Номер патента: 632967

Опубликовано: 15.11.1978

Авторы: Антонов, Дубовис, Чернышев

МПК: G01R 31/319

Метки: интегральных, микросхем, модуль, параметров, тестовый

...содержит1-4, ратурной ной свядепитепя ппы кон632967 Тестовый модуль дпя контроля параметров интегральных микросхем работает спедуюшим образом. Режим испытуемой интегральной микросхемы (на чертеже не показана) устанавливается опера- У ционным усилителем 4, устанавпиваюшим равенство входных напряжений испытуемой интегральной микросхемы. Так как операционные усилители 1 и 2 идентичны и согласованы по своим параметрам, то . Ф к входам испытуемой интегральной микросхемы приложено лишь напряжение смещения нуляс и выходное напряжение операционного усилителя 1 равно а смРь -5 СМЬТестовый модуль дпя контроля параф метров интегральных микросхем по авт.св.570856, о т и и ч а ю ш и й с ятем, что, с целью расширения функциональных возможностей...

Выходной узел тестера для контроля логических блоков

Загрузка...

Номер патента: 940090

Опубликовано: 30.06.1982

Автор: Кондратеня

МПК: G01R 31/319

Метки: блоков, выходной, логических, тестера, узел

...14 в случае несовпадения логического состояния выходного контакта блока с эталоном находится уровень.логицеской единицы, который поступает на выход 15 и на второй вход элемента И-НЕ 7, который в данном случае блокирован низким уровнем с входа 1. На выходе 16 присутствует высокий уровень, цто означает отсутствие перегрузки ключей. Вход ( шина сброса ) 4 служит для сброса в нуль триггера перед оцередным тактом контроля.Если проверяемый устройством контакт логического блока является входом блока, то на вход 1 подается уровень логической единицы, При подаче на вход 2 уровня логической единицы на выходе вентиля 5 устанавливается уровень, обеспечивающий проводящее состояние ключа 8, на выходе вентиля 6 - уровень, обеспечивающий...

Выходной узел тестера для контроля электронных блоков

Загрузка...

Номер патента: 945830

Опубликовано: 23.07.1982

Авторы: Александров, Богородицкий, Духовской, Петухов, Попель, Шаромет

МПК: G01R 31/319

Метки: блоков, выходной, тестера, узел, электронных

...3 и 7 навходе и соответственно на выходецифроаналогового преобразователя 13 устанавливает сигнал, соответствующий эталонному сигналу высокого, уровня и, управляя коммутатором 8, обеспечивает прохождение сигнала от преобразователя 9 через элемент памяти 5 на вход формирователя 2.Компаратор 12 сравнивает уровень сигнала на выводе контролируемого блока 4, приведенный с помощью преобразователя 11 к масштабу преобразователя 13 с эталонным сигналом и выдает результат сравнения в блок 10 управления, который включает блок 14 памяти в режим записи по установленному адресу, соответствующему данному выводу блока 4, состояния компаратора 12. Информация на выходе блока 14 памяти преобразуется в аналоговый сигнал, который через коммутатор 8...

Выходной узел тестера для контроля логических схем

Загрузка...

Номер патента: 1018064

Опубликовано: 15.05.1983

Авторы: Еремин, Мокшин, Нилова, Ящук

МПК: G01R 31/3177, G01R 31/319

Метки: выходной, логических, схем, тестера, узел

...с выходами первого ивторого компараторов, соединенныхпервыми входами соответственно с выходами первого и второго истоцниковопорного напряжения, вторыми входамичерез первый и второй резисторы соответственно с четвертым и пятым20 входами выходного узла, а непосредственно - с вторыми входами первогои второго ключей.На чертеже представлена функциональная схема выходного узла тесте 25 ра,Выходной узел содержит контакт 1проверяемой схемы проверяемую логическую схему 2, второй вход 3,первый вентиль 4,.который выполнен,ЗО например, на логицеском элементеИНЕ, второй вентиль 5, выполненЦнйи, например, на логическом элементе запрета, первый ключ 6 второйключ 7, первый вход 8, третий вход9 четвертый Вход 10 первый резистор11,...

Выходной узел тестера для контроля логических элементов

Загрузка...

Номер патента: 1180818

Опубликовано: 23.09.1985

Автор: Кондратеня

МПК: G01R 31/319

Метки: выходной, логических, тестера, узел, элементов

...данного выходного узла тестера подключен контакт логического элемента, который является выходом сгожной ТТЛ схемы, на входы которой подаются тестовые воздействия с других выходных узлов тестера. Следовательно, в триггер 16 данного выходного узла должен бытьзаписан на каждом такте контроля результат сравнения логического состояния контролируемого ТТЛ выхода с эталонным состоянием, поступающим З 0 на шину 1. Так как контролируемый контакт выходной, то на шине 2 имеет ся уровень логического "0", который через элемент И 11 обеспечивает не- проводящее состояние ключа 12. Конт ролируемый ТТЛ выход элемента оказывается подключенным через коммутатор 18 к выходу ключа 12, входу преобразователя 15 и через резистор 14 к шине 5 (на шине 8,...

Выходной узел устройства контроля логических блоков

Загрузка...

Номер патента: 1444683

Опубликовано: 15.12.1988

Авторы: Пукк, Хаак

МПК: G01R 31/319

Метки: блоков, выходной, логических, узел, устройства

...синхроимпульса на входузла по отношению к моменту изменения входных воздействий на входах 1 и 4узла определяет быстродействие защиты. Аналогично при подаче нуля на вход 1 узла и при нормальной нагрузкевыхода напряжение на выходе 21 приобретает значение И=Од с П,Через переключатель 16 на второйвход комларатора 17 поступает напряжение Б , выход компаратора, а также выходы элемента 18 и триггера 19приобретают значение "0", что свидетельствует о нормальной работе узблоке имеется замыкание данного контакта на уровень " 1 (на цепь питания), резко увеличивается ток через ключ 14, Напряжение ц на выходе 2 1 компаратор переключается, на выходе 20 узла появляется уровень " 1", в результате чего ключ 14 переводится в непроводящее соетояние.Второй...

Выходное устройство тестера для контроля интегральных схем

Загрузка...

Номер патента: 1674021

Опубликовано: 30.08.1991

Авторы: Белогуб, Бровко, Буцкий

МПК: G01R 31/319

Метки: выходное, интегральных, схем, тестера

...поступают от блоков 2 и 4 компенсации сигналы, зависящие от длительности и паузы формируемых формирователем 5 импульсов. При этом установка постоянных времени г 1 и т 2, соответствующих тепловым постоянным времени установления верхнего и нижнего уровней формируемых формирователем 5 выходных импульсов, осуществляется блоками 2 и 4 компенсации по входам "Установка т 1" и "Ус 1 ановка г 2", Включение блоков 2 и 4 производится по входу "Компенсация".На вход блока 2 через инвертор 3 и на вход блока 4 поступает тестовая последовательность, определяющая длительность импульсов и пауз выходного сигнала, формируемого формирователем 5,По входу "Режим" задается режим работы буферного усилителя 1, а именно с внутренней обратной связью; с внешней...