Патенты с меткой «двоичного»

Страница 10

Устройство для формирования двоичного кода

Загрузка...

Номер патента: 964699

Опубликовано: 07.10.1982

Авторы: Егорова, Ларионов, Павличенко

МПК: G08C 25/02

Метки: двоичного, кода, формирования

...с первым входом первого элемента И, генератор тактовых импульсов,первый выход которого соединен с вторым входом первого элемента И, введе"элемент ИЛИ,выход счетного триггера соединен с вхо-,дом регистра сдвига, второй выход кс-торотЬ соединен с первым входом вто"рого элемента И, выходы первого и второго элементов И соединены с входамиэлемента ИЛИ, выход которого соединенс выходом устройства.На чертеже представлено предложенное устройство.Устройство содержит регистр 1 сдвига, состоящий иэ поледоватедьно соединенных триггеров 2 -2 и(напримерТ-триггеров), счетный триггер 3, первый и второй элементы И 4 и 5, генератор 6 тактовыхимпульсов, элементИЛИ 7, выход 8 устройства. 40Регистр 1 сдвига предназначен длязаписи кода Грея и...

Преобразователь двоичного кода в двоично-десятичный код угловых единиц

Загрузка...

Номер патента: 970354

Опубликовано: 30.10.1982

Авторы: Кудряшов, Шишков

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, единиц, код, кода, угловых

...в тысячных делениях угломера, или код угла в радианах и долях радиана.Преобразователь работает следующим об разом.В начале цикла преобразования в двоичный счетчик 3 записывается преобразуемое число М, поступающее по входу 4, и производится обнуление регистра 7 и двоичнодесятичного счетчика 10 угловых единиц. После записи в двоичный счетчик 3 числа 1 х 1 дешифратор 5 разрешает прохождение импульсов генератора 1 через элемент И 2. Эти импульсы поступают на вычитающий(3) 5 10 15 20 25 Зо 35 40 45 5055 вход двоичного счетчика 3, уменьшая записанное в него число. После прохождения 1 х-го импульса двоичный счетчик 3 приходит в нулевое состояние и дешифратор 5 запрещает дальнейшее прохождение импульсов через элемент И 2. При этом на...

Устройство для контроля двухтактного двоичного счетчика

Загрузка...

Номер патента: 970375

Опубликовано: 30.10.1982

Автор: Рябуха

МПК: G06F 11/08

Метки: двоичного, двухтактного, счетчика

...Ч 23 ч 245 у 2467 У 246 (и), если и нечетно,246(и),если и четно,где 1,2 и - значения соответству- .ющих разрядов кода. 65 Буферные разряды предназначены для хранЕния предыдущего состояния счетчика,. а информационные разряды - для хранения очередного состояния счетчика.В начале работы состояние триггера 3 устанавливается равным значению признака четности кода состояния счетчика 1, содержащегося в информационных разрядах, Пусть для определей- ности после выполнения операции сложения или вычитания счетчик находится в 1-м состоянии. Тогда код 1-го состояния содержится в информационных разрядах счетчика и поступает на входы блока 4 коррекции, а состояние триггера 3 равно значению признака четности кода 1-го состояния,Рассмотрим работу...

Преобразователь двоичного кода в двухполярное напряжение

Загрузка...

Номер патента: 980274

Опубликовано: 07.12.1982

Авторы: Андреев, Братчиков, Симонова, Смирнов, Трусов

МПК: H03K 13/02

Метки: двоичного, двухполярное, кода, напряжение

...определяющих разрядность преобразователя, и разрешающего запись дополнительного двоичного 35кода, поступающего на информационныевходы триггеров разрядов. Выходы статических триггеров 4 соединены с первыми входами оптоэлектронных переключателей разрядов, осуществляющих 40гальваническое разделение, вторыевходы последних подсоединены к шинецифровой земли преобразователя, треть.".входы - к. выходу источника опорногонапряжения, выходы триггеров 4 подсоединены к управляющим входам разрядных переключателей 2 напряжения,выполненных на КМОП-ключах, вторыевходы переключателей подсоединенык выходу источника б опорного напряжения, а третьи входы разрядных переключателей - к шине преобразователя.Выходы. разрядных переключателейнапряжения соединены...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 980281

Опубликовано: 07.12.1982

Авторы: Бакуменко, Солодовников

МПК: H03K 13/20

Метки: временной, двоичного, интервал, кода

...установлен в нулевое состояние. Разрешающий потенциал с нулевого выходатриггера 12 ( фиг. 20 ) поступает напервый вход дополнительного элемента И 10 и на суммирующий управляющийвход реверсивного счетчика 8, кото 60 65 В момент совпадения сигналов на трех входах открывает элемент И б и на выход устройства проходит импульс с генератора 7 (фиг. 2 у ) в качестве импульса конца временного интервала. Этот же импульс поступает через дополнительный элемент И-НЕ рый осуществляет .суммирование импульсов, поступающих на его счетныйвход от генератора стабильной высокой частоты (фиг, 23), Реверсивныйсчетчик 8 обнуляется импульсами ге 5 нератора 4 эталонной частоты, которые поступают на вход сброса черезоткрытый дополнительный элемент И 10(,фиг, 2.) ....

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 983701

Опубликовано: 23.12.1982

Авторы: Болтков, Хлевной, Червяков

МПК: G06F 5/02

Метки: двоичного, классов, код, кода, остаточных, системы

...устройство использует сле дующий алгоритм перевода двоичного числа Х в код СОК по модулю Р Х = Хуип)Р = =Ак 2 в 06 Р +Ак) 2 вод Р+ + А 2 ) 2 + +А,1) 2 рюд Р 1+ 3 )И 1 одР(1), т. е. устройство, реалйзуюшее известный алгоритм, потребует 2 (К) тактов преобразования, где К - разрядность преобразуемого числа Х, Если выбранный модуль Р,; имеет разрядность ,И, то значение выбранного модуля лежит в пределах2 И +1 Р.2 (2) Рассмотрим первые (К - и + 1)2 тактов преобразования известного алгоритма (1).В= ( (А 2 улодР+А л )2 модР;+ ++Акм+2.) 2 ФодР +А )водР.(3),К-М так как преобразуется м старших разрядов числа Х. В виду того, что значение и старших разрядов преобразуемого числа Х всегда меньше выбранного модуля Р, то операции коррекции по...

Устройство для последовательного выделения единиц из разрядного двоичного кода

Загрузка...

Номер патента: 987616

Опубликовано: 07.01.1983

Авторы: Крылов, Полищук

МПК: G06F 5/02

Метки: выделения, двоичного, единиц, кода, последовательного, разрядного

...начинается с за. несения кода на регистр числа устройства. Поданное на вход устройства число может быть занесено на регистр числа либо в прямом коде, либо в инверсном, поэтому в процессе дальнейшей работы на выходе устройства формируются коды, содержащие только по одному единичному разряду, который соответствует либо выделенной единицы, либо выделенному нулю из кода по- данному на вход, Цикл выделения делится на такты. В первом такте происходит выделение крайней правойединицы из кода, записанного в регистр числа. В следующем такте происходитсброс разряда с выделенной единицейи выделение следующей крайней правойединицы видоизмененного кода, отличающегося от первоначального отсутствием крайней единицы и т.д. Весьцикл выделения состоит...

Преобразователь двоичного сигнала в балансный пятиуровневый сигнал

Загрузка...

Номер патента: 987832

Опубликовано: 07.01.1983

Автор: Тунев

МПК: H04L 3/02

Метки: балансный, двоичного, пятиуровневый, сигнал, сигнала

...фор мирует два сигнала у и у , последний образуется иэ сигнала у, задержкой на один тактовый интервал. В сигнале у, нет комбинаций значений, которые Далее предназначены для балансировки этого сигнала. В сигнале у не содержится серий из более чем трех нулевых значений посылок) подряд. Дешифратор 5 обнаруживает в сигнале у, полученном задержкой сигнала у на четыре тактовыхинтервала, небалансные комбинации Ц, которые ответственны за накоплением небаланса (фцифровой сующф), а также выдает значения весов 2 балансирующих кохбина-. 6 О ций, ранее запрещенных в сигнале у Каждой небалансной комбинации соответствует свЬя балансирующая комбинация противоположного зйака 1 веса ). Реверсивный счетчик б подсчи тывает "цифровую сумму" й сигнала у,...

Устройство для контроля двоичного кода на четность

Загрузка...

Номер патента: 989558

Опубликовано: 15.01.1983

Авторы: Медников, Сахно, Фролов

МПК: G06F 11/10

Метки: двоичного, кода, четность

...Поэтому элемент И-НЕ 2 открыт и на его выходе действует нулевой сигнал, который блокирует срабатывание элемента И 3 по первому входу.Предлагаемое устройство может ра 5 ботать в одном из двух режимов обмена данными с микропроцессором: в режиме "Запись" или в режиме "Чтение", В первом режиме устройство осуществляет контроль кодирования на четность принимаемой информации от микропроцессора, во втором - Оно производит кодирование на четность информации, выдаваемой от абонента в микропроцессор.Работа устройства в режиме "Записьн происходит следующим образом.В этом случае от микропроцессора на шины 15 и 17 поступают соответственно сигналы "Запись" и "Пуск", а на входы 19 и 21 соответственно ин-. Формационные и контрольные разряды...

Преобразователь двоичного кода угла в двоично-десятичный код градусов

Загрузка...

Номер патента: 993243

Опубликовано: 30.01.1983

Авторы: Киселев, Кузина

МПК: G06F 5/02

Метки: градусов, двоично-десятичный, двоичного, код, кода, угла

...в минус импульса И 14 переполнения в плюс поступление ТИ 11 запрещается, а в счетчике8 находится искоюаай .кодПри переполнении счетчика 1 вминус происходит отработка преобразователем.лишнего такта преобразования, коррекция которого производитсяпредварительно по И 19.Из описанного выше следует, чтодлительность цикла преобразования.может быть определена выражениемТаЪ Яф (4)Дительность цикла преобразованияпрототипа определяется выражениемФ %%иТпр -ф" 1 (6)Сравнивая (4) и (5), получаемоценкуи мт,е, для щт .- = з=Ъю. О)Таким образом, предлагаемое устройство обладает более высоким бйстродействием.формула изобретения501. Преобразователь двоичного кодаугла в двоично-десятичный код градусов, содержащий двоичный счетчик,счетчик коррекции,...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 993244

Опубликовано: 30.01.1983

Автор: Кулешов

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...кода находятся в нулевом состоянии, то на выходе 4 распре-делителя 3 импульсов появляется сигнал опроса следующих, например, четырех разрядов 2-2 щ двоичного кода. Если хотя быодин из опрашиваемых разрядов 2 -2 двоичного кода находится н единичном состоянии, то сигнал появляется на выходе распределителя импульсов и поступает на вход блока 11 формирователя последовательности импульсов и на вход н блока 16 управления.Тактовые импульсы с выхода Ъ распределителя импульсов поступает на нход Ъ формирователя 11 последовательности импульсов и далее на счетный вход счетчика 78 (фиг. 4 ) и на первые входы элементов И 85- И 89 группы, с помощью которых выделяются все пять состояний счетчика 78. Тактовые.импульсы с выходов элементов И 85-89...

Преобразователь последовательного двоичного кода в число импульсный код

Загрузка...

Номер патента: 993245

Опубликовано: 30.01.1983

Авторы: Гродецкий, Титов, Ульев

МПК: G06F 5/04

Метки: двоичного, импульсный, код, кода, последовательного, число

...работы все элементыпреобраэоватеЛя приводятся в исходное состояние (соответствующие цепина чертеже не показаны). Затемна информационный вход 2 начинаетподаваться преобразуемый код, начиная со старшего разряда, а на тактовий вход 1 - сопровождающие тактовые импульсы. По переднему фронтутактового импульса происходит сдвигкода, содержащегося в сдвиговомрегистре 3, а по заднему - запись 35кода с выхода регистра 3 в двоичныйсчетчик 4. Задний фронт тактовогоимпульса также поступает на первыйвход запуска генератора 5. Запуск .происходит в том случае если в дан Оный момент на информационном входе,соединенном с вторым входом запускагенератора 5, присутствует уровень,соответствующий логической ф 1 ф,т.е. в текущем разряде...

Устройство для изменения -разрядного двоичного числа на единицу

Загрузка...

Номер патента: 995089

Опубликовано: 07.02.1983

Автор: Чудов

МПК: G06F 7/50

Метки: двоичного, единицу, изменения, разрядного, числа

...прохождения сигналов во всехразрядах одинакова и равна времени прохождения сигнала через два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и через один элемент И.На чертеже представлена принципиальная схема устройства для измененияи-разрядного двоичного числа на единицу.Устройство содержит управляющий рход 1, вход 2 переключения реверса, п элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 3, и элементов И 4, идополнительных элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 5. Первые входы каждого 1(= 1+1) элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 и каждого 1(1 = 1-и) элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 соединены с ) разрядом а входного числа; вто" рой вход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3 соединен с первыми входами 1 иэлементов И 4 и подключен к управляющему входу 1, а вход 2 переключения реверса соединен с вторыми...

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 997038

Опубликовано: 15.02.1983

Авторы: Зуб, Свирин, Стан

МПК: G06F 11/10

Метки: двоичного, кода, параллельного, четность

...ко вторым входам элементов И 3 и 6, первые входы которых соединены с синхронизирующим входом 13 устройства, а выходы соответственно с синхрониэирующими входами триггеров 2 и 5.Установочный вход 14, имеющийпотенциал логического О, соединен сустановочными входами триггера 2 идополнительного триггера 5 стараегоразряда 14 регистра.Выход -элемента ИЛИ 4 предыдущегоразряда соединен с установочным входом триггера 2 последующего разряда.Выход элемента ИЛИ 4 младшего разряда р1 соединен со вторым входом первогоэлемента И 8. Выход дополнительного.элемента ИЛИ 7 предыдущего разряда соединен с установочным входом дополнительного триггера 5 последующегоразряда Выход дополнительного элемента ИЛИ 7 младшего разряда соединен с третьим...

Преобразователь отраженного двоичного кода в позиционный двоичный код и обратно

Загрузка...

Номер патента: 999039

Опубликовано: 23.02.1983

Авторы: Голоколос, Карлюка

МПК: G06F 5/02

Метки: двоичного, двоичный, код, кода, обратно, отраженного, позиционный

...двенадцати)в позиционный двоичный код, При поступлении.исходного кода 1010 в стар-.шем и во втором разрядах регистра.1 .триггеры 2 установятся в единичноесостояние, и в регистре будет записаиисходный вал. Единичный потенциал,поступивший на вход старшего разряда,вызовет появление на выходе элементаИ 3 единичного потенциала, который,поступив на другой вход полусумматора б второго разряда, приведет к еесрабатыванию, так как на первом еевходе присутствует нулевой потенциалсо входа М, Полусумматор 6 первогоразряда не срабатывает, так как цаего входах присутствует четное числоединиц, Через время й,после подачиисходного кода на стробирующий вход8 подается нулевой поетнциал, закрывающий элементы, И 4 по первому входу.Единичный потенциал с...

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 999057

Опубликовано: 23.02.1983

Авторы: Матвиенко, Мельников, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/10

Метки: двоичного, кода, параллельного, четность

...регистра и остаетсядо тех пор, пока не будет проверенвесь код. Это позволяет подавать всхему тактовые импульсы, управлятьсчетчиком через одновибратор 18, который срабатывает при отсутствиисигнала на управляющем входе, и вы-,дачей конечного результата через одновибратор 20 и элементы И 8 и . По окончании проверки 1-го кодана выходе элемента ИЛИ 22 появляетсянулевой сигнал и одновибратор 20вырабатывает импульсы, по которымсчетчик 1:5 переводится в первое сос-.7 999057 8тояние и код из канала поступает на пает на входы регистра 1 черезгруп-,регистр кода. Элемент НЕ 17 предназ- пу элементов И 11 и записываетсяначен для того, чтобы при отсутствии в нем,информации в регистре 1 исключить Пусть, например, в регистр 13 зазапись информации в...

Способ демодуляции синхронного двоичного частотно манипулированного сигнала

Загрузка...

Номер патента: 999174

Опубликовано: 23.02.1983

Авторы: Баев, Генин

МПК: H04L 27/14

Метки: двоичного, демодуляции, манипулированного, сигнала, синхронного, частотно

...с ожидаемыми границами информационных посылокчастотно-.манипулированного сигнала, из,которого сформированы импульсы нульпереходов, а импульсы второй сериинесколько опережают импульсы первойсерии. На вход блока 7 формированиятактового сигнала может подаваться,например, отдельно, передаваемый синхросигнал или входной частотно-манипулированный сигнал или сигнал с выхода преобразователя 6 входного сигнала.В начале каждого такта (периода тактового колебания) импульс первой серии Иобнуляет счетчик 1 импульсов и триггер4, после чего потенциал с выхода, счетчика 1 импульсов устанавливает или удерживает счетчики 2 и 3 импульсов в нулевом состоянии. Обнудяющий потенциал Зона выходе счетчика 1 импульсов сохраняется до поступления на его...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 1001079

Опубликовано: 28.02.1983

Авторы: Болтков, Хлевной, Червяков

МПК: G06F 5/02

Метки: двоичного, классов, код, кода, остаточных, системы

...блока умножения и в этом состоянии останется до конца преобразования. При этом содержимое первого такта преобразования через коммутаторы 6 и 7 поступает на блок 2 умножения, результат умножения суммируется сумматором 3 по модулю Р со значением ( к-я -1)-го разряда преобразуемого числа Х, По окончании переходных процессов управляющий сигнал, поданный по входу 11, разрешает запись результата операции в дополнительный регистр 5. Таким образом, во втором такте выполняются операции Х=(Х 2.еО 4 Р+А к +)иод.Р,В третьем также осуществляетсясдвиг содержимого входного регистра1 на один разряд влево, коммутатор6 подключает выходы дополнительногорегистра 5 к второй группе входомкоммутатора 7, результат второготакта умножается блоком 2...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1001460

Опубликовано: 28.02.1983

Авторы: Волонкин, Гордюшкин, Орлова

МПК: H03K 13/03

Метки: временной, двоичного, интервал, кода

...эталонной частоты (фиг.2, г).Импульсы заполнения с выхода кольцевого регистра (фиг.2, д) поступаютна вход счетчика 5. После прохождения М-го импульса с кольцевого регистра все триггеры счетчика 5 устанавливаются в состояние "1", при этомблок б сравнения формирует сигнал,фиг,2, е ), поступающий на вход элемента 7 совпадения. На второй входэлемента 7 совпадения подаются импульсы с кольцевого регистра 3, Вмомент совпадения этих сигналов по- З 0является импульс с выхода элемента7 (фиг 2, ж), триггер 8 устанавливается в единичное состояние (фиг.2,з)и разрешает прохождение на выход устройства через элемент 9 совпадения 35следующего ( М + 1) импульса с кольцевого регистра в качестве импульсаконца временного интервала (фиг,2,и).Этот же импульс...

Преобразователь двоичного кода в код с весовыми коэффициентами 1 и -1 и обратно

Загрузка...

Номер патента: 1007097

Опубликовано: 23.03.1983

Авторы: Балюк, Выжиковски, Каневский

МПК: G06F 5/02

Метки: весовыми, двоичного, код, кода, коэффициентами, обратно

...осуществляет преобразование Ф 1 -разрядногочисла со знаком, представленного в си-стеме счисления с цифрами О и 1 в прямом коде А(а а а а ЗН 91 ОЯ " О0 в его представление по модулю М=2+1 в системе счисления с цифрами - 1 и 1,зньь" оПри выполнении прямого преобразования возможны следующие случаи.1. Если число А ямяется нечетным и положительным, т.е. сто = 1, 05 = О, то 6: Д+"-" Ъ =О (1) 2 Зн Д+(2 -1)-М А 1-О (2)2 ЩВ-А+г"-2 фЬн=ц И) а= 1, то 4, Если сФ(ф= Оэ 5. Если А = Оф т.е.сааб 1 Офйп-Оф , 00=0, то, не преобразуя мантиссы, принимается ЬЗ=О.15Примеры использования выражений (1), . (2),:(3), (4) для выполнения прямого преобразования (при условии, что в системе счисления с цифрами -1 и 1 цифра 1 кодируется как 1, а цифра (-1) - как О)...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 1012237

Опубликовано: 15.04.1983

Авторы: Литвинов, Червяков, Шамардинов

МПК: G06F 5/02

Метки: двоичного, классов, код, кода, остаточных, системы

...умножения промежуточного результата, выходы которого соединены с входами выходного сумматораи корректирующего сумматора, входкоторого соединен через блок умножения старшего разряда с выходом последнего старшего разряда входного регистра, выход младшего разряда кото 30рого соединен с входом выходногосумматора Г 2.Недостаток устройства - большойобъем оборудования,Цель изобретения - уменьшение объе- З 5ма оборудования.Поставленная цель достигаетсятем, что преобразователь двоичногокода в код системы остаточных классов, содержащий входной регистр, 40вход которого является входом устройства, содержит двоичный сумматор,формирователь сигнала записи, выход"ной сдвиговый регистр, выход которого является выходом преобразователя, 45вход сдвига...

Устройство для контроля двоичного кода на нечетность

Загрузка...

Номер патента: 1012261

Опубликовано: 15.04.1983

Авторы: Мельников, Ямнов

МПК: G06F 11/10

Метки: двоичного, кода, нечетность

...3 сдвига, второй элемент ИЛИ 4, триггер 5, неполный дешифратор 6, первый элемент НЕ 7 триггер 8 фиксации сдвига, второй элемент И 9, третий элемент И 10; одновибратор 11, третий элемент ИЛИ 12, второй элемент НЕ 13, элемент задержки ,14, четвертый и пятый элементы И 15и 16 соответственно, четвертый элемент ИЛИ 17, информационные входы устройства 18, вход тактовых импульсов 19, выхода устройства 20.Выходы регистра 3 сдвига соединены с входами неполного дешифратора 6, единичные выходы регистра 3 сдвига соединены с входами третьего элемента ИЛИ 12, выход третьего элемента ИЛИ 12 соединен с входом второго элемента НЕ 13 и вторым входом первого элемента И 2, выход второго элемента НЕ 13 соединен с входами установки в нуль триггера 5 и...

Декодер двоичного кода

Загрузка...

Номер патента: 1012450

Опубликовано: 15.04.1983

Автор: Бесперстов

МПК: H03M 13/51, H04L 17/30

Метки: двоичного, декодер, кода

...вероятного вектора ошибок,Определяется вектор ошибок по наиболее надежным символам, т.е. среди символов выбирают наиболее надежные, составляющие так называемый информационный набор, По информационному набору можно однозначно определить кодовую комбинацию, а следовательно, и вектор ошибок, так как он равен разности между приняоой и-разрядной комбинацией и кодовой комбинацией, определенной по М наиболее надежным символам.Это соответствует решению системы уравнений Н.Е=В, где Н - проверочная матрица кода; В - синдром принятой комбинации, т.е, результат де 1 ления этой комбинации на обраэуюц 1 ий многочлен кода, Е - неизвестный вектор ошибок. Здесь Н и В известны и надо найти Е. Эта система уравнений имеет и неизвестных и и- уравнений....

Разряд двоичного последовательного счетчика

Загрузка...

Номер патента: 1014151

Опубликовано: 23.04.1983

Авторы: Коробков, Коробкова, Лебеденко, Фурманов

МПК: H03K 21/00

Метки: двоичного, последовательного, разряд, счетчика

...входные шины 3 и 4, структуры 1-1 - 1-3 И элемента 1 НЕ, И-ИЛИ, структуры 2-1 - 2-3 И элемента 2 НЕ, И-ИЛИ.Входная шина 3 соединена с прямым входом структуры 1-1 И, инверсными входами структур 1-2, 2-1 И и с первым прямым входом структуры 2-2 И, второй прямой вход которой соединен с первым прямым входом структуры 2-3 И, с выходом элемента 2 НЕ, И-ИЛИ и с инверсным входомструктуры 1-1 И элемента 1 НЕ, И-ИЛИ,выход которого соединен с прямымивходами структур 1;2, 2-1 и 1-3 И,инверсный вход последней из которыхсоединен с вторым прямым входомструктуры 2-3 и с входной шиной 4.Входные шины 3 и 4 соединены соответственно с выходами элементов 2 и 1 НЕ, И-ИЛИ предыдущего разряда последовательного счетчика.В разряде элементы 1 и 2 НЕ, И-ИЛИ...

Устройство для последовательного выделения единиц из разрядного двоичного кода

Загрузка...

Номер патента: 1022151

Опубликовано: 07.06.1983

Авторы: Витер, Гурьянов, Кравченко, Мищенко, Рылеев

МПК: G06F 7/06

Метки: выделения, двоичного, единиц, кода, последовательного, разрядного

...единиц соединен с первым входом 45второго элемента И 1-го блока выделения единиц, выход которого соединен с.единичным входом соответствующего триг-,гера регистра, каждый блок выделения единиц ,содержит элемейт НЕ, причем первый вход 5 Оэлемента ИЛИ 1-го блока выделения еди.ниц, кпоме певвого, соединен с выходомэлемента ИЛИ ( -1)-го бпока выделенйяединиц и через соответствующий элемейтНЕ с вторым входом втрого элемента И4 551 го блока выделения единиц, первый,вход элемента ИЛИ первого блока выделения единиц соединен с входом параши"вания разрядности.устройства и через соответствующий элемент НЕ с вторымвходом второго элемента И 1-го блокавыделения единйц - с тактовым входомустройства,.выход и второй вход первогоэлемента И-го блока...

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 1023334

Опубликовано: 15.06.1983

Автор: Зуб

МПК: G06F 11/10

Метки: двоичного, кода, параллельного, четность

...элемента И является вторым управляющим выходом устройства.Введение дополнительных триггеров четности и вторых дополнительных,. элементов И позволяет расширить функциональные возможности устройства за счет преобразования кода Грея в позиционный двоичный код.На чертеже представлена схема предлагаемогоустройства при п=4,В состав устройства входят регистр сдвига 1 с разрядами 1-1,1-2,1-3,1-4, в каждый из которых входят триггеры 2, первый дополнительный элемент И 3 и элемент ИЛИ 4, элемент И 5, триггер 6 четности, группа вторых дополнительных элементов И 7,8 и 9, группа триггеров 10,11 и 12, синхрони" зирующий вход 13 устройства и вход 14 сигнала логического нуля устройства, элемент задержки 15 и элемент И 16, первый и второй управляющие...

Преобразователь двоичного кода в частоту следования импульсов

Загрузка...

Номер патента: 1023653

Опубликовано: 15.06.1983

Авторы: Запорожец, Крупышев, Сапожников

МПК: H03K 13/20

Метки: двоичного, импульсов, кода, следования, частоту

...к выходам инФормационных и знаковых разрядов регистра сдвига, информационные выходы - к соответствующим кодовым, входам первого двоичного умножителя,,а выходы знаковых разрядов - к соответствующим входам дешифратора знака,. выход которого соединен с управляющим входом коммутатора, при этом частотный выход первого двоичного умножителя соединен с первым входом вычитающегоблока и первым входом коммутатора, второй вход ко торого подключен к выходу вычитающе" го блока, второй вход которого соеди- нен с выходом генератора таковых импульсов, причем выход коммутатора подключен к частотному входу второ го двоичного умножителя, кодовые входы которого соединены с выходами датчика масштабных коэффициентов, а частотный выход - к выходной...

Четырехразрядный преобразователь двоичного кода в двоично десятичный

Загрузка...

Номер патента: 1024901

Опубликовано: 23.06.1983

Автор: Подгузов

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, кода, четырехразрядный

...содержащий шестнадцать элементов И-НБ 2 .Недостаток данного преобразователя - большой объем аппаратуры и низкая экономичность. 30Целью изобретения является упрощение преобразователя и повышение его экономичностиПоставленная цель достигается тем, что в четырехразрядный преоб разователь двоичного кода в двоично-десятичный, содержащий семь элементов И-НЕ, причем входы первого и . третьего разрядов преобразователя соединены соответственно с первыми 4 О входами первого и второго элементов И-НЕ, выходы которых соединены с входами третьего элемента И-НЕ, вы-, ход которого является выходом третье.го разряда преобразователя, входчетвертого разряда которого соединен с вторым входом первого элемента И-НЕ, введены первый и второй элементы 2...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1035793

Опубликовано: 15.08.1983

Авторы: Волошаненко, Кобайло, Кузьмич, Якубенко

МПК: H03K 13/03

Метки: временной, двоичного, интервал, кода

...подключена кземляной шине, вторая - к выходу второго ключа 8, входу третьего ключа10 и входу компаратора 12. Компаратор 15настроен на нулевой порог срабаты.вания и при превьааении напряжениемиа его. выходе нулевого уровня меняетна выходе состояние логической "1"на логический О и удерживает это 2 Осостояние дотех .пор, пока напряжениена его входе опять не упадет до нуле.вого уровня. При достижении нулевогоуровня на входе компаратора на еговыходе устанавливается состояниелогической "1 ф. Компаратор построенна интегральной микросхеме К 554 САХА.Триггер,14 Ю -типа, его первый вход установка в 1 ф, второй вход - сбросв 0" выход - .прямой.Рассмотрим функционирование устройства при двух различных длительностяхзондирующих импульсов- дри Тс...

Устройство для последовательного выделения нулей из разрядного двоичного кода

Загрузка...

Номер патента: 1037245

Опубликовано: 23.08.1983

Авторы: Витер, Гурьянов, Мищенко, Терешко

МПК: G06F 7/06

Метки: «нулей», выделения, двоичного, кода, последовательного, разрядного

...введены группа элементов И и группа элементов ИЛИ, первыевходы которых соединены с соответствуюцими информационными входамиустройства, второй вход каждогоэлемента ИЛИ группы соединен с прямым выходом триггера соответственно разряда регистра, выход каждогоэлемента ИЛИ группы соединен с входом соответствуюцего элемента НЕгруппы, выходы элементов НЕ группы 40соединены с первыми входами соответствующих элементов И группы, выходкаждого элемента ИЛИ группы соединен с соответствующими входами всехпоследующих элементов И группы, тактовый вход устройства соединен с соответствующим входом каждого элемента И группы, выход каждого элемента И группы соединен с единичным входом триггера одноименного разОряда регистра и с...