Патенты с меткой «двоичного»

Страница 15

Преобразователь двоичного кода в уплотненный код

Загрузка...

Номер патента: 1365357

Опубликовано: 07.01.1988

Автор: Сорокин

МПК: H03M 7/00

Метки: двоичного, код, кода, уплотненный

...в том,ходного кода и подачи на управляющий вход преобразователя единичногосигнала начинается преобразованиеисходного кода. Временное описаниеработы .преобразователя должно проводиться с учетом отношения временисрабатывания триггера 2 по счетномувходу и времени срабатывания цепочки, состоящей из элемента И 3 и триггера 2 при его установке по Б-входу.Состояние триггеров 2 рассмотрим через интервалы времени й 1, равныесумме времен срабатывания элемента.И 3 и триггера 2 по Б-входу. Дляопределенности примем, что этот интервал в два раза меньше временисрабатывания триггера 2 по счетному входу, Интервал ь 1 рассматриваемкак длительность такта работы преобразователя. Состояние триггеров 2 в65357 5 10 15 2025 30 35 3 130,17 такты, разделенные...

Преобразователь последовательного двоичного кода в число импульсный код

Загрузка...

Номер патента: 1367163

Опубликовано: 15.01.1988

Авторы: Алексеева, Простаков

МПК: H03M 9/00

Метки: двоичного, импульсный, код, кода, последовательного, число

...приходящие по входу 10 на тактируемый С-вход регистра 5, записывают входной код в регистр 5, причем положительное число записывается в регистр 5 в виде обратного кода, а 40 отрицательное число - в виде дополнительного. Импульсом по входу 11 записи, который приходит после и-го тактового импульса на Ч-вход счетчика 7, кОД с Я-Выходов сДВиГОВОГО ре гистра 5 параллельно переписывается в счетчик 7, по входу запускается генератор 3 импульсов и добавляется единица в счетчик 7 с помощью элементов И 1, задержки 4 и ИЛИ 6, если элемент И 1 открыт по второму входу, т.е, на входе 8 знака уровень, соответствующий "1", Добавление единицы к содержимому счетчика 7 происходит,если на входе преобразователя код по-, 55 ложительного числа, при этом...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1368993

Опубликовано: 23.01.1988

Авторы: Кашаев, Клименко

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...7, т,е, подготовка преобразователя к преобразованию записанного К-разрядного кода числа, Одновременно тем же положительным потенциалом с выхода мультиплекора 9 открывается элемент И 2, и оследовательность импульсов постуает на делители 3 и 4 частоты, Имульсы с выхода делителя 3 частоты оступают в двоичный счетчик 6, раотающий на вычитание, а выходные имульсы делителя 4 частоты - на двочно-десятичный счетчик 5, работаю 40й на сложение, Поскольку коэффицинты делителей 3 и 4 частоты выбраы так, что отношения их равняются тношению весов единиц младших разядов двоичного и двоично-десятичноо счетчиков соответственно, в момент45 кончания преобразования на выходах 7 преобразователя зафиксируется воично-десятичный код числа,...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1368994

Опубликовано: 23.01.1988

Авторы: Кашаев, Клименко

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...функционирует следующим образам,В исходном состоянии работа первого 1 и второго 2 генераторов импульсов запрещена низким потенциалом свыхода дешифратора 5 нуля, В двоичном счетчике 4 в е разряды находятся Р 10 Г 2 А 2 = А 2 --Р 2 Р 1тогда Р 1 Р 10Р 2Р 2 Изобретение относится к автоматике и вычислительной технике и можетбыть использовано для преобраэователдвоичного кода в двоична-десятичный,Цель изобретения - расширение класа решаемых задач эа счет обеспечениявозможности изменения разрядностивходного кода и веса его младшегоразряда, а также уменьшение временипреобразования,На фиг. 1 изображена функциональная схема преобразователя када; нафиг, 2 - генератор импульсов, управляемый кодом.Преобразователь кода (фиг. 1) содержит первый 1 и...

Преобразователь двоичного кода в трехпозиционный код

Загрузка...

Номер патента: 1368996

Опубликовано: 23.01.1988

Авторы: Крекмански, Порохов, Радев

МПК: H03M 13/51

Метки: двоичного, код, кода, трехпозиционный

...инвертора 25 поступают (фиг. Эж) на первый вход первого элемента И-НЕ 27,суммируются с импульсами иа втором 15 ходе -(фиг, Зе) и каждый фронт суммарной последовательности импульсов(фиг, Эз) изменяет уровень напряжения на выходе первого триггера 31,что приводит к формированию ОТБС(фиг, Зи).Баланс ОТБС при передаче " 1"обеспечивается следующим образом.В момент появления любой троичной" 1" на выходе второго инвертора 26 25 (фиг. Зб) уровень ОТБС (фиг. Эи)записывается в четвертый триггер 34и сравнивается с текущими уровнямиОТБС на инверсном выходе первоготриггера 31 (фиг. Эл). Результат этого сравнения на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 30 (фиг. Зм) подаетсяна один иэ входов третьего элементаИ-НЕ 29. В том случае, если при передаче очередной...

Способ передачи и приема -разрядного двоичного кода

Загрузка...

Номер патента: 1374270

Опубликовано: 15.02.1988

Авторы: Горепекин, Клименко, Плаксин

МПК: G08C 19/28

Метки: двоичного, кода, передачи, приема, разрядного

...следующим образом.Контроллер 1 (фиг. 2) генерируетсинхронизирующую и информационную последовательности (синхросигналы Еи восьмиразрядные сигналы С,С ),причем каждый импульс информационногосигнала имеет длительность, равнуюсуммарной длительности импульса ипаузы синхросигнала,Разделяют импульсы и-разрядногоинформациОнного сигнала на две равные части, причем первую часть сигнала передают во время паузы синхросигнала, вторую - во время импульса синхросигнала и/2 проводам линии связи,синхронизирующая последовательность Е30 передачи составляет и/2+1 по сравнению с п+1 проводами в прототипе, где и - четное число проводов, что дает преимущество при передаче сигналов на большие расстояния. Экономический 35эффект предлагаемого способа...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1376243

Опубликовано: 23.02.1988

Авторы: Редько, Судаков, Тюляков

МПК: H03M 5/08

Метки: временной, двоичного, интервал, кода

...длительности импульсовпрямого кода и задержки импульсов напервом выходе обеспечивает надежнуюзапись кода в блок 4.Счетчик 8 подсчитывает число импульсов на первом выходе формирователя 11, т,е. число пришедших разря-.дов кода. Как только на блок 4 поступает последний разряд кода, на выходе счетчика 8 появляется логическая"1", которая несет информацию о том,что все разряды кода записались вблок 4, Этот сигнал подается на входформирователя 9, на выходе которого,аналогично формирователю 10, формируется импульс причем фронт и срезэтого импульса привязаны к срезу импульсов генератора 3.Импульс с выхода формирователя 9подается на вход записи счетчика 5,при этом параллельный код, сформированный на выходах блока 4, записывается в счетчик 5,...

Устройство для передачи двоичного сигнала

Загрузка...

Номер патента: 1376261

Опубликовано: 23.02.1988

Авторы: Гриднев, Шувалов, Шульга

МПК: H04L 25/38

Метки: двоичного, передачи, сигнала

...посыпок сигнала (фиг, 2 в) в регенераторе 5 происходит тогда, когда в указанный момент при приеме ненулевой посылки сигнала (фиг. 2 в) эта посылка за счет влияния помехи (в частности, теплового шума) уменьшается по абсолютному значению до величины, меньшей половины своей неискаженной амплитуды, или же когда в указанный момент при приеме нулевой посылки значение помехи превышает половину амплитуды неискаженной ненулевой посылки. Сигнал (мендр) тактовой частоты (фиг. 2 г) выделяется из сигнала (фиг. 2 в) в самом регенераторе 5, причем меандр (фиг. 2 г) сфазирован таким образом, что его. положительные перепады происходят в серединах тактовых интервалов сигнала (фиг. 2 в). Сигнал (фиг. 2 г) используется также в синхронном триггере...

Преобразователь двоичного кода в двоично-десятичный код угловых единиц

Загрузка...

Номер патента: 1383505

Опубликовано: 23.03.1988

Авторы: Бобров, Домрачев, Подолян

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, единиц, код, кода, угловых

...эквивалентный входномукоду. При этом в регистре 16 формируется два равряда кода П.По третьему, четвертому и т.д. импульсам определяются октант, шестнадцатая и т.д. части полного угла,в которых находится значение определяемого .угла. При этом на выходахП и Е постоянного запоминающего устройства 15 формируются коды, хранящиеся по адресам, соответствующимуказанным долям полного угла в двоичном и двоично-десятичном кодах.Практически нет необходимостив количестве разрядов, определяемыхпоследовательным приближением, большим четырех, поэтому целесообразнодля управления переходом к следящемурежиму работы воспользоваться выходом третьего разряда Я счетчика 17, 25По приходу с тактового входа 12 пятого тактового импульса на выходесчетчика 17...

Преобразователь двоичного кода в числоимпульсный код

Загрузка...

Номер патента: 1383513

Опубликовано: 23.03.1988

Авторы: Булавенко, Петрова

МПК: H04M 1/26

Метки: двоичного, код, кода, числоимпульсный

...Тактовые импульсыпоступают на вход делителя 7 частоты,который формирует импульсы пониженной частоты, поступающие на выход 11преобразователя и на вычитающийвход счетчика 1,Когда количество импульсов, переданное на выход 11, достигает величины, соответствующей двоичному коду,записанному в счетчик 1, на всех выходах счетчика 1 появляются нули, ана выходе дешифратора 2 нулясигнал, который производит сброспо С-входу триггера 5 в исходноесостояние, так как на его 0-входеприсутствует логический нуль. Приэтом нулевой сигнал, снимаемый спрямого выхода триггера 5, дает за-прет делителю 7 выдавать импульсына выход 11 преобразователя,а элемент И-НЕ 4 получает сигнал разрешения с инверсного выхода триггера5 на прохождение тактовой частотына...

Четырехразрядный преобразователь двоичного кода в циклический код грея

Загрузка...

Номер патента: 1388993

Опубликовано: 15.04.1988

Авторы: Зотов, Маслов, Рогозов, Самойлов

МПК: H03M 7/00

Метки: грея, двоичного, код, кода, циклический, четырехразрядный

...(два дискрета тока), поэтому вбазу транзистора 12 из базы транзисторов 6 и 13 отбираются значениятока, равные двум дискретам. Поэтому транзистор 6 закрывается и черезпереинжектирующий транзистор 9 в базу транзистора 13 инжектируется двадискретных тока, который в сумме с0,5 дискретами тока, инжектируемымитранзистором 11, обеспечивает порогсрабатывания порогового детектора13 на уровне 2,5 дискрета тока. Следовательно, в базу транзистора 13инжектируется 2,5 дискрета тока, аотбирается через коллекторы транзисторов 2,3 два дискрета, поэтому транзистор 13 открывается и на выхоцнойшине В, присутствует сигнал низкогологического уровня,Так как А =1, а Аз= О, то транзистор 7 открыт, отбирая в свой кол"лектор эмиттерный ток транзистора10, а...

Преобразователь двоичного кода в двоично-десятичный код угловых единиц

Загрузка...

Номер патента: 1396280

Опубликовано: 15.05.1988

Автор: Барсегян

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, единиц, код, кода, угловых

...счетчика 10. Сигнал переноса, возникающий на выходе сумматора 6, через некоторое число тактов заполнения сумматора 6 разрешает прохождение импульсов через элемент И 9 на суммирующий вход двоично-десятичного счетчика О. В то же время с поступлением каждого импульса генератора с выхода элемента И 2 на вход вычитания младших разрядов двоичного счетчика 3 код на выходе младших разрядов счет-чика 3 уменьшается на единицу, После прохождения импульсов младшие разряды регистра-счетчика 3 приходят в нулевое состояние и первым выходом дешифратора 5 снимается разрешение на входе и элементе. И 2. Этим завершается преобразование кода младших разрядов входного числа в унитарный код - число импульсов И,1, умножение его на константу С и...

Устройство для моделирования двоичного канала связи

Загрузка...

Номер патента: 1397932

Опубликовано: 23.05.1988

Автор: Анишин

МПК: G06N 7/08

Метки: двоичного, канала, моделирования, связи

...обеспечивается за счет использования импульсов генератора 1, определяющего тактовую частоту источника двоичной информации, подлежащей передаче по имитируемому каналу связиИмпульсы генератора 1 (фиг,2 а) поступают на входы вероятностных пе" рекюпочателей. Каждый импульс генератора, 1 с вероятностью Р, появляется на первом выходе (фиг.26), гце Р,й= Х, 2 - условная вероятность появле-. ния ошибки, заданная ш-разрядным двоичным кодом Х регистра 4, и с вероятностью (1-Р,) на втором выходе вероятностного переключателя 2 (фиг.2 в). На прямом выходе триггера б формируются двоичные символы искажающей последовательности (фиг,2 г), синхронные информационной последовательности.Одновременно каждый импульс гене - ратора 1 с...

Устройство для двоичного деления

Загрузка...

Номер патента: 1399727

Опубликовано: 30.05.1988

Авторы: Горштейн, Ким, Пивненко, Сигалов

МПК: G06F 7/52

Метки: двоичного, деления

...вход устройства подключен к инФормационному входу регистра делителя, упранляюннй вход и первый, второй информационные входы блока коммутации кратных подключены к выходам регистра сигналов выбора кратного, регистра делителя и регистра остатка соотнетственно, первый и второй выходы блока коммутации кратных подключены соответственно к входам первого и второго слагаемых сумматора остатка, выход знака которого подключен к первому информационному входу Формирователя частного, выход суммы сумматора остатка подключен к первому информационному входу регистра остатка, выход Формирователя частного подключен к информационному входу регистра частного, выход которого янляется выходом устройства, первый вход Формирователя усеченного остатка...

Преобразователь двоичного кода в код многосегментного индикатора

Загрузка...

Номер патента: 1399892

Опубликовано: 30.05.1988

Авторы: Ковшов, Пурцеладзе, Тавадзе

МПК: H03M 7/12

Метки: двоичного, индикатора, код, кода, многосегментного

...подаче на входы устройства кода 4.1 должны индицироваться сегменты д, е, 1, 1, р+7.13+714,которое означает, что сегмент ц индицируется при подаче на входы устройства кодовых комбинаций 100.0010,100.011, 100.0101 и т.д.Преобразователь может быть построен и на основе использования уравнения ложности, под которым понимается логическая функция, принимающаязначение, равное нулю при неиндицируемых состояниях сегмента,Для сегмента д может быть составлено н соответствии с табл.1 следующее уравнение ложности;р(а) = 4.1+4,4+4,9+4.10+5,3+ (2)+5,4+5 . 8+5, 9+5 . 10+6. 12+7, 6+7, 10+7 . 12,Уравнение (2) означает, что сегмент ц не индицируется при подачена входы устройства кодовых комбинаций 100,0001, 100.0100, 1001.1001 ит.д., а н остальных случаях...

Устройство для контроля количества единиц двоичного кода по модулю к

Загрузка...

Номер патента: 1401461

Опубликовано: 07.06.1988

Авторы: Музыченко, Новиков, Рыжевнин, Шлыков

МПК: H03M 13/47

Метки: двоичного, единиц, кода, количества, модулю

...- на вычитающий входсчетчика 5 чо модулю К. При этомкаждый раз к содержимому блока подсчета единиц по модулю К группы бприбавляется, а от содержимого счетчика 5 по модулю К отнимается единица. Работа продолжается таким образом до обнуления блока 6 подсчетаединиц по модулю К. В течение всеговремени работы блока 6 подсчета еди"ниц по модулю К он нулевым логическим сигналом на своем первом выходеблокируетпрохождение тактовых импульсов на выходы элементов И 7 +,31401 7, . Пусть к началу процесса обнуления в блок 6 был записан код числа щпо модулю К, где щ- число1единиц в группе входных информацион 5 ных щин 10. При этом за время его1 собнуления на вычитающий вход счетчика по модулю К 5 поступает К-(щ)щодК импульсов. В результате от его...

Устройство для контроля количества единиц двоичного кода по модулю к

Загрузка...

Номер патента: 1401464

Опубликовано: 07.06.1988

Автор: Музыченко

МПК: G06F 11/10

Метки: двоичного, единиц, кода, количества, модулю

...б, то он продолжается до завершения, при этом тактовые импульсы на входы элемента ИЛИ 5 не поступают, Далее аналогичным образом обнуляются блоки 13,1 остальных узлов 9.При обнулении всех блоков 6 и 13 40 на всех входах элемента И 8 оказываются единичные логические сигналы, что вызывает на выходе 12 единичный логический сигнал, свидетельствующий об окончании цикла работы устройства. 45 Результат снимается с выходов счетчика 4 по модулю К на выходы 11 устройства.Описание работы относится к случаю, когда узел 9 выполнен по схеме фиг;2, 50 При выполнении узлов 9 по схеме фиг.1 работа происходит следующим образом,Сначала преобразователь 2 преобразует входной код в последовательности импульсов на информационных выходах каналов. Эти...

Цифровой фильтр двоичного сигнала

Загрузка...

Номер патента: 1415430

Опубликовано: 07.08.1988

Авторы: Брылев, Ярыч

МПК: H03H 17/00

Метки: двоичного, сигнала, фильтр, цифровой

...состояние, передавая на ныход циФрового фильтра двоичного сигнала значение логической единицы. Приход помехи или пачки помех типа пПропадание импульса" в этот момент приводит лишь к временному изменению комбинации на и выходах реверсинного счетчика 3, а выходной сигнал остается без изменения, Наличие сигнала логической единицы на входе цифроного фильтра двоичного сигнала и высокого потенциала на и разрядах реверсивного счетчика 3 приводит к появлению высокого потенциала на выходах первого 4 и второго 6 .элементов И,элемента ИЛИ 2, на входе переноса реверсивного счетчика 3, что блокирует счет тактовых импульсон в направлении сложения.Если потенциал сигнала на входе цифрового фильтра двоичного сигнала меняется от логической единицы...

Устройство для вычисления остатка по модулю от двоичного числа

Загрузка...

Номер патента: 1417192

Опубликовано: 15.08.1988

Авторы: Акулинчев, Хлевной

МПК: H03M 7/18

Метки: вычисления, двоичного, модулю, остатка, числа

...коммутатора 9, Содержимое регистров 6 и 7 произвольно.На первом такте число А, определяемое ш старшими разрядами преобразуемого числа Х, преобразуются блоком 2 в остаток В по модулю Р.Аналогично на выходе блока 3 получается остаток В 1, от числа А, по модулю Р. Значение числа В через коммутатор 8 поступает на вход блока 4 где оно умножается на константу Р по модулю Р и складывается с Вб, в сумматоре 5.Таким образом, по окончании переходных процессов на выходе сумматора 5 имеем Результат суммирования записывается в момент поступления импульса по входу 11,4 в регистр 6.На втором такте преобразования в момент поступления импульса по входу 11.4 в регистр 6.На втором такте преобразования в момент поступления импульса по входу 11,1 содержимое...

Устройство для изменения -разрядного двоичного числа на единицу

Загрузка...

Номер патента: 1418702

Опубликовано: 23.08.1988

Авторы: Евстигнеев, Кошарновский, Марковский, Меликов, Пустовойтов

МПК: G06F 7/50

Метки: двоичного, единицу, изменения, разрядного, числа

...Тяско Редактор Ое Юрковецкая Тираж 704 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д. 4/5Заказ 4153/45 Подписное Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 5 14 схемы целесообразно (на основании закона де Моргана) заменить каждый элемент И 4 и каждый элемент ИЛИ 2 на элемент ИЛИ-НЕ с тем же числом входов формула изобретения Устройство для изменения и-разрядного двоичного числа на единицу, содержащее первую группу из и эле,ментов ИСКЛЮЧАЮЩЕЕ ИЛИ, иэлементов И, вторую группу из п"1 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, причем первый вход 1-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ второй группы Яхве 2и) соединен с -м разрядом первого информационного входа устройства,...

Устройство для контроля параллельного двоичного кода по модулю к

Загрузка...

Номер патента: 1425676

Опубликовано: 23.09.1988

Автор: Музыченко

МПК: G06F 11/08

Метки: двоичного, кода, модулю, параллельного

...фиг,2 и 3 приняты следующиеобозначения: группа сумматоров 14по модулю К, первая группа 15 элементов И, первая группа элементовИЛИ 6, дне группы многопороговйхэлементов 17 и 18, вторая группаэлементов И 19, вторая группа элементов ИЛИ 20, группа сумматоров 2 1 4 Опо модулю два.Узел 8 свертки по модулю К(фиг.4) содержит группу элементовИ 22 и группу элементов ИЛИ 23,Устройство для контроля параллельного двоичного кода по модулю Кработает следующим образом.. При подаче на информационныевходы группы 4 устройства контролируемого кода на выходах блоков 1сложения по модулю К группы формируется унитарный код числа, поступающего на входы блока. При этомучитывается нес каждого разряда контролируемого кода по модулю К.Сигналы с выходов блоков 1...

Устройство для свертки двоичного кода в код по модулю к

Загрузка...

Номер патента: 1425845

Опубликовано: 23.09.1988

Автор: Музыченко

МПК: H03M 7/12

Метки: двоичного, код, кода, модулю, свертки

...разрядовдвоичного представления числаЕ;,(+1 СЧ(х = 0,1, 1 од (К+1) ) и порогом А=К и иожет иметь любую известную структуру.На фиг. 1-3 обозначены такжесумматоры 9-30.Устройство работает следующим образом,При подаче на входы 5 устройствадвоичного кода блок 1 преобразуетего в два г-разрядных кода, причемЬ("; х;2 )тпос 1 К= (,Х.у 2 +. у 2 )"3у шос 1 К,д , у,у 0,11у - значение 3-го разряда с-гокода на выходах блока 1.Коды с выходов блока 1 преобразования двоичного кода в два г-разряд" ных кода поступают на входы узла 3 свертки двух г-разрядных кодов в ф. о 8(К+1) +1) -разрядный блока 2 суммирования по модулю К, который формирует н=- своих выходах(11 од, (К+1)+1)-разрядный код к, при.чем( х; 2 птойК= ( г 2 )шойК.1 и )=Код с выходов...

Преобразователь двоичного кода

Загрузка...

Номер патента: 1427573

Опубликовано: 30.09.1988

Авторы: Ваховский, Лужецкий, Стахов

МПК: H03M 7/02

Метки: двоичного, кода

...19-21 преобразователя подаются соответственно разряды с весом "4", "2" и "1" двоичного кода. Через время срабатывания преобразователя на его выходах 1-4 появляются значения разрядов кода Фибоначчи соответственно с весами "5", "3", "2" и "1". Младший разряд кода Фибоначчи равен нулю.Формула изобретения 50Преобразователь двоичного кода,содержащий четыре элемента НЕ, пятьэлементов И и два элемента ИЛИ, причем первый и второй входы преобразователя соединены соответственно спервыми входами первого и второгоэлементов И, вход первого разрядапреобразователя соединен с первым входом третьего элемента И, выходы первого и второго элементов И соединенысоответственно с первым и вторым вхоДами первого элемента ИЛИ, вход второго разряда...

Устройство для подсчета числа единиц двоичного кода по модулю к

Загрузка...

Номер патента: 1427574

Опубликовано: 30.09.1988

Авторы: Костромитин, Музыченко, Рыжевнин, Шлыков

МПК: G06F 11/10, H03M 7/20

Метки: двоичного, единиц, кода, модулю, подсчета, числа

...элемента 7.1 И, соединенных с выходами блоков 61-6.(1-1), также единичные сигналы. При этом через (ч +1)войК тактов работы генератора 1, когда на вход счетчика 5 по модулю К поступает (ю +1)вос 1 К импульсов, на выходе делителя 9, соединенном с входом элемента 7,1 И появляется импульс, который через элемент 7.1 И и элемент 8,(1+1) ИЛИ поступает на счетный вход блока 6.1 подсчета единиц по модулю К.Таким образом, к содержщому блска 6.1 подсчета единиц по модулю К каждый раз прибавляется единица, а за это время из содержимого счетчика 5 по модулю К вычитается Ь +1)водК единиц, где и+1 - веса информационных входов 10.(1+1).Импульсы с выхода элемента 7,1 .И одновременно поступают через элемент . 8, 1 ИЛИ на вход 20 обнуления делителя 9,...

Устройство для передачи двоичного сигнала в канал связи

Загрузка...

Номер патента: 1427591

Опубликовано: 30.09.1988

Авторы: Беляев, Родин, Шишмарев

МПК: H04L 25/20

Метки: двоичного, канал, передачи, связи, сигнала

...тока в нагрузке определяется генератором 2 тока и отношением величин резисторов 9 и 10 в первом управляемом генераторе 4 вытекающего тока и управляемом генераторе 6 втекающего тока.Величина тока генератора 2 тока определяется величиной тока, проте-кающего через управляющий дополнительный вход устройства, При подаче на этот вход блокирующего сигнала происходит запирание управляемых генераторов 4, 5 и 6 тока независимо от входного сигнала, что соответствует высокоимпедансному состоянию выхода устройства.1(оэффициенты передачи управляемых генераторов 4, 5 и 6 тока выбираются в зависимости от требуемых условий положительного и отрицательно- го напряжений на выходе устройства. В случае, если необходим биополярный сигнал, коэффициент...

Сумматор двоичного кода по модулю два с контролем

Загрузка...

Номер патента: 1429120

Опубликовано: 07.10.1988

Авторы: Дворкин, Монахов, Паремский

МПК: G06F 11/22

Метки: два, двоичного, кода, контролем, модулю, сумматор

...вида неисправности. тояниеэ успели установиться в разные 55 ПослефПосле того как код на входах состояния.,к моменту окончания импульса на выходе формирователян ователя 8) вился и переходные процессы в устрой- Сигнал с выхода формироватф мирователя 8 стве окончились, блокировочньй сигнап импульсов запирает первы элементй элемент с входа элемента И 7 формирователем8 снимается, Низким уровнем с выхода элемента НЕ 18 запрещается прохожде. ние сигнала с генератора 3 импульсов через элементы И-ИЛИ группы 19, а высоким уровнем с управляющего входа19 разрешается прохождение кода с входов группы 9 сумматора йа входы узла 1 сложения по модулю два.Пусть входной код является четным, 1 О тогда по заднему положительному им- пульсу с генератора. 3....

Преобразователь двоичного кода в код по модулю к

Загрузка...

Номер патента: 1429322

Опубликовано: 07.10.1988

Автор: Музыченко

МПК: H03M 7/12

Метки: двоичного, код, кода, модулю

...выходов блока 3 они объе-диняются по ИЛИ.Разрядность сумматора 1 ш=1 ОК К++ 1, количество разрядов двоичногок 1 ода (входов 4) и произвольно.Блок 2 представляет собой многойороговьй элемент с Весами входов2 (1. 0,1, , и) и порогамиВыходов А = К, 2 К.1 К (1 к2"- 11в в в -). Он может быть выполненВ виде пороговых элементов с соответСтвующими порогами,Блок 3 представляет собой совокупность (1 - 1) элементов запрета.Конструкция его может быть оптимизи 1 ована непосредственным подключением1-го выхода блока 2 к вторым входамтех разрядов суМматора 1, для которыхв соответствующих разрядах двоичногоФйредставления чисел В2 -О КЯ 6 1,1, , и 1, такое, что В,0,2с Ч К) при ц = .1 кк 1 имеется единица, а при ц ( 1 - О.Преобразователь...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 1432784

Опубликовано: 23.10.1988

Автор: Соловейчик

МПК: H03M 7/18

Метки: двоичного, классов, код, кода, остаточных, системы

...числа Хво входной регистр 1, а старших (ш)разрядов числа Х - в дополнительныйрегистр 2, причем в п-й (старший)разряд регистра 2 записывается логический "О",Поступление старших (ш) разрядов двоичного числа Х на вход дополнительного регистра 2 обеспечиваетсякоммутатором 3 только в режиме начальной установки.В процессе дальнейшей работы преобразователя коммутатор 3 подключает к входу дополнительного регистра2 выход сумматора 4,Далее на вход 6 преобразователяподается пачка из (К-ш+1) импульсов.В каждом такте ш разрядов с выходарегистра 2 и старший разряд с выхода регистра 1 поступают на второйвход схемы 5 сравнения и на вход второго слагаемого сумматора 4. На схеме 5 сравнения производится сравнение со значением р, поступающим наее...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1438003

Опубликовано: 15.11.1988

Авторы: Битус, Кобайло, Костюк, Леусенко, Мороз, Пахоменко

МПК: H03M 1/82

Метки: временной, двоичного, интервал, кода

...1 импульсов боль 9Ю ше, чем на время задержки нулевым элементом 8,1 задержки, то задержанный тактовый импульс с выхода этого элемента поступает непосредственно на вход синхронизации триггера 9,1, По переднему фронту импульса, поступающего на вход синхронизации одного из триггеров синхронизации, соответствующий триггер 9 устанавливается в единичное состояние, открывая по второму входу соответствующий элемент Ивторой группы. На первый вход этого элемента И поступают задержанные тактовые импульсы с выхода К-го элемента 8 задержки. Последовательность тактовых импульсов, задержанная на время запаздывания импульса начала преобразования относительно исходной такТовой последовательности импульсов, генерируемой генератором 1 импульсов,...

Преобразователь двоичного кода в позиционно-знаковый код

Загрузка...

Номер патента: 1438005

Опубликовано: 15.11.1988

Автор: Петренко

МПК: H03M 7/04

Метки: двоичного, код, кода, позиционно-знаковый

...1011101, на выходе (+) 1 9 формируется код вида + 1010001, поскольку "1" с входной . шины 2 поступает непосредственно на выход (+) 19, кроме того, элементы И 4 2 и б имеют "1" на выходах, так как на входах элементов НЕ 8 и 12 присутствует "0".("0" нв вписаны).Если подсчитать число "1"жительном и отрицательном рато они для любой кодовой комбобязательно равны междусобойчем и основан функциональныйработы различных устройств,щих впозиционно-знаковой си Предлагаемый преобразователь работает следующим образом.Двоично-позиционный код формирует" ся путем окаймления каждой единичной группы разрядов входного кода единирей старшего разряда в положительной группе разрядов выходного кода и единицей младшего разряда в отрицательной: группе...