Патенты с меткой «двоичного»

Страница 11

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1039028

Опубликовано: 30.08.1983

Авторы: Иванов, Лукьянов

МПК: H03K 13/20

Метки: временной, двоичного, интервал, кода

...кодирующего блока соединены с выходом первого разряда счетчика и с нходом предпоследнего разряда регистра сдвига, вход последнего разряда которого соединен с вторым входом первого днухпозиционного коммутатора кодирующего блока, причем выходы двухпозиционных коммутаторов кодирующего блока подключены к остальным входам разрядов регистра сдвига, а вторые входы днухпозиционных коммутаторов кодирующего блока соединены с разрядными выходами счетчика.На фиг, 1 пРиведена блок-схема преобразователя двоичного кода во временной интервал; на фиг. 2 граФик работы. Преобразователь содержит генератор 1 импульсов, счетчик 2 наферрит-транзисторных ячейках двоичного счета Т 21-Т 2 Й, кодирующий 5блок 3 на двухпозиционных коммутаторах, регистр 4...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1042010

Опубликовано: 15.09.1983

Авторы: Каневский, Кузнецов, Шклярова

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...окончания преобразования блока управления и соединен с Й-входами первого и второго триггеров, выходы которых соединены соответственно с первыми входами второго и третьего элементов И, выходы которых соответственно являются выходом сдвига и передачи и выходом разрешения записи блока управления, выход второго элемента И соединен с первым входом элемента ИЛИ, выход которого является выходом считывания блока управления вход пуска которого соединен с Я-входом третьего триггера, й-вход которого соединен с выходом третьего элемента И и Б-входом первого триггера, второй вход элемента ИЛИ. соединен с выходом четвертого элемента И, выход которого является вы" ходом сброса и занесения блока управ ления и соединен с Я-входами второго и четвертого...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1043627

Опубликовано: 23.09.1983

Авторы: Джирквелишвили, Евдокимов, Зубенко, Овакимов, Пивен, Плющ

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...входами переноса+1) -йсуммирующей тетрады, выходы переносапоследней суммирующей тетрады соединены со старшей тетрадой выходовпреобразователя, младшие разряды 60суммирующих тетрад соединены с младшими разрядами соответствующих декад выходов преобразователя.На фиг, 1 приведена блок-схемапредлагаемого преобразователя; на 65 фиг, 2 - пример реализации пятиразрядного преобразователя.Предлагаемый преобразователь со- .держит (фиг. 1) разрядные входы 1преобразователясуммирующие тетради 2-1, 2-2,2-3, выполненные на многовходовых одноразрядных сумматорах 3, выходы переноса 4 суммирующихтетрад соединены со входами шифратора 5, информационные выходы которыхи выход младшего разряда суммирующей1тетрады образуют тетраду выходов бпреобразователя. Выходы...

Преобразователь двоичного кода в двоично-десятичный код градусов, минут и секунд

Загрузка...

Номер патента: 1043628

Опубликовано: 23.09.1983

Авторы: Кашаев, Торопцов

МПК: G06F 5/02

Метки: градусов, двоично-десятичный, двоичного, код, кода, минут, секунд

...и выходами двоично-десятично-шестидесятиричного счетчика соответственно, а выходы дешифраторов первой и второй групп соединены с входами, начиная со второго, первого и второго элементов ИЛИ соответственно.На чертеже изображена блок-схема предлагаемого преобразователя.Преобразователь содержит генератор 1 импульсов, элемент И 2,генератор 3 сдвинутых серий, первый выход которого соединен с.одним из входов первого элемента ИЛИ 4, а второй выход . - с одним из входов второго эле; мента ИЛИ 5, дешифратор 6 нулевого состояния, двоичный счетчик 7, счетный вход которого соединен с выходомпервого элемента ИЛИ 4, а информационные выходы - со входами дешифраторов 8,выходы которых соединены со входами второго элемента ИЛИ 5,...

Способ магнитной записи сигналов двоичного кода

Загрузка...

Номер патента: 1045264

Опубликовано: 30.09.1983

Авторы: Дектярев, Зызин, Масалов, Шамин

МПК: G11B 5/09

Метки: двоичного, записи, кода, магнитной, сигналов

...НО 1 ьнае СРЦСС ГСБосп Бонз)еденцн с н(ситес 51 1.ц(1 оом;1(сииГ ЗЕЛИ) Е Н) 5: 1 Ос и О(",И;ПОЗ Геня 3 ЯЗнакон КОДсз Б СЛ "ЧЯЕ ИКИР 1(. Ь С",г)и . ЯЧЯ Е Пг)0 Н Я 1(" Е;гт)Г(БЗЗП)Я г ,Недостятко цзяестно:о сцос 06 Я яялястСЯрЯВНгТЕЬНО Мал (ЛигПНЯ Г;Кцгя 1)(ГРг.ТР 0 В Я Н И )1 и Р и В ЬДСЛ Е 1: и И 1: ф 0 Р Я 1 г.И ЗСИГНаля БОСПрОИЗБЕДЕцЯ, К 010 ряЯ Гсорсг")чески рязна ч:О.,2 Б ). Г)( Т и:и (О ) Г-сДОБягИЯ Сг)БОЛО 5 К,г), г(г) ц" 1(Гг 0 ИЕЗПОЛ)гсИТЬ 2 ОСТЯТОЧ;О Бнгс(КЗК ;1 ЛСГ ПОСзаписи цри фязоык цск:3,кени; 3)ос;рои.- ВЕДЕ ННОГО РЕЗ), ЛЬ ГЯТЯ ЗЯ П) Си.1 1 Рь 33061)стени я ион ьцен):ГНОСТИ ЗЯПИСИ.ОСТЯБЛ(цан ПЕЛЬ Дог:Т 1 ГР( ГСЧ ,).СОГЛаСНО СПОСО 33 М,1 ГЦИТНОИ Зя)ЧГ.ЛОБ ДБОЦНОГО КОЛЯОСНОВ."1 Ог Г ;Г .",1 ГМИРОБЯНИИ П(РЕЗДО 3 1КЯ...

Устройство для уплотнения -разрядного двоичного кода

Загрузка...

Номер патента: 1048471

Опубликовано: 15.10.1983

Авторы: Кострова, Макарычева, Моисеев, Потоцкий, Чихирев

МПК: G06F 7/38

Метки: двоичного, кода, разрядного, уплотнения

...входом устройства, е второйвход соединен с выходом первоговспомогательного регистра входкоторого соединен с вторым выходомузла коммутирующих элементов, третийвход которого соединен с первымвыходом первого регистра исходнойинформации, вторые вход и выход которого соединены соответственно свыходом и входом второго вспомогательногорегистра, при этом узелвосстановления содержит К групп подва коммутирующих элемента в каждойгруппе, причем первые и вторые уп"равляющие входы коммутирующих элементов 1 -й группы соединены соответственно с (2-1) -м и (21) -м разрядами управляющего входа узла восстановления, выход первого и второгокоммутирующих элементов 1 -й группыявляются соответственно 2(К)+ 2 -ми 2(К -1) +11 -м разрядами выходаузла...

Преобразователь двоичного кода в унитарный код

Загрузка...

Номер патента: 1049897

Опубликовано: 23.10.1983

Авторы: Макаров, Эйнгорин

МПК: G06F 5/04

Метки: двоичного, код, кода, унитарный

...ИЛИ, второй входкоторого соединен с выходом начала циклаблока синхронизации, выход элемента55зеатрета является информационным выхо дом преобразователя.Такое выполнение устройства позволяет осуществлять формирование стробирующего сигнала по,одному каналу для пю0 ма тора. 3 . 1 бого многоразрядного чиспа, При этом испопьэуется лишь один элемент И на каждое преобразуемое чиспо, что значитепьно сокращает,чиспо связей и апемее тов в устройстве.На фиг, 1 изображена бпок-схема преобраэоватепя; на фиг. 2 - временная диаграмма его работы.Преобразоватепь содержит источник 1 информации, регистр 2 входного чиспа, допопнитепьный регистр 3; эпемент 2 И 2 ИЛИ 4, эпементы И 5 и 6, эпементзапрета 7, сумматор 8, триггер 9, эпемент ИЛИ 10, бпок 11...

Преобразователь двоичного кода в десятичный

Загрузка...

Номер патента: 1051528

Опубликовано: 30.10.1983

Авторы: Коробков, Ларченко, Фурманов, Холодный

МПК: G06F 5/02

Метки: двоичного, десятичный, кода

...третий вход которого соединен с инверсным выходом 1-го двоичного счетчика группы, с втоРым входом (1-1)-го элемента И пятой группы и третьими входами 1-х элементов И второй и третьей групп.На чертеже представлена структурная схема преобразователя,Преобразователь двоичного кода в десятичный содержит группу двоичных счетчиков 1, группу десятичных счетчиков 2, распределитель 3 импульсов,группу элементов И 4, шифратор 5,эле 1051мент И 6, многовходовой элемент И 7,группу элементов ИЛИ 8, группу элементов ИЛИ 9, информационные входы 10преобразователя, вход 11 пуска преобразователя, тактовый вход 12 преобразователя, Кроме тога, на схеме обозначены элементы И 1,3-14 второй и третьеи групп, элементы И 15-16 четвертойи пятой групп, прямой 17 и...

Преобразователь двоичного кода в двоично десятичношестидесятиричный код

Загрузка...

Номер патента: 1051529

Опубликовано: 30.10.1983

Авторы: Королева, Шурмухин

МПК: G06F 5/02

Метки: двоично, двоичного, десятичношестидесятиричный, код, кода

...5 коррекции (еаиниц грацусов). Выходы сумматора 10 и бпока 5 коррекции с весом 2 10 соединены с вхоодами шестого сумматора (цесятков градусов) 11, выход перепопнения которого соединен с входами бнока 5 коррекции и с входами седьмого сумматора (сотен грацусов) 12. Блок 5 коррекции содержит (щ. 2) сумматор 13, входы которого явпяются входами бпока коррекции с весами (22, 2) 10; , гце К- номер тетрады преобразования, Выходы первого и четвертого разрядов сумматоров 13 явпяются разрядными выходами(выходами сумм) бпока коррекции с весами 2" 10" ", 2 10"Выход третьего разряда сумма. тора 13 соединен с входом епемента И 14,второй вход которого соединен с выходом эпемента НЕ 15, вход которого соединенс выходом четвертого разряда сумматора 13....

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 1056199

Опубликовано: 23.11.1983

Авторы: Кирсанов, Остроумов, Сидоренко, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/10

Метки: двоичного, кода, параллельного, четность

...элементов И первой группы элементов И 3, вторые входы которых соединены с аналогичными выходами регистра 2 и входами регистра 13 маски.Первая группа элементов И 3 и груп па элементов ИЛИ 5 представляют собой сумматор по модулю два, все выходы которого объединены с помощью первого элемента И 31 6. Если после сложения по модулю два каких-либо разрядов кода на выходе элементов ИЛИ группы элементов ИЛИ 5 появится единичный сигнал, то он через первый элемент ИЛИ 6 запишется в триггер 7 при наличии на его С-входе управляющего сигнала, Этот же сигнал пройдет и на выход группы элементов И 1 и поступит на соответствующий вход ре 9 1056199гистра 2 кодов, состояния триггероврегистра 2 меняются таким образом,чтобы на выходе элементов И...

Способ воспроизведения сигналов двоичного кода

Загрузка...

Номер патента: 1059606

Опубликовано: 07.12.1983

Авторы: Дектярев, Зызин, Масалов, Соколов, Шамин

МПК: G11B 5/00

Метки: воспроизведения, двоичного, кода, сигналов

...5 импульсов по нулевым значениям воспроизведенного сигнала, включенный между входной шиной 1 и входами вторых формирователей 3 и 5 фильтр 6 нижних частот, Устройство содержит также блок 7 формирования импульса замещения области выпадения воспроизведенно го сигнала и последовательно включенные блок 8 измерения: и формирования вспомогательного импульса, элемент И 9 и выходную шину 10. Блок 8 своим выходом подсоединен к пер. вому входу элемента И 9, а его первый, второй и третий входы соответственно соединены с выходами первого и второго формирователей 4 и 5 импульсов по нулю и выходом блока 7, первый в.ход которого связан с выходом первого формирователя 2, а второй вход объе динен с входной шиной 1 и входами формирователей 2 и 4...

Преобразователь двоичного кода в уплотненный код

Загрузка...

Номер патента: 1061131

Опубликовано: 15.12.1983

Авторы: Морозов, Сорокин

МПК: G06F 5/00

Метки: двоичного, код, кода, уплотненный

...группы, выходы элементов И первых 2 и вторых 3 групп соединены соответственно с 5-входами и вторыми К-входами выходного регистра, выходы разрядов с первого по (и)-й выходного регистра соединены соответственно с К-входами разрядов с первого по (и) -й и 5-входами разрядов со второго по и-й входного регистра, выходы разрядов с первого по (и) -й выходного регистра 4 О соединены сооответственно с первыми входами элементов И первой 2 группы со второго по (п) -й, выходы разрядов с второго по (и) -й выходного регистра соединены соответственно с вторыми входами элементов И первой 2 группы с первого по (и)-й 4 инверсные выходы разрядов с первого по(и) -й входного регистра соединены соответственно с первыми входами элементов И второй 3 группы...

Преобразователь двоичного кода в двоично-десятичный код градусов, минут и секунд

Загрузка...

Номер патента: 1068929

Опубликовано: 23.01.1984

Авторы: Домрачев, Подолян

МПК: G06F 5/02

Метки: градусов, двоично-десятичный, двоичного, код, кода, минут, секунд

...работает следующимобразом.5 10 До момента сравнений выходного кола двоичного счетчика 2 с входным кодом в 15 схеме 8 сравнения на выходе его сохраняется логический О, что позволяет последовательности импульсов с выхода. триггеразашелки 7 заполнять двоичный счетчик 2,В момент сравнения изменение уровня на выходе схемы 8 сравнения на логическую 1 запирает триггер-защелку 7 для прохождения импульсов, причем последнее состояние выхода триггера-защелки 7 сохраняется, Одновибратор 9 вырабатывает импульс записи информации с выходов 2удвоично-десятичных счетчиков 3 - 5 секунд, минут и градусов соответственно в выходной регистр 11. По заднему фронту импульса записи с выХода первого одновибрато.ра 9 вторым одновибратором 10 вырабатывается импульс,...

Устройство для последовательного выделения единиц из двоичного кода

Загрузка...

Номер патента: 1070555

Опубликовано: 30.01.1984

Автор: Друз

МПК: G06F 9/46

Метки: выделения, двоичного, единиц, кода, последовательного

...входом 1-го элемента ИЛИ и с прямым входом 1-гоэлемента ЗАПРЕТ, выходы элементовЗАПРЕТ соединены с вторыми входамиодноименных элементов И, выход кажлого 1-го элемента ИЛИ соединен синверсным входом + 1)-го элементаЗАПРЕТ и вторым входом (1+1)-го элемента ИЛИ, выходы элементов И являются информационными выходами устройства, выход каждого 1-го элемента И 55соединен с нулевым входом 1-го разряда регистра, где )=1 н,На чертеже представлена блок-схема устройства.Устройство содержит триггеры 1 60регистра, элементы ИЛИ 2, элементыЗАПРЕТ 3, элементы И 4, тактовый вход5. устройства. Единичные выходы триггеров 1 регистра являются кодовымивходами устройства. Устройство работает следующим образом.В исходном состоянии все триггеры 1 находятся в...

Устройство для деления двоичного числа на коэффициент

Загрузка...

Номер патента: 1072040

Опубликовано: 07.02.1984

Авторы: Жабин, Корнейчук, Макаров, Тарасенко

МПК: G06F 7/52

Метки: двоичного, деления, коэффициент, числа

...блока, тактовый вход первого триггера. которого соединенстактовым входом второго триггера и 60тактовым входом устройства, выходвторого элемента запрета вычислительного блока соединен с первымвходом третьего элемента ИЛИ, второй вход которого соединен с. выхо ствие большого времени вычислений вкаждом цикле. Время выполнения циклав известном устройстве состоит из времени сдвига ссз, времени суммирования четырех кодов 1. и времени суммирования двух кодов 1, в суммирую-. 5щем блоке. Таким образбм, время вы.полнения цикла вычислений в известном устройстве составит дом первого элемента запрета, а третий вход - с выходом элемента И и первым входом четвертого элемента ИЛИ, второй вход которого соединен с выходом третьего. элемента...

Преобразователь параллельного двоичного кода в число импульсный код

Загрузка...

Номер патента: 1075255

Опубликовано: 23.02.1984

Автор: Ламанов

МПК: G06F 5/04

Метки: двоичного, импульсный, код, кода, параллельного, число

...параллельногодвоичного кода в число-импульсныйкод, содержащий регистр, первыевыходы которого соединены с входами данных счетчика, счетный входкоторого соединен с выходом элемента И и выходом устройства, а выходсоединен с первым входом триггераэлемент ИЛИ, выход которого соединен с вторым входом триггера, выход которого подключен к первомувходу элемента И, введены дифферен- .цирующие цепочки и тактовый генераторвыход которогоподключен к65 первому входу регистра и второму входу элемента И, причем входы диф" Ференцирующих цепочек подключены к первым и вторым выходам регистра соответственно, а выходы соединены с входами элемента ИЛИ, выход которого соединен с входом записи счетчика, вторые входы регистра соединены с входными...

Регенератор двоичного линейного сигнала

Загрузка...

Номер патента: 1075435

Опубликовано: 23.02.1984

Автор: Шувалов

МПК: H04L 25/66

Метки: двоичного, линейного, регенератор, сигнала

...усилителя2 с корректирующим контуром) имеются тра,сформаторы, ослабляющие самыенизшие частоты спектра сигнала Сто длинная серия одинаковых посылокв сигнале С имеет спад плоской вершины (например, на 4 - 8 тактовыхинтервалах).Такой сигнал нЬ пригоден для анализа, поэтому сигнал С) предварительно подвергается дополнительной обработке в вычитающем блоке 3 дюнии1 задержки и двухполупериодном выпрямителе 4. 45Вычитающий блок 3 производит взя-тие разности мгновенных значенийсигнала Ср, отделенных друг от друга интервалом времени, равным двумтактовым интервалам двоичного линейного сигнала, путем вычитания иэсигнала С сигнала Сфиг. 22)т.е, того же сигнала С, но задержанного линией 1 задержки на 2 Т,т.е; на 2 тактовых интервала двоич- уного...

Приемо-передающая система двоичного кода фазоманипулированными сигналами

Загрузка...

Номер патента: 1075437

Опубликовано: 23.02.1984

Авторы: Кирианаки, Леськив

МПК: H04L 27/18

Метки: двоичного, кода, приемо-передающая, сигналами, фазоманипулированными

...прямом выходе мультиплексора 4 (фиг. 2 Ь) появляется высокий уровень, разрешаю" щий работу верхней схемы совпадения элемента 2 И-ИЛИ б, на второй вход ко. 5 р торой поступают импульсы с выхода блока 5 диФференцирования о минималь. ном значении производной при перехо" де сигнала на выходе модулятора 2 из области положительных, полуволн 55 в отрицательные. Первым же импульсом с нижнего выхода блока 5 дифференцирования (на фнг. 2 условно эти импульсы изображены отрицательными), а первый пос- ф ле момента времени 1 выделен горизонтальной скобкой) управляющий триггер 7 устанавливается в нулевое состояние. Обнуленный до этого счетчик 8 , снова отсчитывает четыре полуперио да частоты несущей, и импульсом с его выхода в момент времени С 9...

Преобразователь двоичного кода в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 1076898

Опубликовано: 28.02.1984

Автор: Кашаев

МПК: G06F 5/02

Метки: двоично-десятично, двоичного, код, кода, шестидесятиричный

...счетчика, выходы которого являются первыми Выходами преобразователя, первыйвыход генератора сдвинутых серий10 соединен с первым входом второгоэлемента И, второй вход которогосоединен с выходом пересчетного блока, а выход второго элемента И соединен с вторым входом элемента ИЛИ,введены второй дешифратор нуля, блокзадания режима преобразования и делитель импульсов, вход которого соединен с первым выходом генераторасдвинутых серий, а выход - со счет 20ным входом двоичного счетчика зыходы которого являются вторыми выходами преобразователя, второй информационный вход которого соединенс информационными входами двоично 25десятично-шестидесятиричного счетчика, выходы которого соединены синформационными Входами второго дешифратора...

Преобразователь -разрядного двоичного числа в его представление по модулю

Загрузка...

Номер патента: 1076899

Опубликовано: 28.02.1984

Авторы: Балюк, Выжиковски, Каневский

МПК: G06F 5/02

Метки: двоичного, модулю, представление, разрядного, числа

...является преобразо 1 затель дьоичного кода числав его представление по модулю Я,содержащий три.ггер знака, вхоц которого является вхоцом знака преобразователя, вхоцной регистр . состоящий из К + 1 групп двоичных разрядов, вход которого является информационным входом преобразователя,К олоков хранения констант К сумматоров по модулю М и Выходной сумматор, причем выход первой группывходного регистра подключен к первому входу первого сумматора по модулю Я , второй вход которого соединеч с выходом первого блока хранения констант, выхо 11 ; -й группь(1 -1) -го блока хранения констант,ВЫХОД ) - ГО бЛОКа ХраН а 1 кя Констс 1 НТПОДКЛЮЧЕН К ПЕРВОМУ ВХОДУ ) -ГО СУММатОра ПО МОдуЛЮ Л ,. ВтОрОЙ ВХОД-го сумматора гео моцулю М подклочен к...

Устройство для одновременной передачи дельта модулированного сигнала и двоичного сигнала низкоскоростной дискретной информации

Загрузка...

Номер патента: 1077060

Опубликовано: 28.02.1984

Авторы: Коломиец, Скворцов, Чернова

МПК: H04M 11/06

Метки: двоичного, дельта, дискретной, информации, модулированного, низкоскоростной, одновременной, передачи, сигнала

..., аналогового речевого сигнала и последовательно соединенные первый ключ, второй вход которого соединен с выходом импульсного тракта связи, и формирователь двоичного сигнала НДИ, второй вход и выход которого являются соответственно входом импульсов опорной частоты НДИ и выходом двоичного сигнала НДИ, на передающей стороне введены накопитель, второй ключ, первый вход которого соединен с вторым входом дельта-модулятора, и блок управления, первый вход и выход которого соединены соответственно с вторым выходом источника НДИ и вторыми входами первого и второго ключей, при этом первый вход первого ключа соединен с первым выходом источника НДИ через нако питель, вторые вход и выход которого соединены соответственно с вы" ходом второго...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1078422

Опубликовано: 07.03.1984

Авторы: Куракин, Суворин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...1 йспределитель импульсон содержит пбследовательно соединенные генератор 55одиночных импульсов, (и)й блокУуправляемой задержки и элемент задержки, выход которого является последним выходом распределителя импульсов, входы З.-го (1=1,26.-1) 60элемента ИЛИ соединены с вторымивходами И (5.+1)-й группы, а выход-го элемента ИЛИ соединен с управляющим входом 1-го блока управляемойзадержки 23. 65 Недостаток данного преобразователя состоит в относительно низкомбыстродействии,.что связано с отсутствием анализа нулевого содержимогопервой группы разрядов входного кода,т.е, для ряда кодов (а именно длявсех ходов, не имеющих единиц впервой группе) добавочный тактявляется лишним, неоправданно задерживающим преобразование.Цель изобретения -...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1084779

Опубликовано: 07.04.1984

Авторы: Титов, Шурмухин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...разрядов и первым и вторым входами элемента запрета формирователя эквивалентов, выход переполнения сумматора тактов .соединен с входом первого разряда регистра признаков соседней старшей тетрады формирователя эквивалентов и первым входом первого разряда сумматора тактов, вторые входы первого и второго разрядов которого соединены соответственно с выходами первого и третьего разрядов, выходы первого, второго и четвертого разрядов которого совместно с выходом элемента запрета формирователя эквивалентов являются выходами тетрады формирователя эквивалентов, вход первого разряда первой тетрады формиронателя эквивалентов является входом подготовки формирователя эквивалентовНа фиг.1 приведена структурная схема предложенного...

Преобразователь последовательного двоичного кода в параллельный двоично-десятичный код

Загрузка...

Номер патента: 1084780

Опубликовано: 07.04.1984

Авторы: Королева, Шурмухин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, код, кода, параллельный, последовательного

...вторые входы всех суммирующих тетрад группы, кроме первой, соединены с выходами соответствующих тетрад.выходного регистра, выходы первой тетрады выходного регистра соединены с разрядными входами первой суммирующей тетрады группы, вход переноса которой соединен со стробирующим выходом блока выделения младшего разряда.Блок десятичной коррекции содер- жит четырехразрядный сумматор,элемент И и элемент НЕ, выход кото рого соединен с первым входом эле мента И, второй вход которого соединен с выходом третьего разряда четырехразрядного сумматора, выход четвертого разряда которого соединен с входом элемента НЕ, а выход переноса четырехразрядного сумматора является выходомопереноса блока десятичной коррекции и соединен с входом переноса...

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 1084800

Опубликовано: 07.04.1984

Авторы: Кныш, Мельников

МПК: G06F 11/10

Метки: двоичного, кода, параллельного, четность

...в составкоторого входят входной регистр 2,дешифратор 3, шифратор 4, элемент Изобретение относится к вычислительной технике и может быть использовано для проверки на четность информации, принимаемой в параллельном коде.По основному авт. св, Хй 530332 известно устройство для контроля параллельного двоичного кода на четность, содержащее триггер, два элемента И и регистр сдвига, причем информационными входами устройства являются параллельные входы регистра сдвига, нулевые разряднь 1 е выходы которого соединены с входами первого элемента И, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с шиной тактовой частоты, а его выход - с входом сдвига регистра сдвига, выход которого соединен со счетным...

Способ формирования сигналов двоичного кода, воспроизводимых с магнитного носителя

Загрузка...

Номер патента: 1084874

Опубликовано: 07.04.1984

Авторы: Володин, Коваленков

МПК: G11B 5/09

Метки: воспроизводимых, двоичного, кода, магнитного, носителя, сигналов, формирования

...сигналов, поясняющие работу этого устройства.Вход 1 устройства для сигнала, воспроизводимого с магнитного носителя, подключен к формирователю 2 экстремальных точек и к формирователю 3 нуль-пересечений. Выход формирователя 2 соединен с входом запуска с одновибратора 4. Вход блокировки запуска одновибратора 4 соединен с выходом одновибратора 5. Выход формирователя 3 соединен с входами запуска одновибраторов 5 и 6, а входы блокировки этих одновибраторов соединены с выходом одновибратора 4, к которому подключен и вход запуска одновибратора 7, вход блокировки запуска которого подключен к выходу одновибратора 6, к которому также подключен формирователь 8 импульса по заднему фронту импульса одновибратора 6. К выходу одновибратора 7...

Преобразователь двоичного кода в двоично-десятичный и обратно

Загрузка...

Номер патента: 1086424

Опубликовано: 15.04.1984

Авторы: Барметов, Боев, Евтеев

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода, обратно

...или прямого ной установки преобразователя и сое- кода с выхода сумматора 7.ф 25динен с входами сброса триггера, Коммутатор 2 осуществляет передачу счетчика, регистров двоичного и двоич кода с информационного входа 19 прено-десятичного кодов, выходы которых образователя или с выходов регистраявляются соответственно первой и 16 двоично-десятичного кода. Выходы второй группами информационных выхо- регистров 5 и 16 являются первой 20 дов преобразователя, вторая группа З 0 и второй 21 группами выходов преобинформационных входов которого соеди- Разователя, выход 22 которого являетнена с первыми информационными входа- ся выходом конца преобразования, ми второго многоразрядного коммута- Управляющий вход 23 задает выбор затора, вторые...

Преобразователь -значного двоичного кода в -значный код

Загрузка...

Номер патента: 1087982

Опубликовано: 23.04.1984

Авторы: Волков, Орлов, Шостак

МПК: G06F 5/02

Метки: двоичного, значного, значный, код, кода

...вход подготовки которого соединен с входомустановки сдвигающего регистра, вторыми входами первого и четвертогоэлементов ИЛИ и входом сброса пер вого счетчика, счетный вход второгосчетчика соединен с выходом второгоэлемента И, второй вход которогосоединен с единичным выходом триггера подготовки, выход первого эле мента ИЛИ соединен с нулевым входом первого триггера блокировки, еди -ничный вход которого соединен с входом разрешения записи преобразователя вход разрешения считывания которого соединен с первым входом четвертого элемента И, второй вход которого соединен с нулевым выходомвторого триггера блокировки, 1-ыевыходы первого и второго дешифрато Ров (1=1-И, где Н - максимальнаязначность входного и выходного кодов) соединены с...

Преобразователь двоичного кода в код постоянного веса

Загрузка...

Номер патента: 1089572

Опубликовано: 30.04.1984

Авторы: Злотник, Рейзин

МПК: G06F 5/02

Метки: веса, двоичного, код, кода, постоянного

...на две части:первые К и последние г и-К разрядов. Соответственно раэ биение множества слов ПДК проиэвадйтся на подмножества, которые отличаются друг от друга числом единиц (весом), Подмножество ПДК с весами слов ЧК, в. ,ш "г характерно тем, что ему однозначно соответствует К-часть слова КПВ, а в г-часть добавляется а- ч единиц. Остальным подмножествам ПДК ставятся в соответствие подмножества КПВ с различными весами г -час" ТИВ качестве примера ниже приведеноадекватное разбиение множеств слов ПДК с к 8 и Кпв о=11 н а=6. Вес ПДК КПВНа чертеже представлена блок-схема предлагаемого преобразователя.Устройство содержит вход 1 регистр 2 входного кода, счетчик 3, постоянное запоминающее устройство 4, регистр 5 выходного кода, шифратор 6...

Устройство для последовательного выделения единиц из двоичного кода

Загрузка...

Номер патента: 1091164

Опубликовано: 07.05.1984

Авторы: Кныш, Мельников, Харченко

МПК: G06F 7/38

Метки: выделения, двоичного, единиц, кода, последовательного

...с единичными входами триггеров первого регистра 2.Недостатком этого устройства являетсябольшой объем оборудования,Цель изобретения - сокращение объемаоборудования.Поставленная цель достигается тем, чтов устройство для последовательного выделения единиц из двоичного кода, содержащее регистр, группу элементов И и элементИ, причем единичные входы регистра являются информационным входами устройства, единичные выходы разрядов регистрасоединены с первыми входами одноименныхэлементов И группы, введен элемент ИЛИ, З 5причем выходы элементов И группы являются выходами устройства, инверсный выход каждого 1-го (1=1 п, где и - разрядность кода) разряда регистра соединен с сответствующими входом (1+1) -го и последующих элементов И группы, тактовый...