Патенты с меткой «двоичного»
Устройство для контроля функционирования двоичного счетчика
Номер патента: 341037
Опубликовано: 01.01.1972
Авторы: Бондаренко, Гехт, Енш, Льский, Тихви
МПК: G06F 11/10
Метки: двоичного, счетчика, функционирования
...входных импульсов ца счетчики 1 и 25 2. Выходные сигналы схем расширения длительности поступают на вход схемы 5 сравнения. Выход схемы сравнения соединен с элсментом б задержки, выход элемента задержки - с нулевым установочным входом триг гера 7. Единичный вход триггера 7 связан свыходом контролируемого счетчика 2, Велцчи341037 Пр едмет изобретения Составитель Л. Сечкин Техред Т. Ускова Корректор А. Васильева Редактор И, Грузова Заказ 1927/13 Изд797 Тираж 448 ПодписноеЦНИИПИ Комитета по делаги изобретений и открытий при Совете Министров СССМосква, Ж, Раушская наб д. 4/5 типография, пр. Сапунова, 2 3ну времени задержки 1,д элемента 6 задержКИ ВЫбИРа 1 ОТ ИЗ УСЛОГВИЯ Гзад ) Гопр. ГДЕ Гопрвремя Опрокидывания триггера 7 по...
Преобразователь параллельного двоичного кода в число импульсный код
Номер патента: 343264
Опубликовано: 01.01.1972
Автор: Мешечкин
Метки: двоичного, импульсный, код, кода, параллельного, число
...одну из и весовых шин, но непройдет через соответствующий ему вентиль9 на выход схемы 10, то последняя нс блокирует схему 12, через которую этот псрспа,л напряжения (задержанный на время прох 11 ждения через схемы 5 и 12) поступит на сбросовый вход триггера 4, возвращая его в исходное состояние. Таким же образом пройлут через устройство яте входные импульсы, которые появляются сиа послелу 1 ощих пг шинах 20счетчика 5. Последний ке 2" "-й импульс свыхода счетчика 5 дополнительно поступаетна сбросовые входы схем 8 и 1, Если же псрепад напряжения от входного импульса, распределенный на весовые цгины, пройдет через 25соответствующий вентиль 9 на выход собирательяо 11 схемы 10 (что соответствует коду 1в 1 анном разряде числа), то последняя...
Устройство для преобразования чисел из двоичного кода в двоично-десятичный
Номер патента: 344437
Опубликовано: 01.01.1972
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, кода, преобразования, чисел
...регистра. Каждая из тетрадк памяти, соединенныхга влево.Вес двоичной единицы при продвижении ее в регистре справа налево увеличивается при каждом сдвиге внутри тетрады вдвое. При переходе из младшей тетрады в старшую происходит коррекция числа. Достигается это тем, что перед каждым сдвигом в регистре числа Л)5 к нему добавляется число 3.344437 Предмет изобретения Составитель И, Долгушеваактор И. Грузова Техред Т. Ускова Корректоры: А. Николаеваи Е. Ласточкина аказ 2193/18 Изд. К. 938 Тираж 406 ПодписноЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д. 4/5 Типография, пр. Сапунова 3Операцию добавления числа 3 выполняют схемы 7 и 8 коррекции тетрады единиц и десятков соответственно....
Счетчик импульсов двоичного позиционного кода
Номер патента: 352402
Опубликовано: 01.01.1972
МПК: H03K 23/00
Метки: двоичного, импульсов, кода, позиционного, счетчик
...что, с целью ускорения восстановления информации, он содержит40 управляемый гецератор импульсов, управляющий вход которого связан с выходом нульоргана, а выход - со входом элемента НЕТ,второй элемент НЕТ, входы которого соединены с общим и блокирующим входами45 счетчика, и полусумматор, входы которогоподключены к выходам обоих элементовНЕТ, выход займа связан со входом первого, а выход переноса - со входом второготриггера регистра,куда оци поступают на вход триггера 2; таким образом, происходит нормальный счет импульсов регистром 1.Для опроса регистра 1 ца вход блокировки 8 подается блокирующий импульс, длительность которого превышает время, необходимое для прекращения переходных процессов в регистре 1. Далее на вход Опрос подается...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 356642
Опубликовано: 01.01.1972
Авторы: Александров, Лоза
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, кода
...число из регистра 1 через вентили записи 3 переписывается в регистр 2 сдвинутый на два разряда вправо (в сторону младших разрядов). Серия из (п+1) импульсов сдвигает числа в регистрах 1 и 2 через элементы И 5 и 10, собирательные схемы 9 и 14 на входы сумматора 4, Сумма записывается в регистр 1 в разряды с первого,по (и+1)-й. Первая тетрада, т. е. первый разряд выходного двоична-десятичного кода, считывается через выходные вентили 17 после чего происходит установка в,нуль триггеров этой тетрады,По второму имаульсу управления с выхода 20 оставшаяся часть числа (без четырех старших разрядов) переписывается в регистр 2 через вентили записи 3. Серия из (а+1) - 3= =и - 2 импульсов сдвигает числа,из регистров 1 и 2 через те же элементы И б и...
Устройство для преобразования двоичного кода в циклический с постоянным числом п единиц из р
Номер патента: 404078
Опубликовано: 01.01.1973
Автор: Папков
МПК: H03M 7/04
Метки: двоичного, единиц, кода, постоянным, преобразования, циклический, числом
...этому количеству единиц. В результате ца выходе преобразователя код - аналог 6 появится ступенчатое напряжение, которое подается ца вход логической пороговой схемы 7.Логическая пороговая схема 7 состоит из двух схем сравнения, выходы которых подключены к схеме запрета. При появлении потенциала (или тока), пропорционального г единицам, срабатывает только одна схема сравнения, импульс проходит через схему запрета и по шипе 14 поступает на вход служебного регистра 3. При появлении на входе логической пороговой схемы 7 потенциала, соответствующего гг+1 единицам и более, срабатывают обе схемы сравнения, и импульс ца схеме запрета це возникает, Таким образом, по мере счета количество комбинаций, содержащих и единиц в р-разрядном...
Имитатор двоичного канала связи с замираниями
Номер патента: 363174
Опубликовано: 01.01.1973
МПК: H03B 29/00
Метки: двоичного, замираниями, имитатор, канала, связи
...амплитудного детектора 7 выделяется огибающая, которая через усилитель 8 с363174 Составитель А. ТуляковТехред А, Камцшникова Корректор А. Степанова Редактор Е. Кравцова Заказ 427/ 7 Изд.119 Тираж 404 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д. 4/5 Типография, пр. Сапунова, 2 фильтром нижних частот поступает на ограничитель 5, Глубину и среднюю длительность замирания изменяют путем изменения коэффициента усиления и полосы пропускания фильтра нижних частот. Случайная последовательность импульсов с выхода ограничителя 5 подается на вход схемы совпадения 9, на другой вход которой поступают импульсы от синхронизатора 10. Синхронизатор обеспечивает формирование...
Устройство имитации ошибок для моделирования двоичного канала связи
Номер патента: 365712
Опубликовано: 01.01.1973
Авторы: Кулагин, Петрунин, Хотин
МПК: G06N 1/00
Метки: двоичного, имитации, канала, моделирования, ошибок, связи
...3начала пакета определяется ГСИ 1, конец - ГСИ 2, а средняя вероятность ошибки в пакете lг - ГСИЛ.Известно, что процесс группообразования ошибок в канале связи с достаточной для инженерной практики точностью можно моделировать системой, имеющей два состояния (Аг и А,), описываемой дискретной целью Маркова, Матрица переходных вероятностей цепи Маркова имеет вид: 12 1 2л=Р 1 - Ры гдеРд - условная вероятность перехода системы в состояние А, при условии нахождения ее в состоянии А иР, - условная вероятность перехода системы в состояние Аг при условии нахождения ее в состоянии А.,Таким образом, если припять, что состояние Аг соответствует состоянию возникновения ошибок, а состояние А, - их отсутствию, то заидача имитации сводится к...
Преобразователь двоичного кода в напряжение
Номер патента: 367542
Опубликовано: 01.01.1973
МПК: H03M 1/66
Метки: двоичного, кода, напряжение
...протекает 10 следующим ооразом. Г 1 ри значении кодаЯ=О ключевые элементы 2 замыкают нижние,резисторы , а при=Лыах - Верхние.При изменении кода от У=О до Ж=Лмах выходное напряжение Ь,х изменяется от 0 15 до ЬБыхркх 1 При нагрузке холостого ходавходное сопротивление преобразователя Явх = 2 Я 0 = сопя, а выходное напряжение:и - 120с=О 1, если ключевые элементы шунтируют верхний резисторО, если ключевые элементы шунтируют нижний резистор.на фиг. 2 а и эквивалентной ей при ходе схемы на фиг. 2 б, учитьввая4=(1 - а,.)Я; 1=О, 1, (а - 1). Используя метод математической индукции,можно показать, что для п=1:(опЯвх(ц -- М И Уввх(ц а,.2В соответствии со схемой на фиг. 2 В имеем:ЮЙвх (ц = Л + Йо + Ъ = ав К ++ (1 - а,) Я + Я = 2 Я;оп опЦ 2вх -...
«реобразователь двоичного кода –
Номер патента: 374596
Опубликовано: 01.01.1973
Автор: Черв
МПК: H03M 7/18
Метки: «реобразователь, двоичного, кода
...выходы которой связаны с входами выходного сумматора и корректирующего матричного сумматора, вход которого подключен через матрнчнуто схему умножения старшего разряда к выходу последнего старшего разряда входного регистра, выход младшего разряда которого соединен с входом выходного сумматора.Это позволяет упростить схему устройства.Устройство использует следующий принцип работы.Любое (К+ 1) - значное двоичное число может быть представлено в видеХ = А,2 ф+Ат т 2 ф+ +А,2+А,2. 2Иначе можно записатьХ=А 2+А 2 т )2+А,т 2)2+., +А,)2.1(А 22+А 2) 2= - хуфпод Р,);Р(Яод Р,)+ Ав)-" =:Ла - т(птод Р 22(Я,(тпОа Р)+ А) 2 = - Х,(нтО 2;1 Рф А (птойР)+А Х (п 2 одР) е (пто 23 Р), т. е. значение числа Х в системе остаточных т 5 классов по п 2 од Р 2...
Преобразователь двоичного кода в частоту
Номер патента: 379978
Опубликовано: 01.01.1973
МПК: H03M 1/86
Метки: двоичного, кода, частоту
...2 в соответствии с кодом Й старших разрядов подает ток полу- выборки в один из 21 с столбцов магнитной матрицы 4,Импульс окончания записи числа У в регистр 1, поступающий на вход линии задержки 11 через схему ИЛИ 12 запускает формирователь 10, который, в свою очередь, подключает питание к вертикальному импульсному дешифратору 3. В соответствии с кодом младших разрядов числа У, поступающим на вход дешифратора 3, на одном из выходов его формируется ток полувыборки в одной из и - И строк магнитной матрицы 4,Все сердечники магнитной матрицы 4, число которых равно 2", прошиты 1-разрядными проводами, так что в том сердечнике, где токи полувыборки совпадают по строке и столб 1цу, хранится число - , которое с выхода магнитной матрицы 4...
Счетчик импульсов двоичного позиционного кода
Номер патента: 425360
Опубликовано: 25.04.1974
Авторы: Баранова, Даев, Щербаков
МПК: H03K 23/00
Метки: двоичного, импульсов, кода, позиционного, счетчик
...полярности. Инверторы 8, 9, 10 инвертируют сигнал, который поступает на схему ИЛИ - 1.1 Е 11 низкого уровня. С выхода схемы ИЛИ - НЕ 11 снимается положительный импульс и поступает на вход инвертора 12. С выхода ипвертора 12 снимается отрицательньш импульс и подается нг вход первого счетного триггера счетчика 1. Счетный триггер изменяет свое состояние по заднему фронту входного импульса.Импульс считывания отрицательной полярности поступает на вход вентиля 5 и линию задержки 4. С выхода вентиля 5 сигнал положигельной полярности поступает на схему совпадения б и, если в этот момент входной импульс счетчика отсутствует, то совпадения не произойдет и (Л - 5) -триггер 7 не изменит своего состояния,Время задержки сигнала считывания...
Устройство для преобразованиядвойного двоичного сигнала в двоичныйсигнал с обнаружением ошибок
Номер патента: 428378
Опубликовано: 15.05.1974
Авторы: Архипов, Караваев, Московский, Панин
МПК: H03M 13/03, H03M 13/49
Метки: двоичного, двоичныйсигнал, обнаружением, ошибок, преобразованиядвойного, сигнала
...выходу устройства. Выход генератора тактовых импульсов подключен ко второму входу третьей схемы совпадения, Выход которой соединен со счетным входом триггера. Выходы триггера соединены соотвстствснно со428378 ф Йг йТираж 6:4аушская наб., д. 415 ли всвое Иад Ло 577 НИИПИ, Москва, Жпаз 6.,38,п. Харьк, фил. пред, патент вторыми входами первой и второй схем совпадения, выходы которых подключены соответственно к первому и второму входам второй схемы ИЛИ, выход которой соединен со вторым выходом устройства и со входом вентиля, выход которого подключен к счетному входу тритера.На чсрте.ке представлена блок-схема устройства.Предлагаемое устройство со ержгг олок входных воздействий, пороговые схемы 2 и 8, схему КЕ 4, схему ИЛИ 5, схемы...
Преобразователь двоичного кода в десятичный
Номер патента: 432486
Опубликовано: 15.06.1974
Авторы: Бортник, Границкий, Ионосферы, Осак, Распространени, Сибирский
МПК: H03M 7/12
Метки: двоичного, десятичный, кода
...сдвиговых регистров 9 в соответствии с десятичным представлением весов разрядов через собирательные схемы 10 перевода весовых значений двоичных разрядов в соответствующее весовое значение десятичного разряда и, кроме того, через собирательные схемы 11 разрешения формирования соответствующего десятичного разряда на входы 12 управляемых электронных ключей 13. Так, например, выход 7 разряда с весом 2"-1024 разводится через собирательную схему 10 на четвертую установочную шину 8 дополнительного сдвигового регистра 9 единиц, на вторую установочную шину 8 регистра 9 десятков, на первую установочную шину 8 регистра 9 тысяч и соответственно на входы 12 электронных ключей 13 дополнительных регистров единиц, десятков и тысяч. На все...
Формирователь потенциального двоичного кода многоотсчетного преобразователя угол — код
Номер патента: 433521
Опубликовано: 25.06.1974
Авторы: Айзикович, Каган, Онд, Шульгин
Метки: двоичного, код, кода, многоотсчетного, потенциального, преобразователя, угол, формирователь
...разряда. Вторые входы схем И формирователей 2 и 3, подключенных ко входам нечетных и четных разрядов формирователей (СЭ преобразователя угол - код), соединены с соответствующими входами формирователей,В каскаде К сигнал на выходе схемы И любого СЭ, например 1-того, появляется при условии наличия сигнала с -того СЭ и отсутствия сигнала с ( - 1)-ного СЭ. В результате из исходной последовательности сигналов, в которой перекрываются фронты сигналов со смежных СЭ, формируется новая последовательность, в которой каждому угловому положению вала соответствует только один сигнал, а между двумя последовательными сигналами нет разрыва. Дальнейшее формирование кода происходит по известному принципу в соответствии с диаграммой, показанной на...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 434404
Опубликовано: 30.06.1974
Авторы: Галуза, Полищук, Распутный, Сальникова
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, кода
...входамиизбирательной схемы и статического регистра, 30 личия позволяют использовать один корректор кода и четырехразрядный тельный регистр для анализа всех то упрощает устройство и сокращает во оборудования.434404 Выход 0000 (О) 0001(1) 0010 (2) 0011 (3) 0100 (4) 1000(8) 1001(9) 1010(10) 1011(11) 1100(12) Отсюда следует, что входная комбинация кода, имеющая значение 5, 6, 7, 8, 9, корректором увеличивается на 3.Вспомогательный регистр 5 служит для хранения четырехразрядной скорректированной информации до окончания такта коррекции данной тетрады,Предлагаемое устройство работает следующим. образом.Двоичный код, предназначенный для преобразования в двоично-десятичный, последовательно старшим разрядом вперед по времени Тпоступает на...
Устройство для преобразования безызбыточногоs-разрядного двоичного кода в двоичныйv-разрядный с-вычетный разностный код
Номер патента: 435518
Опубликовано: 05.07.1974
Автор: Злотник
МПК: H03M 7/04
Метки: безызбыточногоs-разрядного, двоичного, двоичныйv-разрядный, код, кода, преобразования, разностный, с-вычетный
...кода окажется соответствующим номерам ненулевых разрядов 4, 8, 9, 11.На фиг, 1 изображена схема устройства применительно к образованию 3-разрядного исходного кода в 13-разрядный 4-вычетный разностный код; на фиг, 2 - временные диаграммы.Устройство содержит генератор тактовых импульсов 1, делитель в У/5 раз 2, делитель в Ь раз 3, регистр входного кода 4, счет- З 5 чик 5, конъюнкторы 6 - 6 з и 8 - 8 ь элементы задержки 7, - 7, дизъюнкторы 9, 10, входную шину 11, выходную шину 12, шину 13 установки в исходное состояние делителя 2 и шину 14 сброса счетчика.40а - ;гп - точки схемы на фиг. 1, для которых на фиг. 2 приведены временные диаграммы.Выход генератора 1 соединен с входами делителя 2 с коэффициентом деления Р/5, делителя 3...
Побайтный преобразователь из двоичного в двоично кодированное остаточное представление
Номер патента: 437067
Опубликовано: 25.07.1974
Автор: Долинская
МПК: G06F 5/02
Метки: двоично, двоичного, кодированное, остаточное, побайтный, представление
...трансформаторов через импульсные диоды 8 интегральных сборок связаны с началом кодовых проводов расшифровки мест в ПКЛ 9, концы которых через интегральные ключевые схемы 11 подключены к общей земляной шине.Цепь 19 служит для подачи управляющего сигнала ( - ) на вход дешифратора 1, Ко входам 20 подаются на вход преобразователя восемь разрядов байта; шины 21 являются выходами преобразователя, которые связаны с входными регистрами сумматоров АУ в СОК (на фиг, 1 л 2 не показаны).Результаты побайтного преобразования по модулю можно задать в виде таблицы остаточного сложения, где в качестве входных 5 1 О 15 го 25 зо 35 4 О 45 ьо 55 60 65 операндов взяты остаточные представления значений четырех младших10 - :15, и четырех старших разрядов 16(0...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 437069
Опубликовано: 25.07.1974
Авторы: Городецкий, Хусаинов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...схема формирования управляющих сигналов 5 дает разрешение на вычитание порядка, на едини цу меньше 20. Это происходит до тех пор,пока порядок не будет понижен до нуля, Количество вычитаний каждого порядка подсчитывается четырехразрядным двоичным счетчиком 3, После считывания очередного поряд ка числа через вентили 2 в статический регистр 1, счетчик 3 устанавливается в О,Устройство работает следующим образом.Исходное состояние триггеров 10 и 11 таково, что схемы И 16 - 19, заперты, счетчик 3 находится в состоянии О. Импульс начало преобразования поступает на триггер 10, который перебрасывается и отпирает схемы И 16, 17. Тактовый импульс через схему И 16 проходит на определенные разряды сумматора 7 в виде обратного двоичного кода числа...
Преобразователь -разрядного двоичного кода
Номер патента: 444178
Опубликовано: 25.09.1974
Автор: Величко
МПК: G06F 5/02
Метки: двоичного, кода, разрядного
...- с весом 2 ксумматор 8 -с весомйсумматор 9 - с весом 2 -1. Знание разрядов рходного двоичного кодавесами 2, 2, 22, 23, 24 25-4 2 к 3 2 к к 1 2 к 2 к+1т 3 Э Э э т2 к+3 2 к ., 2"-2 2 ттподася на сумматоры по шинам 10 26ответственно. Значение разрядов выход;тс кода А А А 4о1" к 4 к 3 к А,. А, А А снимаютсявыходов 27 - 36 соответственно. Знания переносов между сумматорами 1 передаются по шинам 37,444 178 Специальный код Число, прибавляемое к двоичному коду5 для получения . спец, кода 0 0 0 0 1 0 1 1 0 0 10 1 1 15 1 О 1 0 16 0 1 1 О 1 О 0 0 1 0 0 1 0 + 5 0 19 1 0 + 6 1 О + 6 1 0 + 6 1 0 + 7 20 22 1 0 1 О 0 1 0 1 23 24 О 1 0О 26 и т.д. На сумматоре К-го разряда (т.е, свесом 2", где 04 К 4 й,-1) подаютсяследуюшие слагаемые; разряды 2",...
Преобразователь двоичного кода угла в шестидесятиричный код градусов, минут и секунд
Номер патента: 444179
Опубликовано: 25.09.1974
Автор: Курганов
МПК: G06F 5/02
Метки: градусов, двоичного, код, кода, минут, секунд, угла, шестидесятиричный
...ный счетчик с дсоединены с одноименными входами пер- соединенные декадный счетчик десятыхвой сборки, а входы дешифратора соеди- ( долей секунд до а сое ( долей секунд, декадный счетчик единиц сенены с одноименными выходами второйкунц, тетрадный счетчик десятков секун ,сборки, причем информационные входы вто- . декадный счетчикекадный счетчик единиц минут, тетра; рой сборки соединены с соответствуюшими ный с,, входами всего устройства. счетчики единиц и десятк вдесятков градусов иНа чертеже изображен предлагаемый счетчик сотен градусовк отен градусов, выполненный наа счетные входы тригпреобразователь, блок-схема. двух триггерах на сче ныОн содержит генератор импульсов 1 у , ,геров которого поступают импульсы за формирующий...
Преобразователь двоичного кода во временной интервал
Номер патента: 445144
Опубликовано: 30.09.1974
Авторы: Васил, Глушко, Костенко, Ястребов
МПК: H03K 13/04
Метки: временной, двоичного, интервал, кода
...частоты. Кроме того, для обеспечения открывания схемы совпадения 8 только на время прохождения Л +1-го импульса эталонной частоты формирование сигнала, открывающего ключ 7, начинается по заднему фронту ,У -го тактового импульса.Это позволяет вместо сложного счетчика со сквозным переносом с одинаково высоким быстродействием всех используемых элементов применять более простой счетчик с поразрядным переносом, в 5 котором быстродействующими должны быть только триггеры младшихразрядов.Если передний фронт импульса начала преобразования совпало дает с передним фронтом импуль, са заполнения, то погрешностьпреобразования равна времени задержки Л +1-го импульса на схемесовпадения 8. В противном случае 15 погрешность преобразования не...
Преобразователь -разрядного двоичного кода
Номер патента: 446053
Опубликовано: 05.10.1974
Авторы: Александров, Пенязь, Полонников, Степанов
МПК: G06F 5/00
Метки: двоичного, кода, разрядного
...и др, 5 ячейки - на схемах неравнозначностиИзвестное устройство для пре- Это позволяет упростить устОбразоВания сигналов, Выполненное ройс тво.В ВИДЕ МатРИЦЫ хтттЭЛЕМЕНТОВ И Схема устройства изображена обеспечивающее инзариантность к на чертеже.циклическим сдвигам сигнала на 1 о Устройство содержит матрицу входе, реализует быстрое преобра- функциональных ячеек.зованйе Фурье, но при этом элемен- Столбцыматрицы выполнены на ты устройства должны вычислять мо- схемах иИ-НЕи 1 и неравнозначности дуль суммы и модуль разности, что 2. Значение разрядов Ф =раз оВЕДет к Усложнению УстРОЙства15 го Двоичного кОДа Хр Ху рЦель изобретения состоит в . Хь-у ) подаются на входы Э,у вй- создании болев простого устройства ходных сигналов снимаются с выхода...
Устройство для выбора среднего по величине двоичного числа
Номер патента: 447714
Опубликовано: 25.10.1974
Авторы: Денисов, Кириченко, Кислинский, Спиридонов, Супрун
МПК: G06F 11/00
Метки: величине, выбора, двоичного, среднего, числа
..."И" 2 закрыты низким сигналом с нулевых выходов триггеров 8, а правая схема "ИУ 2 подотовлена к срабатыванию. При поступлении сигнала но шине 10 срабатывает правая схела "И" 2, которая устанавливает правый триггер выдачи нулей 5 в единичное состояне. Так как сигнал по шине 7 поступает один рвз при установке устройства в исходное состояние перед релол 1 данного числа, то правый триггер 5 будет аходнг.сн в единичном состочнии нв все вреля прнела числа. Единичное состояние правоо триггера 5 выдачи нулей оезус; ловце удерживает правый входной тргге 8 в нулевом состоянии. В дальнейшем, независимо от того, как 1 фррлация будет поступать по правому входу 11 правый трипгер 8 будет нахиод 1 ться в нул- вом состоянии и с единчого выхода его...
Устройство для формирования синхронных сигналов двойного двоичного кодирования
Номер патента: 454709
Опубликовано: 25.12.1974
Автор: Климин
МПК: H04L 7/18
Метки: двоичного, двойного, кодирования, сигналов, синхронных, формирования
...бестоковых посылок между ними.Спектральные плотности исходной последовательности двоичных импульсов (см, фпг.0 2 б) ц результирующей последовательностина выходе предлагаемого устройства (см. фиг.2 е) при скорости передачи 2400 дв. ед./сск.приведены ца фиг. 3 (крцвые а и б соответственно) .5 ся к телеграфной свя. ствам для формироваов двойного двоичного быть использовано для импульсных сигналов анных.формирования спектра уменьшением занимаестоящес пз последоварпггера, двухтактцой ержки на ьремя длии выход которой объустроиство поз игнала, занима от, но зависящу сигнала.- сокращение с ых комбинаций ляет щийот пектрасцгца что в прсдлаг одами входного т ого сумматора вк ным входом. блок-схема пред г, 2 - временная фиг. 3 прцведсць ности...
Устройство для сравнения двоичного и десятичногоо чисел
Номер патента: 455484
Опубликовано: 30.12.1974
Автор: Ибрагимов
МПК: H03K 13/24
Метки: двоичного, десятичногоо, сравнения, чисел
...разрядных переключателей 4, 5,б, триггера 7, схемы ИЛИ-НЕ 8 и одногорезистора 9.В исходном состоянии триггер 7 устацавливается в положение, обеспечивающее единичный сигнал ца его выходе. Переключатели 4,бб переводятся иа заданное десятичное число. На входы дешифраторов 1, 2, 3, подаютпоследовательно двоично-десятичные числа, зо иачицающиеся с нулевой, комбинации. На выходах устройства присутствуют сигналы: А (В до момента достижения равенства, Л=В на время равенства чисел и Л)В с момента превышения равенства.При установке на переключателях заданно. го числа диоды в,каждом разряде оказываются подключенными через соответствующие пе. реключатели к резистору 9 и образуют схе. му И. Сигнал ца выходе схемы И до достижения равенства чисел...
Способ записи двоичного кода магнитный носитель
Номер патента: 464011
Опубликовано: 15.03.1975
Авторы: Горельников, Зубков, Сапожков
МПК: G11B 5/02
Метки: двоичного, записи, кода, магнитный, носитель
...Если после первой записанной единицывновь следует единица, то ее записывают со сдвигом, равным минимальному периоду следования перепадов намагничивания носителя, 5 Если после первой записанной единицы следует ноль, то его записывают перепадом намагниченности со сдвигом, равным полуторократному значению минимального периода следования перепадов намагничивания.10 Последующее значение кода записывают сосдвигом, равным минимальному периоду следования перепадов намагничивания, если это значение не отличается от предыдущего значения кода. Если же последующее значение 15 кода отличается от предыдущего значения, тооно записывается со сдвигом, равным полуторократному значению минимального периода следования перепадов...
Устройство для определения фазы двоичного псевдошумового сигнала с последовательным выбором оценок
Номер патента: 468187
Опубликовано: 25.04.1975
Авторы: Баранников, Наумов
МПК: G01R 25/00
Метки: выбором, двоичного, оценок, последовательным, псевдошумового, сигнала, фазы
...смесьпоступает на вход двухпорогового решающего элемента 2. Если амплитуда профильтрованного сигнала на входе решающего элемента 2 превышает верхний (положительный)порог + О, то на выходе решающегоэлемента 2 положительный потенциал, соответствующий единичному элементу последовательности + А, Если превышается (по модулю) нижний (отрицательный)порог срабатывания - (3, то на выходе решающегоэлемента потенциал - А, Если напряжениес выхода фильтра ые превышает ни один изпорогов, то потенциал выхода решающегоэлемента равен нулю.Выходной потенциал элемента 2 управляет работой блока формирования оценок та.30ким образом, что в моменты прихода навторой вход блока 3 формирования оценокимпульса тактовой частоты от генератора 4тактовой частоты, на...
Двухступенчатый дешифратор ошибкообнаруживающего двоичного кода
Номер патента: 473178
Опубликовано: 05.06.1975
МПК: G06F 5/02
Метки: двоичного, двухступенчатый, дешифратор, кода, ошибкообнаруживающего
...обсуммированием по модулю два однразрядов четырехэлементных кодо10 У 2 с рабочими комбинациями:М 1=0000 и 1111и Л 2=0000, 0011, 0110, 1001, 11111, а последующие четыре разряряют разряды кода Л 2.15 На группы кодовых шин 1 и 2 поступаютсоответственно первый, второй, третий, четвертый и пятый, шестой, седьмой, восьмой разряды дешифрпруемой кодовой комбина ции, Сигналы с кодовых шин 2 поступаютна входы дешпфратора 3, выходы которого соответствуют рабочим комбинациям кода М 2. На входы дешифратора 4, выходы которого соответствуют рабочим комбинациям ко да Л 1, поступает кодовая комбинация, полученная в результате суммирования по модулю два сумматорами 5 - 8 сигналов с одноименных кодовых шин первой и второй групп.При отсутствии искажений в...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 476561
Опубликовано: 05.07.1975
Автор: Суслов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...двоичного кода с весами 24, 2, 2, 2 и 2. Возникающий при этом на выходе 40 одинарный перенос (с весом 4 при числе единиц в слагаемых от двух до трех) пятым слагаемым поступает на сумматор 2, формирующий на выходе 4 двоичный знак с весом 4 и складывающий разряды двоичного кода с весами 2, 28, 24 и 2. Двойной перенос (с весом 8), возникающий на выходе 41 сумматора 1, при числе слагаемых от четырех до пяти, поступает на вход схемы переносов 12 сумматора 2, а результат сложения разрядов с весами 2", 2, 28 и 2, формируемый на выходе 43, поступает на вход полусумматора 10 сумматора 4, на схему переносов 14 которого подаются одинарный и двойной переносы соответственно с весами 2 и 4 с выходов 44 и 45 сумматора 1, возникающие при...