Патенты с меткой «двоичного»

Страница 16

Устройство для подсчета числа единиц двоичного кода по модулю к

Загрузка...

Номер патента: 1438006

Опубликовано: 15.11.1988

Авторы: Беляев, Музыченко, Трушкин

МПК: G06F 11/10, H03M 7/20

Метки: двоичного, единиц, кода, модулю, подсчета, числа

...8,1 на счетный вход счетчика 5, который осуществляет их подсчет по модулю К, а также на тактовый вход делителя 9, на 1-м выходе которого, соединенном с входом элемента И 7.1, появляется импульс при поступлении ч) вой К)-го импульса на его тактовый вход 13. Импульсы с выхода делителя 9 поступают через элемент И 7.1 на вычитающий вход блока 6.1, из содержимого которого при этом вычитается единица, а также через элемент ИЛИ 8,2 на вход 20 обнуления делителя 9, который по заднему фронту импульса сбрасывается в нулевое состояние, Таким образом, за время поступления на вычитающий вход блока 6.1 одного тактового импульса на вход счетчика 5 поступает (ж) шой К тактовых импульсов. Работа продолжается таким образом до обнуления блока 61. Далее...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1439745

Опубликовано: 23.11.1988

Авторы: Кобринский, Цейтлин

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...требуемое для суммирования данных, записанных в региотрах слагаемого 10 и суммы 1, которое равно Т = 11 1, где И - количество разрядов в регистре слагаемого (суммы), Т период тактовой частоты, подаваемой на регистры.При поступлении тактовых сигналов на регистры слагаемого 10 и суммы 11 в последовательном двоично-десятичном сумматоре 4 осуществляется потетрадное сложение данных, которые записаны в регистрах 10 и 11С выхода последовательного двоично-десятичного сумматора 4 результат этого сложения вновь записывается в регистр 11 суммы. Задержанный импульс с выхода первого элемента 6 управляемой задержки опрашивает разряды входного регистра 3, соединенные с элементами И 2 второй группы. С выхода элементов И 2 второй группы импульсные...

Преобразователь двоичного кода в код фибоначчи

Загрузка...

Номер патента: 1439751

Опубликовано: 23.11.1988

Авторы: Ваховский, Козлюк, Лужецкий, Попович, Стахов

МПК: H03M 13/23

Метки: двоичного, код, кода, фибоначчи

...вход значения старших разрядов входного кода на его выходе формируется в 40 двоичной форме код остатка от преобразования этой информации в код Фибоначчи, содержащегося в 1 младших разрядах кода Фибоначчи, При этом значение параметра 1 выбирается из условия Ц(1-3)ъ 2 -2. Код остатка с выхода блока 3 постоянной памяти поступает на вторые входы сумматора 2, на выходе которого формируется код суммы остатка и входной величины, содержащеися в ш младших разрядахн50 входного кода. Код с выхода сумма" тора 2 поступает на,входы третьего блока 5 постоянной памяти. Блок 5 закодирован таким образом, что при подаче на его вход двоичного кода55 разрядностью 1 одц(1+1) +1 на его выходе формируется соответствуюший код Фибоначчи 1 младших разрядов...

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 1441485

Опубликовано: 30.11.1988

Авторы: Вяльшин, Корчаловский

МПК: H03M 7/12

Метки: двоично, двоичного, десятичный, кода, преобразования

...двоичного кода в зависимости от состояния двоичных вычитаюших счетчиков 5 и 6. Состояние выходовдвоично-вычитающих счетчиков Дополнительный десятичный код Счетчик 5 Счетчик 6 0 16 0 256 272 Так, дпя вссьмиразрядного двоилного кода. требуется допопнтттельньтй код 0 и 16, а для двенадцатиразрядпого двоичного кода требуется дополнительньтй код О 16 256 и 272 Цопопнитепьные коды с вьходы шифратора 9 посту- пают на зторь.е входы мультиплексора 8 и на первые входы параллельных двоично-десятичных декадных сумматоров11 и 12,На вторые входы параллельных двоично-десятичных декадных сумматоров10 - 12 поступает код с выхода выходного регистра 14, Результат сложенияс выхода параллельных двопчно -десятичных декадных сумматоров 10 - 12поступает на...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1444952

Опубликовано: 15.12.1988

Авторы: Лукьянов, Некрасова

МПК: H03M 1/82

Метки: временной, двоичного, интервал, кода

...1 - период следования импульсовна выходе делителя частоты 2;Т 2 - период следования импульсовна выходе мультиплексора 11.Ближайшее значение временного интервала при смене преобразуемого кодаравно:кТ, = 2 Т 2 + (И + 1)(Т 1 - Т 2).Беличина дискрета равна разностиТя+ - Тя = Т 1 - Т 2. Например, И =ЗОО, Т 1 = 1 с, Т 2 =- 0,25 с, К = 1 ОТ зоо = 481 сэ Тзо = 481,75 сТмн - Т -- 481,75 - 481 = 0,75 с =Т 1 - Т 2. Дискретность временных интервалов, получаемых на выходе преобразователя, может быть изменена посредством уста 1444952новки до начала преобразования на шинах 16 соответствующих управляющих сигналов, В зависимости от их комбинации может быть выбрано конкретнее значение периода Т 2 (Т 2, , Т 2") . на выходе мультиплексора 11, т,е. возможна...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1444958

Опубликовано: 15.12.1988

Автор: Киселев

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...3540 при Э, + Ф 35 сО П 11=1 при Э; + Ф 35 ъО0 при 5+ Ф 150 40 П 12=1 при Э + Ф 150л) О при Э + Ф 160П 13 1 при Э + Ф 16 УО 45 0 при Э 4 + Ф 740П 14 1 при 5 + ф 170 (8) а на выходах коммутаторов 15 - 18 вырабатываются коды Ф 15, Ф 16, Ф 17, и Ф 18 соответственно и согласно вы, ,Ражениям Ф 15 = П 10 Ф 35 Ч П 10 Ф 11 Ф 16 = П 12 Ф 15 Ч П 12 Ф 12 Ф 17 = П 13 Ф 16 Ч П 13 Ф 13Ф 18 = П 14 Ф 17 Ч П 14 Ф 14 (91 55, где Ф 9 - код, содержащийся в регист ре старшей части произведения блока умножения 9; ФЗ - код, содержащийся в памятирегистра 3;8 6ния 8 в регистр 24 заносится кодЦ лФ 24==Н , определяющии положениезапятой в двоично-десятичном кодесогласно (3), а в регистр старшейчасти произведения блока 9 заноситсякод Ф 9 =Ф 90, т,е, код...

Преобразователь двоичного кода в код грея

Загрузка...

Номер патента: 1444960

Опубликовано: 15.12.1988

Автор: Рогозов

МПК: H03M 7/16

Метки: грея, двоичного, код, кода

...что на входы преоб" раэователя подается следующая комбинация входных сигналов; А = А,.= А = А = О. В этом случае коллекторные токи транзисторов первой группы 1 равны нулю (транзисторы закрыты, поэтому транзисторы 3.5, 3.6, 3,7, 3,4 будут открыты и на выходе сформируется сигнал В= В= В = В = О).При Л 0 = А= О, А = А = 1 входные транзисторы 11, 1.4 закрыты, а 1.2 и 1.3 будут открыты и через свои соответствующие коллекторы будут отбирать с баз транзисторов 3.5, 2.1, 3.7, 2.3 ток, равный одному дискрету тока, с баз транзисторов 3.6, 2,2 - два дискрета тока (2 1). Поэтому транзисторы 3.5, 3.6, 2.2, 3,7.будут закрыты, так как их базовые токи меньше токов, отбираемых через коллекто" ры транзисторов 1. 1, 1.4 . Транзисторы 2. 1, 2.3...

Кодер двоичного кода 3в4в-3

Загрузка...

Номер патента: 1444964

Опубликовано: 15.12.1988

Автор: Котиков

МПК: H03M 13/13

Метки: 3в4в-3, двоичного, кода, кодер

...спомощью блока 1 синхронизации, а временные соотношения между ними представлены на Фиг. 2,б,е,н,с,т,у,х.Сигналы с выходов триггеров 5-18(Фиг. 2,о) поступают на соответст-.вующие информационные. входы мультиплексора 27, на адресные входы которого поступают сигналы с выходов(фиг. 2,с,т) делителей 13 и 14 частоты. Импульсы тактовой частоты линейного сигнала (фиг. 2,у) с выходаформирователя 8, инвертируются элементом 1 О НЕ (фиг. 2,х) и поступают на тактовый вход пятого триггера 26,на информационный вход которого поступает сигнал с выхода мультиплексора 27 (фиг. 2,Ф). Триггер 26 необходим для устранения пролезаний навыходе мультиплексора 27 и формирования сигнала двоичного кода ЗВ 4 В(Фиг. 2,ц).Последовательный 4 и параллельный6...

Преобразователь двоичного кода в прямой семисегментный код

Загрузка...

Номер патента: 1446694

Опубликовано: 23.12.1988

Автор: Кузнецов

МПК: H03M 7/00

Метки: двоичного, код, кода, прямой, семисегментный

...входом первого элемента ЗИ-НЕ, выход которого соединен с выходом "с преобразователя, выходЬ которого соединен с выхо" дом первого элемента И-НЕ, первый вход которого соединен с прямым 50 Т а б л и ц а 1 (входов)Вес Инверсия Обозначение Т а б л и ц а 2 (кодирования) а 1 0 1 1 О 1 1 1 1 1 Ь 1 1 1 1 1 О О 1 1 1 с 1 1 0 1 1 1 1 1 1 1 й 1 О 1 1 О 1 1 О 1 1 е 1 О 1 О О О 1 О 1 ОО .О 1 1 1 1 1 0 1 1 Работа преобразователя осуществляется следующим образом.Сигналы входов в" и "ж" логически умножаются и инвертируются элементом 2 И-НЕ 7. Сигналы с выхода элемента 2 И-НЕ 7 и с выхода "д" с входов 1 и "ж попарно перемножаются, результаты логически складываются и инвертируются элементом 2 ИИЛИ-НЕ 12.Полученный сигнал логически умножается с сигналом...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1448412

Опубликовано: 30.12.1988

Авторы: Грачева, Никонович, Пинчук

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...разрядал цу Р,2 12 22 ф 2 9, 2 В (2 +2 б ) + +С 2 В 2 В (2+2 б+2 )+Д 2 23; выход седьмого разряда2 2.2 "21 ф +2 2 В (2+2 б (2+ +24+21) +С .29 2 В 2 (2 ь +2 Б, 24, 2 з, 2) +и на входы шифраторов 9 и 10. В шифраторе 9 с учетом сигналов признакатетрады, поступающих на его управляющие входы от блока 4, формируетсядвоичный код числа тетрады. Этот кодпоступает на вторые входы сумматора3, где вычитается иэ числа, поступающего на его первые входы от регистра 1.При поступлении импульса тактовойчастоты с входа 13 на тактовый входрегист 1 результат вычитания изсумматора 3 заносится в регистр 1 длядальнейшего преобразования. Операциявычитания повторяется с приходом каждого импульса тактовой частоты и осуществляется до тех пор, пока числов...

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 1451699

Опубликовано: 15.01.1989

Авторы: Гетман, Мельник, Мухортов, Равков

МПК: G06F 11/10, H03M 13/09

Метки: двоичного, кода, параллельного, четность

...регистрапри этом отлично от нулевого, то на выходе элемента И-НЕ 9 появляется сигнал "1", который поступает на вход элемента И 6 и открывает его для прохождения тактовых импульсов на вход .регистра 7. Информация в регистре 7 начинает сдвигаться в сторону младших разрядов, и выталкиваемые единицы младшего разряда регистра 7 поступают на счетный вход триггера 8.После окончания счета регистр 7 устанавливается в нулевое состояние, при котором на выходе элемента И-НЕ 9 появляется сигнал "О". Этот сигнал, во-первых, запрещает прохождение тактовых импульсов через элемент И 6 на вход регистра 7.и, во-вторых, импульсом с выхода формирователя 14 через элемент ИЛИ 15,.поступающим на управляющий вход дешифратора 16,разрешает модификацию кода...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1453597

Опубликовано: 23.01.1989

Авторы: Редько, Судаков, Тюляков

МПК: H03M 1/82

Метки: временной, двоичного, интервал, кода

...линии прямого кода и отсутствию импульса на линии инверсного кода, а нуль соответствует соответствию импульса на линии прямого кода и наличию импульса на линии инверсного кода (фиг.2 е,ж). На информационном выходе преобразователя 4 формируется инверсный код (фиг.2 и), причем длительность импульсов кода расширена до периода повторения импульсов входного кода, а на 1 тактовом выходе - пачка импульсов записи (Фиг.2 з), задержанная относительно Фронтов импульсного кода, что обеспечивает надежную запись кода в преобразователь 5.Одновременно счетчик 9 импульсов подсчитывает количество импульсов записи. По срезу п-го импульса записи (при этом в преобразователе 5 последовательного кода в параллель- ный установятся все разряды кода) на выходе...

Многоканальное устройство для выделения единиц из двоичного кода

Загрузка...

Номер патента: 1465886

Опубликовано: 15.03.1989

Авторы: Друз, Рукоданов

МПК: G06F 9/50

Метки: выделения, двоичного, единиц, кода, многоканальное

...ЗАПРЕТ 3 , соответствующий второй вьделенной единице, подается на выход 6 второго канала.Параллельно сигнал с выхода элементаИЛИ 42 открывает элемент И 2и последний единичный сигнал 1 из заданного набора подается на вход следующего канала. Этот сигнал аналогично описанному через элемент ЗАПРЕТ Знв подается на выход 61-го канала. Таким образом, происходит вью деление и распределение вьщеленных единиц в каналах. Аналогично работает устройство при любых других комбинациях единичных разрядов 1, - 1 двоичного кода. Например, при единичных разрядах 12, 1 первый единичный сигнал 12 вьделяется на выходе 6 пер 12 вого канала, а сигнал 1 - на восходеь62 второго канала; при единственном единичном разряде 1 он вьщеляется на выходе б,первого канала...

Устройство для моделирования двоичного канала связи

Загрузка...

Номер патента: 1474669

Опубликовано: 23.04.1989

Автор: Анишин

МПК: G06N 7/08

Метки: двоичного, канала, моделирования, связи

...опорного генератора 1,задающего тактовую частоту информационной последовательности 1 В,1,В первый блок 4 памяти по адресуА=1(0) заносят в:.разрядный .двоичныйкод Х ,(Х о,), который определяет значение переходной вероятности Р =Х о 2 (Р о =Х о, 2) матрицы сменысостояний модулируемого канала связи.Во второй блок 5 памяти по адресу1 (О) заносят ш-разрядный двоичныйкод 7 (У ), который определяетзначение условной .вероятностиошибки 1 д=У 2 "в зависимости от текущего (А е 0,1) состояния моделируемого канала,Предположим, что в начальный момент времени триггер 6 находится всостбянии "1", что условно соответствует первому состоянию модулируемо- З 0го канала, когда вероятность ошибкина отдельной позиции составляет ,40,Тогда на выходах первого...

Устройство для изменения -разрядного двоичного числа

Загрузка...

Номер патента: 1476461

Опубликовано: 30.04.1989

Авторы: Беликов, Жигора, Михеев

МПК: G06F 7/50

Метки: двоичного, изменения, разрядного, числа

...установки устройства в начальное состояниесигнал с управляющего входа Ъ черезэлемент 1 задержки поступает на управляющие входы элементов И 5 группы, разрешая прохождение входной информации на установочные входы реверсивного счетчика 4. Одновременно этотсигнал устанавливает в единичное состояние триггер 7, сигнал с прямоговыхода которого поступает на первыйвход элемента И 8, разрешая тем самымпрохождение импульсов с выхода генератора 6 на счетные входы счетчика9 и реверсивного счетчика 4, изменяязначение входного числа ш на его разрядных выходах. Сигнал, сформированный на выходе переполнения счетчика9 через К входных импульсов и черезэлемент 1 О задержкипоступает на управляющие входы элементов И 3 группы, тем самым обеспечивая...

Преобразователь двоичного кода

Загрузка...

Номер патента: 1476614

Опубликовано: 30.04.1989

Автор: Музыченко

МПК: H03M 7/06

Метки: двоичного, кода

...соответствии с изложенным в частном случае, когда А=2 (Й=От 1ф)пороговый элемент состоит изэлемента ИЛИ, соединенного входами свходами блока, начиная с (6+1)-гои до п-го, В частном случае, когдафа= М 1 н=е=О(.= сн =1, пороговый элемент состоит из элемента И, соединенного входами с выходами блока отд-го до п-го, В частном случае А=о-=2 пороговый элемент выполняетсяв виде линии связи с его и-го входана выход,Для случая К=5 пороговый блок 4выполнен (фиг,2) на элементе ИЛИ 9элемент И 10 и элементе ИЛИ11. Выход порогового блока 4соединен с теми входами сумматора 5, которые соответствуют единицам в дополнительном коде числа К.Блок 1 весового суммирования может иметь различное выполнение в зависимости от числа входов, элементной базы, а также...

Преобразователь двоичного кода в двоично-десятичный код угловых величин

Загрузка...

Номер патента: 1476616

Опубликовано: 30.04.1989

Авторы: Жукевич, Касмынина, Пихай, Свеженец

МПК: H03M 7/12

Метки: величин, двоично-десятичный, двоичного, код, кода, угловых

...поступаютва сигнала: сигнал константы деады, сигнал первой разности преобазуемого угла и константы декады.На выходе сумматора 2 снова форируется сигнал разности этих двухисел и описание их соотношенияБольше" или "Меньше", Если констана больше величины угла, то сигнал11Меньше разрешит прохождение сигнаов на выход второго элемента ИЛИ 5игнал с выхода элемента ИЛИ 5 потупит на вход счетчика 8 цикловчетчик 8 циклов устанавливает навоем управляющем выходе признак слеующего цикла. Этот признак, поступаяа управляющий вход памяти констант,беспечит выбор следующей константы.Таким образом, на входы сумматора 2 во втором цикле будут поданыкоды следующих величин: код разности, полученной в первом цикле преобразования, код декады, соответс", -вующей...

Реверсивный формирователь двоичного кода

Загрузка...

Номер патента: 1480123

Опубликовано: 15.05.1989

Авторы: Коханый, Плиш, Савицкий

МПК: H03K 23/86

Метки: двоичного, кода, реверсивный, формирователь

...И 9 логического блока 8 подключен к прямым выходам 2-4 разрядов старших) счетчика 1, т.е, настроен на числа 14 и 15, элемент И 10 - к инверсным выходам 2 и 3 разрядов и пря. мому выходу 4 разряда, т,е, настроен на числа 8 и 9, элемент И 11 - к пря. мым выходам 2 и 3 разрядов и инверсному выходу 4 разряда, т.е. настроен ца числа 6 и 7, элемент И 2 - к инверсным выходам 2-4 разрядов, т,е. настроен на числа 0,1. На первой 21 и второй 22 кодовых шинах заданы коды второго верхнего и нижнего пределов счета соответственно, т.е, чисел 10 и 5.Допустим, что в некоторый момент времени поступил разрешающий сигнал на шину 5 сложения,счетчик 1 находился в состоянии числа 2, т.е, в рабочем диапазоне чисел, а по входу 7 поступают счетные импульсы,...

Преобразователь двоичного кода в унитарный код

Загрузка...

Номер патента: 1481896

Опубликовано: 23.05.1989

Автор: Макаров

МПК: H03M 7/00

Метки: двоичного, код, кода, унитарный

...и 10 единичные сигналы. Дешифратор 12 формируетимпульс на выход 26, а от кода с блока 1 в следующем цикле вычитаетсякод В, так как элемент 1 Э преобразуеткод В в обратный .ОС, 1 А сГВЗНа выходах блока 9 единичные сигналы, а на выходах блока 1 О - нулевые.15Дешифратор 12 не формирует импульс,а код с блока 1 не изменяется,При изменении входного кода Р навеличину дР на выходы 25 и 26 выданоИ, и И импульсов, число которых удовлетворяе т соотношению,ЮМ - 11т25Если код 1) не изменяется, то импульсы на выходах 25 и 26 отсутствуют, так как разница между кодом в блоке 1 и кодом 1) оказывается меньше или равна В 3, а следовательно,30 блок 11 выдает нулевые сигналы, При любых значениях кода В код в блоке 1 эа счет обеспечения в преобразователе...

Устройство для деления двоичного кода на (2 -1)

Загрузка...

Номер патента: 1481746

Опубликовано: 23.05.1989

Авторы: Кривчик, Роспономарев

МПК: G06F 7/52

Метки: двоичного, деления, кода

...прибавлением единицык полученному результату при сложениичастичных сумм,Остаток, равный делителю йЫ=2" - 1=11(3)15есть целое число. Анализ завершается прибавлением единицы к окончательному результату. Контроль остатка производится элементом И 4.Устройство функционирует в соответствиис выражениями (1) - (3). Пользователь предварительно выбирает разрядность и делимого, определяет делитель д=(2" - ) и в зависимости от величины т производит коммутацию элементов И 4 и 5.25 Устройство работает следующим образом(фиг. 2).При запуске устройства код делимогозаносится в регистр 2 сдвига, блок 3 управления производит сброс сумматора 1 и заносит содержимое регистра 2 сдвигов вЗО сумматор 1.При равенстве целой части частичнойсуммы нулю,...

Преобразователь двоичного кода в код по модулю

Загрузка...

Номер патента: 1483643

Опубликовано: 30.05.1989

Автор: Болтков

МПК: H03M 7/18

Метки: двоичного, код, кода, модулю

...комбинацийЧ и 2 по Формуле (6), представлекана Фиг. 2, где пустым клеткам соответствуют дробные значения величиныу, что выходит за пределы решаемой(7) задачи,Аналогичная таблица составляется для расчета значения х. На Фиг. 3 представлена сводная таблица соответствия значений Е, у, х, Пусть необходимо найти В от числа А=29+8 т, где а=29; Ь=8. По Формуле (4) определим Е: Е=ар+Ьс 1=(29 щос 113 хЗ+8 щос 113 х 2)щос 113= =12 щос 113. По таблице на Фиг, 3 определим величины х и у, соответствующие Е=12. Получим х=2; у=З. Таким образом, В=2+33.,.Если полученный результат является верным, то должны выполняться два условия: разность А-В должна нацело делиться на рг +с 1 г; модуль комплекского числа В не должен превьппать величины р +с 1...

Устройство для преобразования двоичного кода в код по модулю к

Загрузка...

Номер патента: 1492479

Опубликовано: 07.07.1989

Автор: Музыченко

МПК: H03M 7/20

Метки: двоичного, код, кода, модулю, преобразования

...остальных узлов 5 в счетчик 4. По окончании этого процесса напервых выходах всех узлов 5. появляются единичные сигналы, вызывающие единичный сигнал на выходе 13,что свидетельствует об окончании цикла работы устройства, Выходной кодсгпмается с выходов 12.При выполнении узлов 5 по фиг, 5.устройство в этом же режиме (остатокпо модулю К) работает так же, эа исключением того, что в счетчике 4 висходном состоянии записан нулевойкод, а сравнение числа 1; импульсовв узле 5.д происходит с порогомв; (1,)войК), в, или (1;)вой(К (в,) .Пересчет содержимого узла 5.д в счетчик 4 осуществляется с коэффициентомпересчета, равным остатку по модулюК весов разрядов входного кода, поданных на входы 11.1., и осуществляется до обнуления счетчика 29 узла...

Устройство для преобразования дополнительного двоичного кода в знакоразрядный

Загрузка...

Номер патента: 1496004

Опубликовано: 23.07.1989

Авторы: Плешаков, Редькин

МПК: H03M 7/00

Метки: двоичного, дополнительного, знакоразрядный, кода, преобразования

...следующим образом.По стробу записи, по тупающему на управляющий вход 2, дополнительный двоичный код числа вводится через информационный вход 1 в регистр 4 так, что знаковый разряд кода попадает на его последовательный выход. 55 При этом распределитель 5 импульсов устанавливается в исходное сос" тояние. Импульс с выхода а распределителя 5 поступает через элементы ИЛИ 9 и 10 на выходь: 11 и 12 устройства, формируя маркер, по которому определяется начало последователь- .ного знакоразрядного кода,По заднему фронту первого послечстроба записи тактового импульса,поступившего на тактовый вход 3 устройства, появляется импульс на выходе б распределителя 5, который поступает на входы элементов НЕ 6 и И 8.При этом сигналом с выхода элементаНЕ 6...

Устройство для преобразования двоичного кода

Загрузка...

Номер патента: 1496005

Опубликовано: 23.07.1989

Автор: Редькин

МПК: H03M 7/00

Метки: двоичного, кода, преобразования

...например, число +3(0011) останется без изменения:.-3 -8+5 -4=-8+4 -5=-8+3 -6=-8+2 -7 о=-8+1ч Элементы 4 и 5 задержки необходимы соответственно для задержки стро ба согровождения знака-и дополнительного кода числа на один такт, в котором формируется маркер на информационном выходе 11 устройства.Устройство работает следующим 15 образом.Последовательный дополнительныйдвоичный код числа подается старшими разрядами вперед на информационный вход 1 устройства синхронно с 20 тактовыми импульсами, поступающимина тактовый вход 2 устройства(фиг. 1 и 2).Строб сопровожцения знака поступает (одновременно со знаковым разрядом) на управляющий вход 3 й далеечерез элементы ИЛИ 9 и 10 на выходы 11 и 12 устройства, формируямаркер, по которому...

Преобразователь двоичного кода

Загрузка...

Номер патента: 1496008

Опубликовано: 23.07.1989

Авторы: Гасумян, Иванов, Майоров, Ротнов

МПК: H03M 9/00

Метки: двоичного, кода

...выход 17 параллельного вывода информации. После вылполнения в регистре 1 ш сдвигов происходит обмен функций, выполняемыхрегистрами, и подключение на выход17 другого информационного входа коммутатора 3. Подобная циклическаясмена функций, реализуемых регистрами 1 и 2 и коммутатором 3, выполняется до момента окончания приемаи-разрядного последовательного двоичного кода,В режиме 2 работа устройства происходит следующим образом.На вход 5 преобразователя поступают информационные слсйа в видеш-разрядного параллельного двоичного кода. Параллельный прием такогокода осуществляется при поступлениисинхроимпульса на вход 7 в один изрегистров, например в регистр 1,после чего этот регистр переводится в режим хранения двоичной информации. Во время...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1501276

Опубликовано: 15.08.1989

Автор: Бурашов

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...счетчиками 14переполнений.Следующий цикл преобразованияаналогичен описанному и отличаетсятем, что выходными разрядами 5-7счетчика 5 задаются области адресовячеек ПЗУ 7, в которых хранятсядвоично-десятичные эквиваленты десятков, сотен, тысяч, десятков тысячсоответствующих разрядов входногодвоичного числа, а также добавлением к сумме числа единиц переноса,появившихся в результате суммирования в предыдущем цикле.В этом случае счетчик 14 работает следующим образом.Сигналом готовности с выхода формирователя 15 триггер 12 устанавливается в единичное состояние и разрешает прохождение тактовых импульсов с входа 2 через элемент И-НЕ 13на вычитающий вход счетчика 14, импульс с выхода обнуления счетчика 14устанавливает триггер 12 в...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1501277

Опубликовано: 15.08.1989

Авторы: Джирквелишвили, Евдокимов, Плющ, Притака

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...код 010011. Приэтом на информационных выходах шиф"ратора 5 образуется код 100. Общийкод тетрады весом 1 Оз соответствует 1001. На выходе 7 переноса шифратора 5 формируется код 001. Следовательнокод знаковой тетрады весом 1 О соответствует 0001,В результате преобразования надекадах выходов 6 преобраэователяполучают двоично-десятичный дополнительный код 0001 1001 0001 0011,соответствующий двоичному коду1. 1110101001.Формула изобретенияПреобразователь двоичного кода в двоично-десятичный, содержащий группу суммирующих тетрад, каждая из которых состоит из одноразрядных сумматоров, а также группу шифраторов, разрядные выходы которых являются соответственно выходами трех старших разрядов тетрад преобразователя, выход младшего разряда которого...

Регенератор двоичного сигнала

Загрузка...

Номер патента: 1501292

Опубликовано: 15.08.1989

Авторы: Александров, Кищук, Маришичев

МПК: H04J 3/06

Метки: двоичного, регенератор, сигнала

...и Фазе, Этот процесс продолжается до полной сицхронзации входногосигнала и тактовой частоты генератора 6. Одновременно входной сигналпоступает на первый вход частотногодетекгорд 8, а ца второй его входподается сигнал с выхода имитатора9 входного сигнала, который Формирует псевдослучайную цифровую последоватепьность, подобную по своей структуре входному сигналу. Имитатор 9входного сигнала может быть выполненв виде генератора псевдослучаинойпоследовательности (ПСГ 1), цд входкоторого подается тактовая частотас выхода генератора 6. Выбор схемычастотцого детектора 8 обусловлентем, что появление "0" ии "1" вовходсом информационном сигнале надостаточном интервале времени равновероятцы. Поэтому первый и второйделители 10 ц 11 частоты (фиг....

Устройство для передачи двоичного кода

Загрузка...

Номер патента: 1511865

Опубликовано: 30.09.1989

Авторы: Саперов, Трубицын, Цупрев

МПК: H03M 13/05

Метки: двоичного, кода, передачи

...и равного 1/ Ч 2 р, причем Функция синуса для у(С) в этой точке равна нулю. В результате этого в блоках 4 и б происходит поразрядное перемножение ПДК на соответствующие значения коэффициентов базисных функций.При передаче "1" прямые выходы триггеров 3 регистра 2 разрешают прохождение параллельных Б-разрядных кодов с выхода блока 8 через блок перемножителей 4, что соответствует передаче отсчетов функции У (С). Инверсные выходы триггеров блока 30 при этом запрещают прохождение от" счетов У.,(С ) через перемножители блока 6, в результате чего после суммирования в блоке 12 и преобразования суммы в цифроаналоговом преобразователе 13 на выходе блока 14 будет в каждом Т сигнал 5 4число интервалов, на котороеделится 1,.Значения коэффициентов...

Устройство преобразования входного двоичного сигнала в телеграфный сигнал

Загрузка...

Номер патента: 1518907

Опубликовано: 30.10.1989

Авторы: Затикян, Мелконян, Мкртчян

МПК: H04L 25/20

Метки: входного, двоичного, преобразования, сигнал, сигнала, телеграфный

...диод 26 на выходе устройства появлл тся потенциал положительной полярности, равный разности напряжений на плюсовой шине источника 1 питания и падений напряжений на открытых р-и-р-выходйом транзисторе 9 и первом транзисторе 22 первого ограничителя 5 тока, диоде 26,При наличии на сигнальном входе устройства логического нуля открыт и насыщен р-и-р-фазоинвертирукщий транзистор 4, открыт также и-р-пвыходной транзистор 10, а транзисторы 3 и 9 закрыты, На базу второго транзистора 23 второго ограничителя 6 тока через первый резистор 20 поступает напряжение отрицательной полярности, открывающее его, Через открытый транзистор 23 второго ограничителя 6 тока на базу первого транзистора 22 относительно его эмиттера подают отпирающий потенциал и...