Патенты с меткой «двоичного»
Устройство для преобразования двоичного кода в двоичный унитарный код
Номер патента: 1631729
Опубликовано: 28.02.1991
МПК: H03M 7/02
Метки: двоичного, двоичный, код, кода, преобразования, унитарный
...для вхоцного кода 10 - на а = 2 выходе, для входного кода 11 единичный сигнал Формируется на а = 3 выхоце.В устройстве овыход дешифратора 1 соединяется с .управляющим входом (сигнал по этому входу закрывает соответствующий ключ 3) ключа 3 + (эти входы на фиг. 2 обозначены как Входы 3 3 33Таким образом, ккомбинации соответс, ройства определенной входной комбинации приводит к появлению на соответствующем выходе дешифратора 1 единичного сигнала, который закрываетсоединенный с ним ключ 3. Согласнотаблице фиг. 2 комбинация РО приводит к закрыванию ключа 31, комбинация 01 - ключа 3, комбинация 10ключа 3, комбинация 11 - ключа 3Выходной сигнал источника 2 используется дешифратором 1, а такжепоступает на информационный вход ключа 3,Если ключ 3...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1633499
Опубликовано: 07.03.1991
МПК: H03M 13/02, H03M 5/18
Метки: двоичного, код, кода, трехпозиционный
...более двух нулей подряд, поэтому появление трех нулей подряд в известных местах позволяет разделить цифровые потоки на приемной стороне.С целью упрощения Фиг.2, на ней приведены лишь три входа и один выход формирователя 12 (представление троичных символов в двоичном виде).Первый параллельно-последовательный преобразователь 13 может быть выполнен на мультиплексоре типа КП.", 1633499адресными сигналами которого являются сигналы с второго и третьего выходов блока 7 синхронизации (Фиг.2 л,м). На информационные входы преобраэова 5 теля 13 подаются сигналы с выходов шифраторов 10 и формирователя 12 признака разделения потоков, На выходе преобразователя 13 Формируется объединенный поток троичных символов, представленных в двоичном виде...
Устройство для контроля последовательного двоичного кода
Номер патента: 1644146
Опубликовано: 23.04.1991
Автор: Новиков
МПК: G06F 11/10
Метки: двоичного, кода, последовательного
...д, и, На фиг,2 к представлены результаты этих сложений, совпадающие во времени спервым разрядом очередного слова, Результаты сложения по модули два являются результатами контроля на четность двоичных слов.На фиг,2 а арабскими цифрами пронумерованы двоичные слова, на Фиг.2 к - соответствующие значения четности этих слов, задержанные на длительность одного разряда.Триггер 1 устанавливают в нулевое 15 состояние один раз - перед началом работы. На его выходе наряду с четными значениями могут быть и нечетные - при нечетном количестве логических единиц в слове. В последнем случае 20 проверка следующего двоичного слова начинается, когда триггер 1 имеет состояние логической единицы. Сложение по модулю два логического состояния триггера 1 по...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1647917
Опубликовано: 07.05.1991
Авторы: Захарян, Константинов
МПК: H03M 13/02, H04L 5/00
Метки: двоичного, код, кода, трехпозиционный
...На следуматоров 27 и 28 поступают на входы соот- ющем такте Р, если вновь будет ветственно элементов И 19 и 20, на другие передаваться троичная единица, на О-входе входы которых поступают уровни с инверс триггера 10 образуется "1", а на О-входе ных выходов соответственно триггеров 10 и триггера 11 - "0", иэ-за "0" этих триггеров в 11, Результаты сумм входных импульсов предыдущем такте(фиг,З - 26,27,Ч цикл), элементов И 19 и 20 подаются на О-входы Импульсом записи (фиг,З - 25, Ч цикл) по- соответственно триггеров 10 и 11. ступающим на С-входы, триггер 10 устаноИмпульсом записи. поступающим на С вится в "1" состояние, а триггер 11 сохранит входы триггеров 10 и 11 последние прини- прежнее "0" состояние (фиг,З - 26,27,Ч мают...
Преобразователь двоичного кода в позиционно-знаковый код
Номер патента: 1656686
Опубликовано: 15.06.1991
Авторы: Азаров, Ваховская, Петренко
МПК: H03M 7/04
Метки: двоичного, код, кода, позиционно-знаковый
...двоичных кодов иусловие наличия единиц в старшем разряде группы отрицательных разрядов кода и в младшем разряде группы положительных разрядов кода для отрицательных двоичных кодов должно выполняться обязательно, так как это свойство позиционно-знакового кода. На данном свойстве основан контроль знака преобразуемого входного кода,Всевозможные искажения формы выходного кода являются признаком нарушения функционирования устройства. На этом основана возможность контроля работоспособности преобразователя без использования специальных Контрольных кодов, так как формируется код с одинаковыл числом положительных и отрицательных единиц,Формула изобретения Преобразователь двоичного кода в позиционно-знаковый код, содержащий и, где и -...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1660177
Опубликовано: 30.06.1991
Авторы: Захарян, Константинов
МПК: H03M 13/51
Метки: двоичного, код, кода, трехпозиционный
...что в формирователе прямой выход триггера 10 находится в состоянии "1" (фиг.З - 26), а прямой выход триггера 11 находится в состоянии "0" (фиг,З - 27). При этом "1" с выхода элемента ИЛ И 25 будет присутствовать на собственных входах сумматоров 26 и 27 по модулю два, Тогда при появлении импульса на выходе элемента ИЛИ 21 (фиг,З - 18) шифратора символов, означающего передачу троичной единицы, он поступит на первый вход сумматора 26 по модулю два формирователя, На выходе сумматора 26 по модулю два образуется "0", который через элемент И 19 поступит на Р-вход триггера 10. На первом входе сумматора 27 по модулю два будет присутствовать уровень "О", который в сумме с "1" на втором входе образует "1" на выходе. Таким образом, на...
Преобразователь двоичного кода в двоично-десятичный код
Номер патента: 1662005
Опубликовано: 07.07.1991
Автор: Шурмухин
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, код, кода
...последующего каскада преобразования,Преобразование двоичных кодов в двоично-десятичный, в двоично-десятично-шестидесятиричный, в двоично-десятичный код секунд, минут, градусов производится по одному и тому же алгоритму, Различие только всодержании программы, "жестко" заложенной в сумматоре 6 и табличном преобразователе 7.Двухразрядный код управления с входа 21 поступает на вход дешифратора 14, который производит в каждом такте преобразования перекодировку для каждого каскада деухразрядного входного кода управления в двухразрядный код управления каскадом, Например, при преобразовании двоичного кода секунд в код секунд, минут, градусов;в первом такте, где осуществляется преобразование в код минут, сумматор 6 осуществляет коррекцию...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1667259
Опубликовано: 30.07.1991
Авторы: Васильев, Лес, Романчук, Смирнов, Тимошенко
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, кода
...сдвига сдвигового регистра 1, на входе которогоустанавливается И-й (младший) разряд преобрэауелой величин ы, Б ы ход де шифратора7, соответс 1 вующий состоянию счетчика 5,равному М, поступает нэ второй вход элемента ИЛИ-НЕ 8. Если преобразуемая величина - отрицательное число, то элементИЛИ НЕ 8 открыт, если положительное -ззкрьи Таким образом происходит прибавление единицы только для отрицзгельныхчисел На выходе сумматоров 101 - 10 п получаегся результат преобразований.М-й импульс с генератора 9 импульсовпоступает на вход синхронизации регистров 11 гп, переписывая в них результатпреобразований. Выход дешифратора 7, соответствующий состоянию счетчика 5, равному М, устанавливает триггер 3 в нулевоесостояние, что запрещает работу...
Преобразователь двоичного кода в двоично-десятичный код и обратно
Номер патента: 1667260
Опубликовано: 30.07.1991
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, код, кода, обратно
...до тех пор, пока на выходе заема ("Р-") счетчика 14 и не появится уровень логического "0", свидетельствующий об обнулении счетчиков 14, который через элемент И 17 сбрасывдет триггер 8 в исходное состояние, На выходе элемента И- НЕ 10 получен сигнал об окончании преобразования (готовности данных). Содержимое счетчиков 12 равно записанному числу в двоично-десятичном коде, В процессе счетв на выходе элемента И НЕ 1 формируется унитарный код. Преобрдзовдние дноичнодесятичного кода н двоичный происходит аналогичноНа фиг 2 представлена временная диаграмма при преобразовании числа "4" из двоичного кода н дноично.десятичный и о 6- ратноНа вход 21 поступают тактовые импульсы, нд входе 22 присутгтнует уровень логического "0" либо "1,...
Преобразователь двоичного кода в код фибоначчи
Номер патента: 1686700
Опубликовано: 23.10.1991
Автор: Яранцев
МПК: H03M 7/02
Метки: двоичного, код, кода, фибоначчи
...сигналы на выходах 16,17 и 19 сигналы первого(с весом "5") и третьего (с весом "2") разрядов выходного кода на выходах 12 и 14 с выходов элементов И 2 и 4 соответственно,Сигнал второго (с весом "3") разряда выходного кода на выходе 13 формируется на выходе элемента ИЛИ - НЕ 7, на один из входов которого поступает сигнал с выхода 12 в качестве сигнала обратной связи, а на другой вход поступает сигнал с выхода 18 элемента ИЛИ-НЕ 6, причем на один из входов элемента ИЛИ-НЕ 6 поступает сигнал с входа 9, на другой вход - сигнал с выхода 17, который поступает также на один из входов элемента ИЛИ - НЕ 8, на другой вход которого поступает сигнал с выхода 19, а на выходе элемента ИЛИ - НЕ 8 формируется сигнал четвертого(с весом "1") разряда...
Устройство для контроля четности двоичного последовательного кода
Номер патента: 1702373
Опубликовано: 30.12.1991
Авторы: Салахетдинов, Семенюк
МПК: G06F 11/10
Метки: двоичного, кода, последовательного, четности
...исходное состояние формирОватель 7 тактовых импульсов, формирователь 8 синхроимпульсов, триггеры 2 и 4.Рассмотрим три возможных варианта прохождения слов информационного массива (фиг.3, эпюра 1):число единиц в слове четно (1 и 6 слово); число единиц в слове нечетно (2 и 3 слово);информация в слове отсутствует (4,5 и 7 слово).Начальное положение триггеров 2 и 4 определяется импульсом, поступающим с выхода 17 формирователя 8 синхроимпульсов.Иэ информационного канала на счетный вход триггера 2, единичный вход триггера 4 и информационный вход блока 6 поступает информационный массив.Первая же единица информационного слова (для случая, когда информация есть) устанавливает триггер 4 в единичное состояние, тем самым единичный выход 14...
Преобразователь двоичного кода во временной интервал
Номер патента: 1702530
Опубликовано: 30.12.1991
Авторы: Редько, Судаков, Тюляков
МПК: H03M 5/08
Метки: временной, двоичного, интервал, кода
...делителя 15 (фиг. Зж, 3). По окончании считывания кода на выходе счетчика 5 появляется "О" (фиг. Зи), который через мультиплексор 19 поступает на Я-вход триггера 1 и на второй вход элемента И-НЕ 8 (фиг. Зк). На выходе элемента И - НЕ 8 появляется "1" (фиг. Зм), которая поступает на Я-вход триггера 1. При этом триггер 1 формирует срез выходного временного интервала. Логический "О" с выхода триггера 1(фиг. Зн) запрещает прохождение сигналовчерез элемент И 7.Перепад уровня сигнала иэ "1" в "0" на выходе счетчика 5 (фиг. Зи) поступает также на счетный вход триггера 12 который изменяет свое состояние на противоположное,"0" с выхода триггера 12 (фиг, Зс) блокирует работу делителя 15 (фиг. Зж), а также поступает на управляющие входы...
Преобразователь двоичного кода в число-импульсный код
Номер патента: 1713104
Опубликовано: 15.02.1992
МПК: H03M 7/00
Метки: двоичного, код, кода, число-импульсный
...с входами установки в исходное состояние реверсивных счетчиков импульсов 11, 12, 13,.разрядные выходы которых соединены со входами соответствующих дешифраторов нуля 14, 15, 16, выходы которых соединены с входами соответству 1 ощих элементов И-НЕ 20, 21, 22 и элементов ИЛИН Е 17, 1.8, 19, и рич ем вто рые входы элементов И-НЕ 20 и ИЛИ-НЕ 17 соединены с выходом генератора 7, вторые входы элементов И-НЕ 21, 22 и ИЛИ-НЕ 18, 19 соединены соответственно с выходами элементов ИЛИ 26, 27, при этом выходы элементов ИЛИ-НЕ 17, 18, 19 соединены с вычитающими входами соответствующих реверсивных счетчиков импульсов 11, 12, 13 и с соответствующими входами элемента ИЛИ 29, выход которого является выходом преобразователя, а выходы элементов И-НЕ 20,...
Преобразователь двоичного кода во временной интервал
Номер патента: 1714811
Опубликовано: 23.02.1992
Авторы: Редько, Судаков, Тюляков
Метки: временной, двоичного, интервал, кода
...разряда блока 4 через элемент ИКЛЮЧАЮЩЕЕ ИЛИ 11 подключены к первому входу (Й- вход установки) триггера 10, выход которого соединен с первым входом элемента И 12, Первый вход Я-вход установки) триггера 2, соединенный с дополнительным входом вход установки) блока 4, является управляющим входом преобразователя. Выход дополнительного старшего разряда блока 4 подключен также к второму входу (С-вход синхронизации) триггера 2, информационный Р-вход которого подключен к шине логического "0" (не показан). Первый выход формирователя 7 подключен также к первому входу счетчика 8, выход которого подключен к первому входу формирователя 9 и второму входу элемента И 12, Выходформирователя 9 подключен к третьему входу элемента И 12, выход которого,...
Преобразователь двоичного кода в избыточный двоичный код
Номер патента: 1721828
Опубликовано: 23.03.1992
Автор: Телековец
МПК: H03M 7/00
Метки: двоичного, двоичный, избыточный, код, кода
...преобразования двоичногокода числа А в избыточный двоичный код имеет вид+а =а а+М; ааааа+ Ма =аа+М при Ч=1; при Ч=О,где а - текущий разряд числа А;М - маркер (начало слова).В избыточном двоичном коде маркер (комбинация 11) выполняет роль метки начала слова, которая служит для сброса предыдущего состояния триггеров и регистров 5 10 15 20 25 30 35 40 45 50 55 арифметических устройств, работающих в избыточной двоичной системе счисления, На первом выходе 15 преобразователя (а+) единичный потенциал избыточного двоичного числа соответствует цифре "1", а на втором выходе 16 (а ) - цифре "1" ( 00 = О, 10 =+1, 01 = -1, 11 = маркер),С приходом единичного потенциала на установочный вход 12 преобразователя триггер 1 устанавливается в нулевое...
Преобразователь двоичного кода в восьмипозиционный временной код
Номер патента: 1730725
Опубликовано: 30.04.1992
Автор: Панченко
МПК: H03M 5/16
Метки: восьмипозиционный, временной, двоичного, код, кода
...0 1 0 0 1 1 1 1 0 0 0 0 О 1 1 0 1 1 0 0 0 1 1 0 1 0 0 0 0 11001000 11000000 0 Х Х Х Х 0 0 0 Х 0 Х Х Х 0 0 0 П р и м е ч а н и е. Значком "Х" обозначено произвольное состояние, соответствующее уровню логического "О" или логической "1".Как следует из таблицы, дешифратор работает только при наличии единичных потенциалов на обоих управляющих входах (ЕО и Е 1) (в противном случае на выходах ЕО - Е 7 дешифратора формируются уровни логического "0"). При этом, если, например, структура входной комбинации (АО - А 2) соответствует значению "010", то единичный импульс формируется на выходе Е 2 дешифратора, при комбинации "101" - на выходе Е 5 и т,д., причем при комбинации "001" единичный импульс формируется на выходе Е 1, однако согласно...
Преобразователь двоичного кода в код по модулю к
Номер патента: 1732472
Опубликовано: 07.05.1992
Автор: Музыченко
МПК: H03M 7/18
Метки: двоичного, код, кода, модулю
...)-й элемент запрета соединен входами: прямым - с выходом многопороговогоэлемента с порогом ). К, а инверсным - свыходом многопорогового элемента с порогом+ 1) К. р -й элемент ИЛИ соединенвыходом с входом р -го разряда выходногосумматора 4, а входами - с выходами элементов запрета с номерами), для которых вдвоичном представлении числа В = 2 - К вр- м разряде имеется единица (=1;В;О). Для случая, представленного на фиг, 1и 3, максимальное значение= 2. При этомблок 6 формирования вычетов содержитодин элемент запрета, прямой вход которого соединен с выходом многопорогового логического элемента 7 с порогом А = К, а инверсный - с выходом многопорогового элемента с порогом А = 2 К,Поскольку для случая.К = 11 (фиг, 1) В 1 = 5, а В 2 = 10,...
Устройство для декодирования последовательного двоичного кода с интервалами ограниченной длины формата (2, 7)
Номер патента: 1736003
Опубликовано: 23.05.1992
Автор: Певницкий
МПК: H03M 7/00
Метки: двоичного, декодирования, длины, интервалами, кода, ограниченной, последовательного, формата
...Фор 3 173600Блок 3 выполнен на элементе Г-",2=2-2 И-ЙИЛИ"НЕ 8,На диаграммах (фиг,3) обозначеныследующие сигналы: а - сигнал на вхо 5де М; б - сигнал на входе 5; в - сигнал на выходе первого разряда регистра (на фиг. 1 отсутствует); г - сигнал на выходе второго разряда регистра 1, д - сигнал на выходе третьегоразряда регистра 1; е - сигнал навыходе четвертого разряда регистра(на фиг.1 .отсутствует); ж - сигнална вьходе пятого разряда регистра 1,3 - сигнал на выходе шестого Разряда регистра 1, и - сигнал на выходеблока 3; к - сигнал на входе 6,л - сигнал на выходе 7.Устройство работает следующимобразом, 20Входная кодовая последовательность поступает на информационныйвход 4 устройства синхронно с тактовой частотой, поступающей на...
Устройство для контроля двоичного кода по модулю к
Номер патента: 1737736
Опубликовано: 30.05.1992
Автор: Музыченко
МПК: H03M 7/20
Метки: двоичного, кода, модулю
...5, счетчиков блоков 6 и триггера 3 имеются нулевые логические сигналы. На входы 9 устройства подается контролируемый код. При этом на входы каждой группы 9, подаются разряды входного кода с одинаковыми значениями остатков их весов по модулю К.Тактовые импульсы поступают на тактовый вход многоканального преобразователя 1 параллельного кода в последовательности импульсов с выхода генератора 2 тактовых импульсов. При этом на-м выходе многоканального преобразователя 1 (выходе его -го канала), где= 1, 2р, параллельный входной код преобразуется в последовательность импульсов, число которых равно числу единичных сигналов на соответствующей группе входов 9 Импульсы с первого выхода преобразователя 1 поступают на вход элемента ИЛИ 4,1 и с...
Способ измерения вносимых фазовых ошибок дискретного двоичного фазовращателя
Номер патента: 1741089
Опубликовано: 15.06.1992
Авторы: Васюхно, Винярский, Синани
МПК: G01R 27/28
Метки: вносимых, двоичного, дискретного, ошибок, фазовращателя, фазовых
...45,5 дБ, при Ьр= 2 - 39,3 дБ и т.д. Такимобраз м, между подавлением несущей и Ьр существует монотонная однозначная зависимость со средней крутизной 6 дБ/град при ошибках до 3, 3 дБ/град - при ошибках0 1 дБ 1 град при ошибчто дает возможность оценивать фазовую ошибку методом анализа выходного спектра сигнала. Тоцность измерения уровня гармониче ских составляющих спектра при использовании современных спектроанализаторов не превышает 0,5 дБ, т.е, методологическая абсолютная погрешность измерения фазовой Ошибки не превышает 0,1. Очевидно,что оценку фазовой ошибки разряда Жг можно проводить и по другим четным гармоникам, но зто менее удобно ввиду их меньшего уровня (по мощности),Аналогично измеряются фазовые ошибки младших разрядов,При...
Устройство для декодирования последовательного двоичного кода с интервалами ограниченной длины формата (2, 7)
Номер патента: 1741268
Опубликовано: 15.06.1992
Автор: Певницкий
МПК: H03M 7/00
Метки: двоичного, декодирования, длины, интервалами, кода, ограниченной, последовательного, формата
...выходов третьего и четвертого разрядов сдвигающего регистра 3 и выхода элемента 2памяти, формирует сигнал в соответствии сбулевым выражением Д+АЕ+АИ, из которого с помощью элемента 2 памяти по фронтам тактовых импульсов, поступающих на 55тактовый вход 8 устройства синхронно с четными битами входной кодовой последовательности, выбирается сигнал. Блок 4, навход которого поступают сигналы с информационного входа 6 устройства, выхода третьего разряда сдвигающего регистра 3 и выход элемента 2 памяти, формирует сигнал в соответствии с булевым выражением АД+И, из которого с помощью элемента 1 памяти по фронтам тактовых импульсов, поступающих на тактовый вход 9 устройства, выбирается информационная последовательность,Элемент 2 памяти может...
Устройство для вычисления остатка по модулю от двоичного числа
Номер патента: 1751857
Опубликовано: 30.07.1992
Авторы: Оленев, Сагдеев, Червяков
МПК: H03M 7/18
Метки: вычисления, двоичного, модулю, остатка, числа
...определяется кодом номера константы. 55Сумматоры 5 и 6 по модулю реализуются табличным способом, например, с по-.мощью ППЗУ емкостью 2 " слов Хпразрядов каждый,Разрядность регистра 8 и коммутатора 7 равна и. Запись в регистр 8 осуществляется подачей тактового импульса на его вход записи. При подаче нулевого потенциала на управляющий вход 12 устройства коммутатор 7 подключает выход блока 2 свертки к входу сумматора 6 по модулю, а в случае подачи единичного потенциала к входу сумматора 6 по модулю подключается выход регистра 8,Счетчик 9 имеет 5-разрядов и осуществляет тактовые импульсы, номер которых является номером константы, на которую происходит умножение в блоках 3 и 4 умножения;Выход с 0-го по (в)-й разряда входного регистра 1...
Устройство для вычисления остатка по модулю от двоичного числа
Номер патента: 1751858
Опубликовано: 30.07.1992
МПК: H03M 7/18
Метки: вычисления, двоичного, модулю, остатка, числа
...удобному для нахождения остатка х от числа Х по модулю Рх= Хр=акр+а 1р х30 х 2 р+аОр 2)Пусть выбранный модуль Р имеет раз-.рядность и, Разобъем двоичное представление числа Х на группы по п двоичных 35 разрядов, причем щп. С учетом разбиенияпреобразует выражение (2) к видух=А 1 р 2р+)А 1 рр, (3)40 . А = а 2 + .+ аь-+ 2+ аа-,П 3-1где =)К/гп,=, 1Обозначим В = Ариф= 2"+р, приведя (3) к виду:45х = . В 3 р+ Вь 1 р ф р++ В 1 р (4)При этом,д является константой, вычисленной заранее,50 Таким образом, выражение(4) позволяет реализовать получение остатка от исходного числа по модулю Р,На чертеже приведена функциональнаясхема устройства для вычисления остатка55 по модулю от двоичного числа,Устройство для вычисления остатка помодулю содержит...
Преобразователь двоичного кода в четырех-позиционный временной код
Номер патента: 1757104
Опубликовано: 23.08.1992
МПК: H03M 7/00
Метки: временной, двоичного, код, кода, четырех-позиционный
..."11" - элемент И 10. При этом на выходе лы, сформированные на выходе элементов элементов И 8-10 формируются соответст- И 18, 20 и 22, поступают через элемен- венно импульсы с длительностью Т 2/2 ИЛИ 24 (фиг,2 м) к входу преобразователя (фиг,2 е,ж,з), причем при поступлении ком уровня, обеспечивающего преобразовабинаций "ОО" формируются нулевые симво ние положительных импульсов (фиг,2 гл) в лы с длительностью Т 2.отрицательные (фиг.2 м 1), которые с его выСигналы, сформированные на выходе хода поступают к второму информационно- элементов И 8 и 9 (фиг,2 е,ж), поступают че- му входу сумматора, на выходе которого рез элемент ИЛИ 11 (фиг,2 и) на счетный формируется разнополярный четырехпозивход триггера 14 и управляют его переклю ционный...
Устройство для преобразования двоичного унитарного кода в полный двоичный код
Номер патента: 1765895
Опубликовано: 30.09.1992
МПК: H03M 7/02
Метки: двоичного, двоичный, код, кода, полный, преобразования, унитарного
...16 И формируется нулевой сигнал, Формирователь 7 устанавливается в исходное состояние.Таким образом, формирователь 7 предназначен для фиксаций последнего импульса на выходе элемента 8 ИЛИ.Устройство работает следующим образом.На фиг.1 изображена схема устройства, с помощью которого может быть осуществлено преобразование 4-значной комбинации входного унитарного двоичного кода в 3-значную комбинацию выходного полного двоичного кода,Пусть, например, на входы устройства поступает комбинация двоичного унитарного кода 1100, В этом случае единичные входные сигналы присутствуют на первых входах элементов 5, 52 И Одновременно входные сигналы, соответствующие элементам входной комбинации, подаются на входы блока 2, который формирует на выходе...
Преобразователь двоичного кода в непозиционный код фибоначчи
Номер патента: 1767700
Опубликовано: 07.10.1992
Авторы: Денисов, Козлюк, Лужецкий, Стахов
МПК: H03M 7/12
Метки: двоичного, код, кода, непозиционный, фибоначчи
...параллельной записи во втором регистре 2, запрещает подачу сигнала запроса висточник входной двоичной последовательности и поддерживает через элемент ИЛИ 4 сигнал логической "1 н на входе последовательной записи регистра 1. В том случае, когда гарантируется постоянная подача сигнала от источника входной двоичной последовательности (т.е, без сбоев), элемент ИЛИ 4 можно исключить.С приходом первого тактового импульса на информационном выходе появляется сигнал логической "1" (старший разряд комбинации). С приходом следующих импульсов происходи сдвиг информации одновременно в регистре 1 и регистре 2. На выходе преобразователя появляются соответствующие разряды (р,Ц-кодовой комбинации, С приходом в (р+1)-й разряд регистра 1 логической "1"...
Преобразователь двоичного кода во временной интервал
Номер патента: 1785077
Опубликовано: 30.12.1992
Авторы: Редько, Судаков, Тюляков
МПК: H03M 1/82
Метки: временной, двоичного, интервал, кода
...элемент ИЛИ 17 поступают на вход й триггера 11, устанавливая его в нулевое состояние. Сигнал логического "0" с выхода триггера 11 поступает на третий вход блока 15, т,е. на вход установки, разрешая установку блока 15 в исходное состояние, которое устанавливается импульсами с выхода счетчика 6 через элемент ИЛИ 18 на первый вход блока 15 (тактовый вход), При этом на выходе блока 15 устанавливается сигнал логического "0". На выходе триггера 2 поддерживается сигнал логической "1", установленный при предыдущем преобразовании. На выходах счетчика 5, формирователей 1, 8 поддерживается сигнал логического "0".Для записи преобразуемого кода на первую управляющую шину устройства, т.е. на вход й триггера 2 и на вход Я триггера 11 подается...
Преобразователь параллельного двоичного кода в число импульсный код
Номер патента: 1793439
Опубликовано: 07.02.1993
Автор: Феофилактов
МПК: G06F 7/62
Метки: двоичного, импульсный, код, кода, параллельного, число
...импульсов, соответствующим введенному коду во вход устройства, тогда по срезу последнего импульса на (и+1)-м входе элемента ИЛИ 9 также устанавливается ноль. Поэтому на инют информационные входы реверсивногосчетчика,Работа устройства,При включении устройства на выходе5 блока 10 вырабатывается единичный импульс начальной установки, который черезэлементы ИЛИ 11 и 6 производит начальнуюустановку триггеров 3, 4 и 12, а также блока1 и счетчика 16. При этом на всех выходахсчетчика и его входе 17 устанавливаютсянули. С выхода триггера 3 единичным потенциалом производится начальная установкатриггера 2. С вьхода триггера 12 нулевымпотенциалом запирается элемент И 13, поэ 15 тому на выходе устройства устанавливаетсяноль, Так как на всех...
Преобразователь двоичного кода в код системы остаточных классов
Номер патента: 1793546
Опубликовано: 07.02.1993
Авторы: Васильев, Квасов, Лавриненко, Микула, Червяков
МПК: H03M 7/18
Метки: двоичного, классов, код, кода, остаточных, системы
...в рабочий диапазон, Это ограничение задает дополнительный диапазон системы (область вычислений) в виде -(Р - 1)/2, ЦР - 1)/2 при нечетных Р и- Р/2, Р - 1 при четных Р. За метим, что при кодировании дополнительным кодом отрицательная часть динамического диапазона находится у верхнего предела полного диапазона, Положительные числа из дополнительного 50 диапазона отображаются на области О,Р+1)/2 при нечетных Р и на области О, Р/2 при четных Р, Отображение динамического диапазона на соответствующие области показано на фиг, 2.Как видно из фиг, 2, динамический диапазон, состоящий иэ положительной и отрицательной частей, разбивается на области, расположенные в рабочем и полном диапазоне, Это обстоятельство затрудняет обна1793546 ружение...
Устройство для преобразования двоичного кода в код по модулю к
Номер патента: 1793548
Опубликовано: 07.02.1993
Авторы: Кишенский, Кузьмин, Надобных, Христенко
МПК: H03M 13/00, H03M 7/20
Метки: двоичного, код, кода, модулю, преобразования
...в качестве запускающих импульсов с генератора 23. Их особенности,Еще до момента формирования первого тактового импульса с генератора 23 коэффициент с выхода дешифратора 1 О поступает на управляющие входы мультиплексора 5 и коммутирует на его выходы содержимое соответствующего сумматора 8 (либо нулевой код с первой группы информационных входов мультиплексора 5 при нулевом соответствующем коэффициенте данного разряда К-ичного кода), Этот код с выхода блока 5 поступает на вход "вычитаемого" блока 4, на вход "уменьшаемаго" которого постоянно поступает код числа с выхода регистра 1. На выходах блока 4 формируется код разности этих чисел и, так как запускающий импульс уже закончился, через коммутатоо поступает на информационные входы...