Патенты с меткой «двоичного»

Страница 9

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 883893

Опубликовано: 23.11.1981

Авторы: Демченко, Марютин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...случаи:а) преобразуемое двоичное число равно по абсолютной величине двоичному эквиваленту. На выходах 13-15 устанавливается код (001) (строка 3 таблицы), по которому вырабатывается сигнал окончания преобразования на выходе 17 и формируется код тетрады на выходе 18. Сумматор-вычитатель производит вычитание двоичного эквивалента, при котором регистр 8 "обнуляется",3 Фзации числа шагов сравнения преобразуемого двоичного кода с задаваемыми двоичными эквивалентами, преобразование каждой тетрады начинается с выбора дво. ичного эквивалента равного 5 10 " ", Последовательность выбора двоичных эквивалентов схематически представлена в виде;Начало преобразования а блок 1 управления вырабатывает ко-:манды для перехода на следующую тетраду (в...

Модуль двоичного счетчика

Загрузка...

Номер патента: 886249

Опубликовано: 30.11.1981

Авторы: Габелко, Смирнов

МПК: H03K 23/24

Метки: двоичного, модуль, счетчика

...ИЛИ 9 и 10 элементы 11 и12 совпадения и элементы НЕ 13 и 14,генератор 15 тестовых сигнапов.Устройство работает спедующим обра зом. 40Входная информация подается независимо в модуль. В режиме записи информации в модуле. производится разрыв цепей переноса от младшего разряда к старшему. Разрыв цепи переноса в модуле 45межцу старшим и младшим разрядами1 = 4 и 1 = 1 производится подачей сигнала с выходов генератора 15 тестовыхсигнапов, при этом с первого, второго,третьего и четвертого выходов дешифра- ЗЕтора 8 выдается выходная информация(0,0,0,1), а на первые входы элемен. тов ИЛИ 9 и 10 поступает фОф, на второй вход элемента ИЛИ 9 поступает фО"на второй вход элемента ИЛИ 10 посту- упает "0", а на третий вход элементаИЛИ 10 поступает...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 888102

Опубликовано: 07.12.1981

Авторы: Миртов, Пономарев

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...888102 Ьра 1, а входы всех последующих указан Формируются нулевые сигналы, так какных элементов И подключены соответст- ни в одной из .групп не присутствуетвенно к нулевым выходам триггеров каж- два (четыре) нуля.дой из последующих пар разрядов реги-,стра 1. Дпя преоораэования числа необхоВыходы 2 3 не ст роби руемых элемен- димо на вход 48 (фиг. 3) подать затов И подключены к управляющим вхо- пускающий импульс, По этому сигналудам распределителя импульсов. апфра- в первый.и второй триггеры 29 и 30тор 5 обеспечивает формирование вы- счетчика, заносятся две единицы, генеходных сигналов двоичных эквивалентов 10 Ратор 26 формирует равномерную послеВыходы шифратора 5 подключены к вхо- довательность импульсов, период котодам разрядов...

Преобразователь двоичного кода с масштабированием

Загрузка...

Номер патента: 888105

Опубликовано: 07.12.1981

Автор: Алексеев

МПК: G06F 5/02

Метки: двоичного, кода, масштабированием

...информационные входы которого подключены к входам преобразователя, распределитель2 импульсов, осуществляющий формирование управляющих сигналов, первый и второй выходы которого соединены соответственно с управляющими входами регистра 1 сдвига (сдвиговый вход) и блока 4 деления на два, образующего эквивалентные значения весов преобразуемого кода в выбранной системе счисления, информационные входы которого подключены к входам масштабной величины преобразователя, а выходы - к второй группе информационных входов сумматора 5 эквивалентов, первые информационные входы которого подключены к входам задания минималь О ного значения масштабной величины, выход старшего разряда регистра 1 и третий выход распределителя 2 соединены с соответствующими...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 894699

Опубликовано: 30.12.1981

Автор: Грундштейн

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...Как видно иэ таблицы, для обеспечения заданной точности необходимо анализировать состояния лишь шести старших значащих разрядов входного кода, так как погрешность не превышает половины младшего .знача щего разряда входного кода. При этом код коррекции должен иметь только пять разрядов.Для формирования кода коррек ции при преобразовании десятираэрядного кода можно использовать посто янное запомйнающее устройство сшестью входами и пятью выходами.Преобразователь работает следующим образом.Преобразуемый двоичный код пода ют на входной информационный вход 1.При преобразовании целых чисел коммутатор 4 подключает вход блока 5 пре-, образования целых чисел к информациОннОму вхОду 1 у и преООРаэУемый 55 код поступает на вход блока 5...

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 898417

Опубликовано: 15.01.1982

Авторы: Авдеев, Бондарев

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, кода, преобразования

...регистра 2, разрешает, начиная со старшего разряда, опрос каждого разряда регистра 1 двоичного кода через элементы И первой группы 6.Опрашиваемый разряд. регистра 1 двое ичиого кода аналогично, как и при преобразовании двоичного кода в двоичнодесятичный, через элементы И первой группы 6, элементы ИЛИ первой группы 9, элементы И второй группы 7, элегия менты ИЛИ второй группы 10, преоб-. разуется в эквивалентный унитарныйкод, которцй параллельно с выходов элементов ИЛИ второй группы 10 поступает соответственно на входы декады единиц , десятков 1, сотен 1, тысяч И счетчика 4. При этом производится параллельное вычитание унитарного кода из содержимого соответствующих декад счетчика 4.46Вычитание в счетчике 4 происходит вследствии...

Преобразователь двоичного кода в код по модулю

Загрузка...

Номер патента: 902013

Опубликовано: 30.01.1982

Авторы: Виноградов, Козюминский

МПК: G06F 5/02

Метки: двоичного, код, кода, модулю

...по модулю. Эти остатки, представленные двоичным кодом, поступают на входы сумматора 3 но модулю, на выходе которого образуется результат преобразованияПовышение быстродействия преобразова теля обеспечивается параллельным получением остатков по модулю в шифраторах группы 2, а также одновременным их. суммированием на сумматоре 3 по модулю.Таким образом, введение Кшифраторов ю разрядов двоичного кода в код по модулю и соответствующих связейгпозволяет повысить быстродействие преобразователя в К раз,В основу работы преобразователя положена возможность получения остатка и -разрядного двоичного числа Х по модулю Р путем суммирования по модулю Р остатков К двоичных чисел цо модулю Р, представленныхе; двоичными разрядами (п. с ю, е в ),)с )....

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 903858

Опубликовано: 07.02.1982

Авторы: Воронкин, Гузеев, Дегтярев, Поликанов

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, кода, преобразования

...элемента И-НЕ,а выход элемента НЕ - со вторым вхо 55дом третьего элемента И-НЕ, введенчетвертый элемент ИЛИ-НЕ, причем четвертый выход устройства соединен свыходом четвертого элемента ИЛИ-НЕ,первый вход которого соединен с выходом второго эемента И-НЕ и первым входом седьмого элемента И-НЕ, а второй вход соединен с выходом шестого элемента И-НЕ, второй вход которого соединен со вторым входом пятого элемента И.-НЕ, третьим входом третьего элемента И-НЕ и выходом пер-. вого элемента И-НЕ, второй вход котооого соединен с третьим входом устройства, четвертый вход которого соединен с входом элемента НЕ, вторыми входами седьмого и второго элементов И-НЕ, при этом третий вход шестого элемента И-НЕ соединен со вторым входом четвертого...

Преобразователь двоичного кода в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 903859

Опубликовано: 07.02.1982

Авторы: Иванов, Чулошников

МПК: G06F 5/02

Метки: двоично-десятично, двоичного, код, кода, шестидесятиричный

...вначале каждого третьего, а затем из полученной последовательности каждого 89 импульсов,поступающих на его вход, что обеспечивает коэффициент пересчета,равный -- М 0 65917,Х щЗ ВО=фКогда двоичное число, записанное во входном счетчике 2, станетравным нулю, дешифратор 6 выдаетзапрещающий сигнал на элемент И 1,в результате прекращается подачаимпульсов пересчета. Код, содержащий в трех старших разрядах двоичного счетчика 2, поступает черездешифратор 7,на предварительнуюустановку выходного двоична-десятичного счетчика градусов,Таким образом, после прекращения поступления импульсов на вход5 9038 двоичного счетчика 2 и двоично-.десятичного счетчика 3, в последнем зафиксируется число2047 -"- О 49)ИВ3 895 что соответствует...

Устройство для последовательного выделения единиц из двоичного кода

Загрузка...

Номер патента: 922745

Опубликовано: 23.04.1982

Авторы: Мохнобров, Розанов, Сорокин, Фролов

МПК: G06F 9/46, G11C 11/4063

Метки: выделения, двоичного, единиц, кода, последовательного

...регистра. 5 4Устройство для последовательноговыделения единиц из двоичного кодаработает следующим образом,В исходном состоянии триггеры1 и 2 находятся в нуле, в результатечего элементы Ивсех ячеек открыты,и на одном из входов элементов И 3и 4 присутствует разрешающий потенциал, Кроме того, сигналами с нулевых выходов триггеров 1 открываются по второму входу элементы И 3 всех ячеек.При выделении единиц из двоичного кода значения разрядов исходного кода подается на соответствующиевходы 9 устройства и запоминаются триггерами 2.Если значение разряда исходного кода равно единице, то сигнал с единичного выхода триггера 2 соответствующей ячейки через открытый элемент И 3 поступает на запрещающий вход элемента ЗАПРЕТ б данной ячейки,...

Преобразователь временных интервалов в числа двоичного кода

Загрузка...

Номер патента: 928637

Опубликовано: 15.05.1982

Автор: Гринблат

МПК: H03K 13/20

Метки: временных, двоичного, интервалов, кода, числа

...двухвходовые элементы 4-15 И, триггер 16 управления, счетные триггеры 17-22 и 23-1-23-(п), двухвходовые элементы 24-27 ИЛИ, элементы 28 и 29 НЕ.5 1 О 15 20 25 30 35 40 4550 Формула изобретения 55 5 9Работа преобразователя происходитследующим образом. Счетные импульсы с генератора эталонных импульсов, следующих с частотой Г/4 (фиг.2 а), равной быстродействию используемых в преобразователе элементов, поступают на вход элемента 4 И и на первую линию 2 задержки величина задержки которой равна С =2/т С выхода первой линии 2 задержки счетные импульсы, задержанныена полпериода (фиг.2 в), поступаютна элемент 5 И и на вход линии задержки. Со среднего отвода линии 2задержки счетные импульсы, задержанные на 1: =-"/Г (четверть периода, фиг.2 б),...

Цифровой фильтр двоичного сигнала

Загрузка...

Номер патента: 930590

Опубликовано: 23.05.1982

Авторы: Куля, Кутас, Романюк

МПК: H03H 17/00

Метки: двоичного, сигнала, фильтр, цифровой

...счетный вход 2 реверсивного счетчика 1 подается последовательность тактирующих импульсов с периодом следования д С = т/2" 1, 4 О где- длительность элементарнойпосылкибита) двоичногосигнала;и - количество двоичных разрядовреверсивного счетчика 1, 45Если потенциал двоичного сигнала на входе 7 фильтра соответствует логической единице, реверсивный счетчик 1 работает в режиме сложения так тирующих импульсов. Как только раз-. 50 рядная сетка реверсивного счетчика 1 будет заполнена наполовину, т.е. на прямом выходе последнего разряда реверсивного счетчика 1 установится потенциал логической единицы, на вы ход 0 Фильтра будет передано значение логической единицы, которое поддерживается неизменным, пока рееерО 4 сивный счетчик 1 работает в...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 941991

Опубликовано: 07.07.1982

Автор: Кулешов

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...подключен к тактовомувходу ъ формирователя 10 последовательности импульсов, вход сброса двоично-десятичного счетчика 73 подключен к входу сброса В формирователя 10 последовательности импульсов, а выходпереполнения двоично-десятичногосчетчика 73 - к выходу е конца пачкиформирователя 10 последовательностейимпульсов, разрядные выходы двоичнодесятичного счетчика 73 соединены ссоответствующими входами элементов И74-82, первые входы которых связаныс тактовым входом 1 Формирователя 10последовательностей импульсов, выходы элементов И 74-82 соединены с со Оответствующими входами элементов ИЛИ83-91 группы, а выходы элементов ИЛИ83-91 подключены к тактовому выходуМ: формирователя 10 последовательностей импульсов. Элементы И 74-82 груп зпы в...

Преобразователь двоичного кода в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 943702

Опубликовано: 15.07.1982

Автор: Бердышев

МПК: H03M 7/12

Метки: двоично-десятично, двоичного, код, кода, шестидесятиричный

...предлагаемого преобразователя.Преобразователь кодов содержитрегистр сдвига 1, блок сумматоров 2, реверсивный регистр сдвига 3, корректируемую.тетраду 1, дешифратор коррекции 5, блок коррекции 6, коммутатор 7, элемент ИЛИ 8, элемент И 9, триггеры 10 и 11, входные шины 12, выходные шины 13, шину 1 ч вида преобразования, шину 15 сдвига вправо, шину 16 сдвига влево, вход 17 синхроимпульсов, вход 18 разрешения режима контроля, контрольный выход 19,Предлагаемый преобразователь имеет два режима работы: рабочий и контрольный. В рабочем режиме после установки в исходное состояние входной двоичный код по шине 12 поступает в регистр сдвига 1. Для выполнения преобразования методом сдвига и кор- ф рекции необходим выполнить опера" цию...

Преобразователь двоичного кода угла в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 943703

Опубликовано: 15.07.1982

Автор: Сикорский

МПК: G06F 5/02

Метки: двоично-десятично, двоичного, код, кода, угла, шестидесятиричный

...операциями "Сдвиг" и "Коррекция"В общем случае при преобразовании произволь- . ного значения и-разрядного двоичного кода в выходной код количество щагов операции "Запись плюс 180 оцоп-.35 ределяется количеством кодовых посылок логической "1" исходного двоичного кода, При этом максимально необходимое для преобразования и-разрядного двоичного кода количество шагов операции "Запись плюс 1800" должно быть равно и . Каждый и"тый шаг операции "Запись плюс 180 О, обознаоя ценный в дальнейшем 3, осуществляется во время формирования и-посыл 45 ки логической "1" исходного двоич ного кода. При этом к содержимому разрядных сдвигающих регистров раз-рядов 100 ои 10 о должен быть прибавлен двоично-десятичный код угловой величины 180 о. Во...

Преобразователь двоичного кода в число-импульсный код

Загрузка...

Номер патента: 943704

Опубликовано: 15.07.1982

Автор: Дудоров

МПК: G06F 5/02

Метки: двоичного, код, кода, число-импульсный

...3. Основной и вспомогательный триггеры состоят из двух элементов И-ИЛИ-НЕ 4 и 5. Результат преобразования поступает на выход 6 преобразования. Между разрядами счетчика 1 вклюцена группа элементов 2 И-ИЛИ 7. Кроме того, преобразователь содержит триггер режима 8, входные элементы И-НЕ 9-10, элемент И-НЕ 11 обнуления, элемент И 12, информационные входы 13-14 преобразователяПреобразователь кода в число импульсов работает следующим образом.В исходном состоянии нулевой разряд счетчика 1 находится в единичном состоянии, а остальные разряды счетчика 1 и триггер переключения 8 на" ходятся в нулевом состоянии, разрешая при этом прохождение информации, которая поступает на входы 13 и 14 в парофазном последовательном коде, через входные...

Цепь сквозного переноса двоичного сумматора

Загрузка...

Номер патента: 943711

Опубликовано: 15.07.1982

Автор: Дохов

МПК: G06F 7/50

Метки: двоичного, переноса, сквозного, сумматора, цепь

...переноса данного разряда цепи переноса.На чертеже приведена функциональная схема цепи сквозного переноса двоичного сумматора.9437Цепь переноса содержит в каждом разряде ключи 1 и 2, элементы И 3 и 4, развязывающий диод 5 и токозадающий резистор 6. Упраюиюющий вход 7 ключа 1 соединен с выходом элемента И 3, 5 информационный вход 8 подключен к шине питания, а выход 9 через резистор 6 подключен к выходу 10 разряда цепи переноса. Управяпоший вход 11 ключа 2 подключен к выходу элемента И 4, 10 информационный вход 12 - к нулевой шине, а выход 13 - к выходу 10 переноса разряда цепи переноса. Вход 1.4 разряда цепи переноса подключен также к входу 15 переноса соответствующего 15 разряда сумматора. На входы элемента 3 подаются прямые значения...

Преобразователь двоичного кода в позиционный код со смешанным основанием

Загрузка...

Номер патента: 945860

Опубликовано: 23.07.1982

Авторы: Баженов, Кремез, Москаленко, Роздобара, Фомин

МПК: G06F 5/02

Метки: двоичного, код, кода, основанием, позиционный, смешанным

...го ( = 1) разряда. Согласно алгорит" регистра 40 и группы элементов И 41. му обРазования весов в ФибоначчиевойСхема 9 сравнения, предназначен" системе счисЛения, вес (1 = 1) раз" ная для сравнения фибонацчиевого эк- ряда ( = 1; " ц; . Этим же сигналом вивалента и остатка, состоит из эле- .производится обнуление регистра 36, ментов И 42-44, двух элементов НЕ 45на который через группу элементов И 27 .и 46, двух триггеров 47 и 48, элемен" заносится код Фибоначчиевого веса та ИЛИ 49 и элемента И 50. о :,После этого через элемент ИЛИ 32Преобразователь работает следую- происходит обнуление вычитателя 37 и щим образом, на него через группу элементов И 25Предварительно на вычитатель 6 на- заносится Фибоначчиевый вес о. пос"1 у :капливающего...

Устройство для магнитной записи двоичного кода

Загрузка...

Номер патента: 951382

Опубликовано: 15.08.1982

Автор: Коваленков

МПК: G11B 5/09

Метки: двоичного, записи, кода, магнитной

...которого соединен с выход.ной шиной б. Селектор 4 вторых символов единиц годсоединен первым входом 15к входной шине 1 символов единиц,вторым входом - к выходу формирователястробирующих импульсов,а выходом - к первому входу элементаИЛИ 3. Устройство содержит также се Олектор 7 вторых символов нулей, подсоединенный первым входом к входнойшине. 8 и соединен выходом через элемент 9 задержки на половину тактового периода с вторым входом элемента 5ИЛИ 3. При этом выход формирователя 2стробирующих импульсов подключен квторому входу селектора 7 вторых символов нулей.В предложенном устройстве в про- зОцессе магнитной записи символы единиц и символы нулей поступают напервые входы соответственно селектора 4 вторых символов единиц и селектора 7...

Устройство имитации искажений двоичного сигнала

Загрузка...

Номер патента: 951734

Опубликовано: 15.08.1982

Авторы: Тарасов, Твердова

МПК: H04L 1/10

Метки: двоичного, имитации, искажений, сигнала

...7 выходного сигнала.Устройство работает следующим образом.ЪГенератор 1 выдает импульсы навход кольцевого регистра сдвига 2 ина вход элемента И 4. Кольцевой регистр сдвига 2 генерирует с заданной частотой, обратно пропорциональной минимальной величине вводимыхслучайных искажений, последовательность импульсов, распределение единиц в которой соответствует заданно. му кваэислучайному закону (например,нормальному). Выход кольцевого регистра сдвига 2 соединен с дешифра тором 3, который Формирует на своихвыходах И -разрядное число, отражающее текущее состояние кольцевого регистра сдвига 2, В момент появленияФронта информационного сигнала навходе Формирователя Фронтов 6 Формируется сигнал разрешения на вход дешифратора 3 и И -разрядное...

Преобразователь двоичного кода угла в двоично-десятичный код градусов, минут и секунд

Загрузка...

Номер патента: 955022

Опубликовано: 30.08.1982

Авторы: Билибин, Гараев, Иванов, Руденко, Савельев, Сарычев

МПК: G06F 5/02

Метки: градусов, двоично-десятичный, двоичного, код, кода, минут, секунд, угла

...8-му разряду фор-мируемого кода У. Этот код подается ,со сдвигом на б разрядов вправо на входы сумматора 18, на первые входы которого заводится исходное значение кода Х. В сумматоре 18 реализуется операцияХ Х Х+, +Х.28 2 26Разряд переноса в сумматоре 18 используется для корректировки его выходного кода. Так как на. вторые входы сумматора 18 поступает инверсный код, то для правильнсй работы сумматора на входы его шести младших разрядов второй группы подаются логические единицы, а на входы десяти старших разрядов первой группы логические нули. На выходах сумматора 18 получается прямой код, который заводится на входы первой группы сумматора 20 и со сдвигом на два разряда вправо на входы второй группы этого же сумматора, На входы двух...

Преобразователь двоичного однопеременного кода в позиционный двоичный код

Загрузка...

Номер патента: 955023

Опубликовано: 30.08.1982

Автор: Голицын

МПК: G06F 5/02

Метки: двоичного, двоичный, код, кода, однопеременного, позиционный

...полусумматоров соединены последовательно от старших разрядов к младшим, причем два входа последующего блока подключены соответственно к двум выходам предыдущего блока 2,60 а два других входа подключены к соответствующей паре разрядов двоичного однопеременного кода.Блок 2 управляемых полусумматоров содержит (фиг.2) первую схему 3 отрицания равнозначности, к одному входу которой подключен вход блока управляемых полусумматоров 2, а к другому входу подключен выход элемента И 4, входы которого подключены соответственно к выходам И 5-6, Первый вход элемента И 6 подключен к входу блока 2 управляемых полусумматоров, к входу элемента НЕ 7 и первому входу элемента 8 отрицания равнозначности, второй вход которого подключен к выходу элемента...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 957200

Опубликовано: 07.09.1982

Автор: Кураков

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...сумматора соединены с вторыми входами (К+1)-го сумматора, вторыевходы первого сумматора соединены сдесятым информационным входом коммутатора.На фиг. 1 приведена блок-схема преобразователя; на фиг, 2 - блок-схема соединений одного каскада преобразования,Устройство содержит каскад 1 преобразования, информационный вход 2 каскада, вход 3 управления масштабированием, выход 4 остатка каскада,информационные вл 1 ходы 5 каскада, шифратор 6, входы 7 шифратора 6, управляющие входы 8 колмутатора 9, сумматоры 10, - ,101, входы 11 и 12 суммато -ров, выходы 13 и 14 сумматоров, информационные входы 15 коммутатора 9,Увход 16 переноса сул;моторов и вход1 7 логического нуля преобразователя.Предлагаемое устройство содержитряд послсдовательно включенных...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 959062

Опубликовано: 15.09.1982

Автор: Коляда

МПК: G06F 5/02

Метки: двоичного, классов, код, кода, остаточных, системы

...3 Р.- основные модули ранговогоЬрасширения систе)ры остаточных клас- ЗОсов," Ри+- дополнительный модульР ) 2 с 1,. Количество разрядов входного регистра й=0 о Р(пф") . (Через 1 хобозначается наименьшее целое число,не меньшее х); блок 3 преобразователей цифр позиционного кода, состоящий иэ в: )М/В преобразователей, 1-ыйиз которых (1=1,2п преобразует1-ое число (слагаемое) позиционногопредставления исходного двоичного 40кода в системе счисления с основанием Р = 21 в код системы остаточныхклассов с модулями Р, Р 2,,рРп.р 1группа блоков суммированйя вычетов 4,з.-ый из которых (1=1,2п+1) пред-. 45назначен для,суммирования вычетов помодулю Р,; блок 4, выходные шины 5Устройство работает следующим образом,ПУсть требуется перевести в...

Преобразователь двоичного кода угла в двоично-десятично шестидесятиричный код градусов, минут, секунд

Загрузка...

Номер патента: 960791

Опубликовано: 23.09.1982

Авторы: Война, Сикорский, Ярема

МПК: G06F 5/02

Метки: градусов, двоично-десятично, двоичного, код, кода, минут, секунд, угла, шестидесятиричный

...1:0 и импульс65 переноса П 1 не формируется.В интервале времени между двумя одноименными синхроимцульсамк переноса, равном Т, количество единиц число-импульсного кода, суммируемого с кодом, ранее записанным в данном разряде, не должно превышать 10 и б единиц для десятичного и шестиричного разрядов, соответственно,Действительно, если. в десятичном разряде .Формируется сумма чисел 9+10, где 9 - максимальное значение числа, хранимого в декаде, то .на выходе декады при суммировании формируется один импульс переполнения, т.е. устанавливается состояние УП;=1), а в декаде вновь Фиксируется код числа 9.Введение синхронизаторов импульсов межраэрядных переносов позволяет производить суммирование кодов параллельно и одновременно во всех разрядах...

Преобразователь двоичного кода в позиционный код со смешанным основанием

Загрузка...

Номер патента: 960792

Опубликовано: 23.09.1982

Авторы: Баженов, Москаленко, Фомин

МПК: G06F 5/02

Метки: двоичного, код, кода, основанием, позиционный, смешанным

...младшего разряда с регистра 26.20 Этот же тактовый импульс черезэлемент И 11 поступает в блок 5 анализа. знака. Если в результате вычи-.тания Фибоначчиевого веса ц; знакостатка получается положительный, 25 импульс через элементы И 33 и ИЛЙ 14устанавливает триггер 13 в единичноесостояние и записывает единицу:вмладший разряд сдвигового регистра б,после чего осуществляется сдвиг содержимого регистров б и 7 на дваразряда. В данном случае при образовании Фибоначчиевого кода используется основное контрольное свойствонормальной Формы, согласно которомув двух соседних разрядах фибоначчиеЗ 5 вого числа не могут быть две единицы, т.е. если в данном разряде фибоначчиевого кода записана "1", тов соседнем заведомо. должен быть "д".По второму...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 960794

Опубликовано: 23.09.1982

Автор: Николаев

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...в двоичнодесятичный код. Оба умножителя 3и 4 и преобразователь 5 выполняютдся на четырехразрядных сумматорахи могут быть по своим входам расширены до заданного числа разрядов.Умножитель 3 в 1,5 раза состоит изпоследовательно соединенных четырехразрядных сумматоров (фиг.З,микросхемы 01 и 02), На самый младший вход сумматора заводится постоянно единица. Умножитель 4 в 16/15раза состоит из последовательно соединенных четырехразрядных суммато-ров и элементов задержки, Четырехразрядный преобразователь 5 кода выполнен на базе четырехразрядного сумматора (фиг.З в ,микросхема 05).Устройство работает следующим образом,Все разряды преобразуемого кода,за исключением самого младшего, заводятся на соответствующие входы умножителя 3, выходы...

Устройство для контроля двоичного кода

Загрузка...

Номер патента: 962953

Опубликовано: 30.09.1982

Авторы: Дергачев, Терещенко

МПК: G06F 11/10

Метки: двоичного, кода

...шаге распредели- теля 1 импульсов первый элемент И 9,на выходе которого единичный импульс 40 появляется при наличии в проверяемой кодовой комбинации единицы в контроль. ном (И+1)-ом разряде (сигнал "Готов код), переводит первый триггер 7 в единичное состояние. Таким образом, 45 на входы элемента И 10 поступают на (И+1)-ом шаге первого цикла проверки кодовой комбинации единичные уровни с выходов первого 7 и, счетного б триггеров и с выхода распределителя 1 импульсов. Однако на четвертому входе элемента 10 уровень потенциала соответствует логическому нулю с прямого выхода второго триггера 8 и, следовательно, на выходе элемента И 10 тоже логический нуль. 55На следующем, (и+2) -ом шаге распределителя 1 импульсов счетный триггер 6...

Устройство для контроля двоичного кода на четность

Загрузка...

Номер патента: 962954

Опубликовано: 30.09.1982

Авторы: Линков, Семенов

МПК: G06F 11/10

Метки: двоичного, кода, четность

...элемента И 11 с одним инверсным Входом соединен с первым входом элемента И 12. Кроме того, устройство содержит Ктриггер 13, единичный вход которого соединен с управляющим входом 14 считывания устройства и соответственно с управляющим входом коммутатора 2 и вторымвходом элемента И 12, а нулевой входс первым установочным входом 15 устройства и установочным входом регистра 1. Единичный выход триггера 13соединен с прямым входом элемента И16 с одним инверсным входом, инверсный вход которого соединен с управляющим входом 14 считывания, а выход - с вторыми входами элемента И 3, элемента ИЛИ 6 и первыми входами элементов И 17 и 18 с одним инверсным входом. Инверсный вход элемента 17 ивторой прямой вход элемента 18 соединены с выходом элемента...

Устройство для контроля двоичного кода на четность

Загрузка...

Номер патента: 962955

Опубликовано: 30.09.1982

Авторы: Горшков, Мазаник

МПК: G06F 11/10

Метки: двоичного, кода, четность

...разрядов группы соединены с входами первого элемента 3 ИЛИ, выходы элементов 2 И четных разрядов группы соединены с входами второго элемента 4 ИЛИ, выход которого подключен к входу третьего элемента 7 НЕ, и к второму входу второго элемента 9 И, выход первого элемента 3 ИЛИ соединен с входом второг элемента 6 НЕ и с первым входом первого элемента 8 И, выход второго элемента 6 НЕ подключен к первому входу второго элемента 9 И, выход которого соединен с вторым входом третьего элемента 11 ИЛИ, выход третьего элемента 7 НЕ подключен к второму входу первого элемента 8 И, выход которого соединен с первым входом третьего элемента 11 ИЛИ, выход которого подключен к входу .четвертого элемента 12 НЕ и второму входу четвертого элемента 14 И,...