Патенты с меткой «двоичного»
Преобразователь двоичного сигнала в балансный пятиуровневый сигнал
Номер патента: 1095397
Опубликовано: 30.05.1984
Автор: Тунев
МПК: H03K 13/24
Метки: балансный, двоичного, пятиуровневый, сигнал, сигнала
...другое.Преобразователь двоичного сигналав балансный пятиуровневый сигнал содержит регистр 1 считывания, блок 2памяти, делитель 3 частоты, мультиплексор 4, инвертор 5, дешифратор 6состояния, дешифратор 7 сигнала инверсии, формирователь 8 адреса иР -триггер 9, а также входную шину(вход) 10, тактовую шину 11 и выходную шину (выход) 12.Входы регистра 1 считывания подключены соответственно к входной шине 10, тактовой шине 11 и входу делителя 3 частоты, а также тактовомувходу Р -триггера 9, входу мультиплексора 4 и выходу делителя 3 частоты, а выход через соединенные по+ Н 1 Н 0 0 Н 0 9 0 106 2 Н = Н 3 10953следовательно формирователь 8 адресаи блок 2 памяти подключен к информационному входу мультиплексора 4,другой вход которого соединен с...
Преобразователь двоичного сигнала в квазитроичный
Номер патента: 1095430
Опубликовано: 30.05.1984
Автор: Шувалов
МПК: H04L 3/02
Метки: двоичного, квазитроичный, сигнала
...- тактовый интервал сигнала х )поступают на второй вход сумматора 7по модулю два и одновременно на первые входы элементов И 2 и 3. На второй вход сумматора 7 по модулю двапоступает сигнал у 2 (Фиг.2), который представляет собой выходной сигналЪ .(фиг.26) этого же сумматора 7 помодулю два, задержанный на два тактовых интервала в элементе 1 задержки.. Двоичный выходной сигнал у на втором выходе сумматора 7 по модулю два26 принимает значение 1 (высокий потенциал) в том случае, если на первом ивтором его входах имеются различныезначения сигналов х и у (т.е, О и 1или 1 и О), если на первом и второмвходах сумматора 7 по модулю два имеются одинаковые значения сигналов к иЪ (т.е. О и О или 1 и 1), то СигналУ принимает значение О (низкий...
Устройство для преобразования двоичного кода в код системы счисления с отрицательным основанием его варианты
Номер патента: 1097994
Опубликовано: 15.06.1984
Автор: Березкин
МПК: G06F 5/02
Метки: варианты, двоичного, код, кода, основанием, отрицательным, преобразования, системы, счисления
...код системы счисления с отрицательным основанием но первому вар анту (фиг, 1) содержит одноразрядный сумматор 1, элемент И 2, элементы задержки 3, 4 и узел тактирования 5, Информационный вход 6 устройства соединен с первым входом сумматора 1, выход суммы которого подключен к выходу 7 устройства и первому входу элемента И 2, выход которого соединен со входом элемента задержки 3. Выход переноса сумматора 1 подключен ко входу элемента задержки 4. Выходы элементов задержки 3 и 4 соединены со вторым и третьим входами сумматора 1 соответственно. Знаковый вход 8 устройства подключен к управляющему входу узла 5, информационный вход которого соединен с тактовым входом 9 устройства, а выход - со вторым входом элемента И 2.Устройство для...
Преобразователь двоичного кода в двоично-десятичный код
Номер патента: 1097995
Опубликовано: 15.06.1984
Автор: Редчин
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, код, кода
...двадцать пятого десятка 7 г подключен ко входам элементов ИЛИ 8. 8 ь 88 де фратор двадцать шестого десятка 7 г подклю" чен ко входам элементов ИЛИ 8, 8 г, 8, 8и 8 в, выходы элементов ЙЛИ группы 8 подключены к выходам 6 блока коррекции 4.Работа преобразователя основана на принципе сложения двух чисел, выраженных в двоичном коде, в двоичном сумматоре.Проанализируем числа, выраженныев двоичном и двоично-десятичном кодах. Возьмем число 10.10 а 01010 г = 1 0000 г ц Если теперь иэ этого числа, выраженного в двоично-десятичном коде, но записанного в виде двоичного кода, вычесть то же самое число, выраженное в двоичном коде, то получим10000,01010г001 10 гЧисло 00110 г6 оявляется дополнением к числу 010102, чтобы, просум ировав их по учить...
Устройство для вычитания из двоичного числа постоянного кода
Номер патента: 1101815
Опубликовано: 07.07.1984
Авторы: Герцев, Лазаревич, Мищенко, Окулович, Пархоменко
МПК: G06F 7/50
Метки: вычитания, двоичного, кода, постоянного, числа
...сигнал кот рый воздействует на изменения состояния триггеров 11 1.Недостатком этого устройства явля- етая конструктивная сложность обу: - ловлениая наличием схемы поразрядного 1 сравнения уменьшаемого и вычиаем)ого,Наиболее близким по технической сущности к изобретению являет я ус; - РОйСтВО ДЛЯ ВЬГЧИта 11 Я ЦЗ ДВОИ)НОГО числа постоянно-:. о кода равно- о .(В. ." содержащее п 3 элементов равноз ач. сс" л,элементов ИЛИ и элемент НЕ причем первый вход устройства является ео первым выходом, второй Вход устройства соединен с гервыми входами перваго элемента равнозначности перво го элемента ИЛИ и входом элемента Н 1:, ВЫХОД КОТОРОГО ЯВЛЯЕТСЯ ВТООЫМ ВЫХОДОМ устройства, третий вход устройства соединен с вторым входом первого эле-...
Преобразователь двоичного кода в коды пороговых функций
Номер патента: 1104665
Опубликовано: 23.07.1984
Автор: Музыченко
МПК: H03K 19/00
Метки: двоичного, кода, коды, пороговых, функций
...группу элементов И и ИЛИ(где К-число входов), -ая группасодержит 2 -1 элемент И и 2 -1 элемент ИЛИ, первый вход преобразователякода соединен с первыми входами элементов И и ИЛИ первой группы элементов И и ИЛИ, вторые входы которыхсоединены с вторым входом преобразователя кодов, выходы которого соединены с выходами элементов И и ИЛИпоследней группы элементов И и ИЛИ,а также с К-ым входом преобразовате"ля кода, выход М -ого элемента И-ой группы (М - 1, 2 2 " -1)соединен с первыми входами 2 М-огоэлемента И и 2 М -1-ого элемента ИЛИ1+1-ой группы элементов И и ИЛИ4 СИЛИ где 1- 1 22-2 соединеныу фвыход М-ого элемента ИЛИ -ой группы элементов И и ИЛИ соединен с первыми входами 2,М -ого элемента И и2 М-ого элемента ИЛИ 1+1-ой группыэлементов И...
Устройство для последовательного выделения единиц из разрядного двоичного кода
Номер патента: 1107124
Опубликовано: 07.08.1984
МПК: G06F 9/46
Метки: выделения, двоичного, единиц, кода, последовательного, разрядного
...устройства является наличие значительного числа элементов.Цель изобретения - упрощение устройства.Поставленная цель достигается тем, что устройство для последовательного выделения единиц из о -разрядного двоичного кода, содержащее Ь-разрядный регистр, группу из элементов И, первые входы которых соединены с тактовым входом устройства, а выходы - с первыми входами соответствующих разрядов регистра, дополнительно содержит вторую группу из (ь) элементов И, группу иэ Ь "2) элементов ИЕ и группу из (ь) элементов ИЛИ, причем прямой выход каждого 1 -го разряда ре- гистра (где 1:= 1, ь -1) соединен с соответствующим входом каждого -го элемента ИЛИ группы (где1,1 ), а прямой выход о -го разряда регистра соединен с вторым входом ь -го...
Способ магнитной записи сигналов двоичного кода
Номер патента: 1107160
Опубликовано: 07.08.1984
Авторы: Володин, Галкин, Коваленков, Курмаев, Уткин, Шамин
МПК: G11B 5/09
Метки: двоичного, записи, кода, магнитной, сигналов
...нуль, также формируют импульс тока записи на интервале времени, равном трем символьным интервалам, и задерживают его относительно начала этого интервала на половину символьного интервала.07160 5 О 15 20 25 30 35 40 45 50 55 На фиг. 1 показан один из возможных вариантов электрической структурной схемы устройства, реализующего предложенный способ записи двоичного кода; на фиг. 2 - эпюры электрических сигналов, поясняющих работу устройства.Устройство содержит вход 1 для сигналов единиц кода, подключенный к входу регистра 2 сдвига трехразрядного, синхровход которого подключен к входу 3 для синхросигналов кода, а к выходам регистра 2 подключены селектор 4 группы символов единица, единица, селектор 5 группы единица, нуль, единица и селектор...
Устройство преобразования м-разрядного двоичного кода в код пороговых функций
Номер патента: 1109906
Опубликовано: 23.08.1984
Автор: Музыченко
МПК: H03K 19/00
Метки: двоичного, код, кода, м-разрядного, пороговых, преобразования, функций
...цель достигается тем,З что в устройстве преобразован я М-раз рядного двоичного кода в код пороговых функций, содержащем (М) групп элементов И и ИЛИ, (К+1) и К(где К = 1,2М - 1) входы устрой О ства соединены соответственно с первыми входами элементов и К-й группы элементов И и ИЛИ и вторым входом первого элемента И К -й группы элементов И и ИЛИ, входы Р-го (где Р = 1, 2 2 К +1) элемента ИЛИ каждой К-й группы элементов И и ИЛИ 906 1соединены с входами Р-го элемента И той же группы элементов И и ИЛИ, второй вход 2-го (где о = 1,2 К) элемента И К -й группы элементов И и ИЛИ соединен с выходом о-го элемента И К -й группы элементов И и ИЛИ, а вход (2 в+1)-го элемента ИК -й группы элементов И и ИЛИ соединен с выходом ь-го...
Преобразователь двоичного сигнала в квазитроичный сигнал
Номер патента: 1109926
Опубликовано: 23.08.1984
Автор: Шувалов
МПК: H04L 3/02
Метки: двоичного, квазитроичный, сигнал, сигнала
...значению своего внутреннего сигнала (фиг. 2 Ъ), при единичном значении сигнала (фиг. 2 ж) на его входе управления, или вычитая каждый раз единицу от предыдущего значения своего внутреннего сигнала(Фиг. 2 )при нулевом значении сигнала (фиг,29. При достижении любого крайнего сос тояния (И = 2) реверсивный счетчик 2 выдает на своем выходе переноса единичную посылку сигнала (фиг.2). Реверсивный счетчик 2 может быть выполнен в виде синхронного реверсивного счетчика, момент переключения которого определяется сигналом тактовой частоты. Сигнал (фиг. 2) с выхода переноса реверсивного счетчика 2 поступает на счетный вход второго триггера 4 со счетным входом, который также может быть выполнен в виде синхронного триггера, момент переключения...
Преобразователь двоичного кода во временной интервал
Номер патента: 1115223
Опубликовано: 23.09.1984
Авторы: Кобайло, Костюк, Кузьмич, Якубенко
МПК: H03K 13/20
Метки: временной, двоичного, интервал, кода
...элемента И 2, первым входом третьего триггера 15 и управляющими входами первого 8 и второго 9 ключей, второй выход соединен с вторым входом счетчика 4, выход генератора 1 тактовых импульсов соединен с третьим входом третьего триггера 15 и первым входом элемента И 2, вьгход которого соединен с первым входом счетчика 4, выход счетчика 4 соединен с входом дешифратора 5, третий вход - с первым выходом регистра 6, второй выход которого соединен с входом ЦАП 7, а вход - с шиной входного кода 28, вход первого ключа 8 соединен с выходом ЦАП 7, выход - с входом треть,его ключа 10 и первой обкладкой первого конденсатора 12, вход второго ключа 9 соединен с выходом четвертого ключа 11 и второй обкладкой конденсатора 12, а выход - с шиной 27 земли,...
Преобразователь двоичного кода угла в двоично-десятичный код градусов и минут
Номер патента: 1116425
Опубликовано: 30.09.1984
Авторы: Блистанов, Джус, Суворов
МПК: G06F 5/02
Метки: градусов, двоично-десятичный, двоичного, код, кода, минут, угла
...десятков градусов, выходыпереноса первого и второго двоично,десятичных сумматоров десятков градусов соединены соотвественно с вхо-,дами первого и второго разрядов двоичного сумматора сотен градусов, выход второго разряда группы старшихразрядов двоичгого счетчика соединенс первым входом первого и входом четвертого разрядов первого двоично-десятичного сумматора десятков градусов, выход третьего разряда группыстарших разрядов двоичного счетчикасоединен с входом третьего разрядапервого двоично-десятичного сумматора 55десятков градусов и с первым входомпервого и входом третЬего разряда двоичного сумматора единиц градусов,выяда группы старого счетчика соеого разряда перчного сумматорас входом второгоумматора...
Дешифратор двоичного циклического кода
Номер патента: 1117848
Опубликовано: 07.10.1984
Авторы: Евграфов, Каспин, Келлер, Суханов
МПК: H03M 13/19
Метки: двоичного, дешифратор, кода, циклического
....Наиболее близким к предлагаемому техническим решением является дешифратор двоичного циклического кода, содержащий Ътриггеров регистра сдвига, выходы которых подключены соответственно к прямым, соответствующим единичным позициям опорных комбинаций, и инверсным, соответствующим нулевым позициям опорных комбинаций, входам пороговых элементов, а также элементы И, первые входы которых являются входами управления, и элемент НЕ, к входу которого подключены выходы пороговых блоков, а выход эле мента НЕ подключен к вторым входам элементов И 2) . сдвига, пороговые элементы 8-10 иэлементы И 11-17.Дешифратор двоичного циклическогокода работает следующим образом.МДешифрирование кодовой комбинации, поступающей параллельным кодом по . входным шинам...
Преобразователь двоичного кода в двоично-десятичный код угловых единиц
Номер патента: 1124282
Опубликовано: 15.11.1984
Автор: Макаров
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, единиц, код, кода, угловых
...14,15 отрицательных и положительных чисел, сумматор 16, группу элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 17. На входе 9 присутствует двоичный И-разрядный код константы, который формируется подачей высокого потенциала на. контакты, соответствуйщие единичным разрядам константы,а остальные контакты шины заземляются. На вход 1 1 подается двоичный 40и-разрядный код преобразуемого числа. Изменение входного двоичного кода должно происходить синхронно сосрезом либо при паузе тактового сигнала, присутствующего на входе 12, 45-При подаче на вход 18 логическогонуля сумматор производит операциюА + С в дополнительных кодах. Приподаче на вход логической единицыпроизводится операция А-С в дополнительных кодах,Преобразование кода константы Св отрицательный...
Дешифратор двоичного кода
Номер патента: 1125620
Опубликовано: 23.11.1984
Автор: Шароватов
МПК: G06F 5/00
Метки: двоичного, дешифратор, кода
...элементов являются выходами дешифратора,На фиг.1 приведена принципиальная схема дешифратора двоичного кода, на фиг.2 - временные диаграммыего работы.Дешифратор содержит троичныелогические элементы 1 и 2, входы3 и 4 первого и второго разрядовсоответственно, тактирующий вход 5и выходы 6 и 7. Кроме того, диаграммы 8-10 - соответственно первой,второй и третьей фаз тактового питания дешифратора, диаграммы 11 и 12 -соответственно на входах 3 и 4 дешифратора, диаграммы 13 и 14 - соответственно сигналов на выходах элементов 1 и 2 (фиг.2).Дешифратор содержит два троичныхлогических элемента, которые выполняют определенные операции (табл.1).Операции образуют функционально полную систему логических функций и могут быть реализованы, например,...
Регенератор двоичного сигнала
Номер патента: 1125757
Опубликовано: 23.11.1984
Авторы: Маришичев, Фиров, Харьков
Метки: двоичного, регенератор, сигнала
...триггер, выход которого являетсявыходом регенератора двоичного сигна,ла, входом которого является первыйвход перемножителя, соединенный с информационным входом В-триггера, вы,.45ход В-триггера соединен с вторым входом перемножителя,На. Фиг. 1. представлена структурная электрическая схема регенератора; на фиг. 2 " эпюры напряжений, 50поясняющие его работу.Регенератор двоичного сигнала .содержит перемножитель 1, узкополосный фильтр 2 и 0-триггер 3.Регенератор работает следующимобразом.Входной сигнал 0 (фиг. 2 а) черезйеремножитель 1 поступает на узкополосный фильтр 2 - 02 (фиг. 2 б),:где вызывает на его выходе колебание 0 (фиг. 2 в) тактовой частоты.Сигнал 05 действует на сннхровходЭ-триггера Э и в момент смены полярности от отрицательной...
Устройство для преобразования входного двоичного сигнала в телеграфный сигнал
Номер патента: 1125765
Опубликовано: 23.11.1984
МПК: H04L 25/20
Метки: входного, двоичного, преобразования, сигнал, сигнала, телеграфный
...первого фазоинвертирующего и-р-и тран;истора через последовательно соединенные первый ивторой согласующие резисторы соединена с базой второго фазоинвертирующего р-и-р транзистора, эмиттерыфазоинвертирующих и-р-и и р-и-ртранзисторов соединены с соответствующими шинами источника напряжениясмещения, причем коллекторы фаэоинвертирующих и-р-и и р-и-р транзисторов через нагрузочные резисторысоединены соответственно с плюсовойи минусовой винами источника питания, а соответствующие выводы согласующих резисторов являются входомустройства,Кроме того, введены два диода,при этом анод первого диода и катод второго диода соединены соответственно с базами первого фазоинвертирующего и-р-и транзистора и второго фазоинвертирующего р-и-р транзистора, а...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1130858
Опубликовано: 23.12.1984
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...сложения первого двоично-десятичного счет,чика группы, вход сброса распредели-.теля импульсов соединен с выходамизаема двоичных счетчиков группы,.дополнительно введены первый и второй 10элементы И, делитель частоты и вторая группа элементов ИЛИ, а двоичнодесятичные счетчики группы выполненыреверсивными, причем выход заема(1-1)-го двоично-десятичного счетчика группы соединен с первым входом(1-1)-го элемента ИЛИ второй группы,выход которого соединен с входом вычитания 1 -го двоично-десятичногосчетчика группы, выход заема п-го 20двоично-десятичного счетчика группысоединен с входом вычитания (в+1)-годвоично-десятичного счетчика группы,первый и второй выходы умножителясоединены с первыми входами первого 25и второго элементов И...
Устройство для преобразования двоичного кода числа в последовательность импульсов
Номер патента: 1133684
Опубликовано: 07.01.1985
МПК: H04M 1/26
Метки: двоичного, импульсов, кода, последовательность, преобразования, числа
...второй выход которого соединен с вторым входомблока совпадения.Ка чертеже представлена функциональнаясхема предлагаемого устройства.Устройство содержит блок 1 выдачи кода, счетчик 2 импульсов, блок 3 совпаде.ния, делитель 4 частоты, блок 5 отсчета межсерийного времени, триггер 6 и генера.тор 7 тактовых импульсов.Устройство работает следующим образом.Первоначальная установка устройства висходное состояние осуществляется сигналом"Сброс, который устанавливает триггер 6в исходное состояние,В дальнейшем триггер 6 устанавливаетсяв исходное состояние сигналом с выходаблока 5 отсчета межсерийного времени. Свыхода триггера 6 поступает сигнал навходы делителя 4 частоты, счетчика 2 им.пульсов и блока 5 отсчета межсерийноговремени, устанавливает их...
Устройство для преобразования двоичного кода в код магнитного носителя
Номер патента: 1148572
Опубликовано: 30.03.1985
Автор: Тосиюки
МПК: G06F 5/00
Метки: двоичного, код, кода, магнитного, носителя, преобразования
...соединены соответственно с выходами элементов И, входы четвертыхразрядов первой и второй групп вычитателя соединены соответственно с 20входами нуля и единицы блока вычисления текущей разности,Одноразрядная. схема сравнения состоит из элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемен- .та НЕ, выход которого является выхо- ддом одноразрядной схемы сравнения,входы которой являются входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен со входом элемента НЕ.4Входной преобразователь и блок вы-, 10числения текущей разности выполненв виде постоянного запоминающего уст- ройства, адресные входы младших разрядов которого соединены с информацнонными входами. устройства, адресный вход старшего разряда являетсядополнительным информационным входомвходного...
Реверсивный преобразователь двоичного кода в двоично десятичный
Номер патента: 1149243
Опубликовано: 07.04.1985
Авторы: Иванов, Чулошников
МПК: G06F 5/00
Метки: двоично, двоичного, десятичный, кода, реверсивный
...5 импульсов опрашивает старший разряд двоичного регистра 1. При единичном значении разряда сигнал поступает на вход шифратора 2 десятичных эквивалентов, с выходов которого десятичный эквивалент старшего разряда заносится в двоично-десятичный сумматор 3. Следующий импульс с второго выхода распределителя 5 импульсов опрашивает следующий разряд регистра 1 и при наличии в нем единицы сигнал с выхода элемента И из группы 15 поступает на вход шифратора 2 десятичных эквивалентов. С выходов последнего десятичный эквивалент второго разряда поступает в сумматор 3, где суммируется с предыдущим значением и т.д. После опроса всех разрядов импульс с выхода распределителя 5 выключает генератор импульсов. Результат преобразования двоичного...
Преобразователь двоичного кода в двоично-десятичный код
Номер патента: 1153323
Опубликовано: 30.04.1985
Авторы: Гусятин, Какурин, Кирьяков
МПК: G06F 5/00
Метки: двоично-десятичный, двоичного, код, кода
...первой преобразующей секции, и М-я преобразующая секция, аналогичная второй преобразующей секции, причем вторая преобразующая секция содержит элемент ИЛИ, преобразующие секции группы содержат элемент НЕ, а каждая из введенных преобразующихсекций солержит шифратор, выходы которого соединены с установочными входами двоичного счетчика соответствующей преобразующей секции, выход элемента И (-й (1=1(8 -1 преобразующей секции соединен с 1-ми входами шифраторов -х (с 1 с М 1 преобразующих секций, первые входы элементов И 1 с -х Ь =3 М) преобразующих секций соединены с выхо дом генератора импульсов, выход дешифратора нуля М-й преобразующей секции через элемент НЕ соединен с вторым входом элемента И 1 с-й преобразующей секции, с третьим входом 15...
Преобразователь -значного двоичного кода в -значный
Номер патента: 1156057
Опубликовано: 15.05.1985
Авторы: Комлев, Маштак, Орлов, Шостак
Метки: двоичного, значного, значный, кода
...с входом элемента ИЛИ 13 и через элемент ИЛИ 14 - с нулевым входом триггера блокировки 15, Выходы цешифратора 5 соединены через элементы ИЛИ 16 группы с элементами И 17 группы по следующему правилу: вход 18-го элемента И 17 группы соеди 30 нен через 1 -й элемент ИЛИ 16 группы со всеми выходами дешифратора 5, кроме первых ( -1) выходов, Вход 18 последнего элемента И 17 группы (верхнего по чертежу) соединен непосредственно с последним выходом цешифратора 5.Выходы дешифратора 6 соединены через элементы ИЛИ 19 группы с входами элементов И 20 группы по следующему правилу: вход 2 1 элемента И 20 группы соединен через-й элемент ИЛИ 19 группы со всеми выходами деаифратора 6, кроме первых (1-1) выходов, а вход 21 последнего элемента И 20 группы...
Преобразователь двоичного кода в код системы остаточных классов
Номер патента: 1156058
Опубликовано: 15.05.1985
МПК: G06F 5/00
Метки: двоичного, классов, код, кода, остаточных, системы
...значение 0 лежит в пределах2 -Р;а 2" -1.При этом любое число б , имеющее разрядность И , всегда меньше модуля Р ,фек Процесс перевода числа= А 2 + 2 в код системы остаточных Классов описывается формулой+ як,1)пл 1.2 1 Блок 2 умножения осуществляетумножение на константу 2 по модуле РПри подаче сигнала на вход 9.1 46информация входного регистра 1 сдвигается влево на и разрядов.Преобразователь двоичного кодав код системы остаточных классовработает следующим образом. 43В исходном состоянии во входномрегистре 1 записано значение преобразуемого двоичного числа 11 , регист.ры 4 и 5 обнулены, коммутатор 6 подключает к входам блока 2 умножения И Ястарших разрядов входного регистракоммутатор 7 подключает к второйгруппе входов...
Преобразователь двоичного кода в биимпульсный
Номер патента: 1163478
Опубликовано: 23.06.1985
МПК: H03M 5/00
Метки: биимпульсный, двоичного, кода
...сигналы, открывающие элементы 4 и 5 совпадений сдвинуты один относительно другого на длительность тактового импульса, то прямой и инверсный сигналы (которые также можно считать сдвинутыми на длительность тактового импульса) с выхода генератора 1 тактовой частоты проходят на выход преобразователя искажений, За счет задержки инвертора 7 исключается возможность появления нулевого импульса помехи на выходе элемента ИЛИ 6 при сложении сигналов от элементов 4 и 5 совпадения, Если задержка первого элемента 4 совпадения окажется суммарной задержки инвертора 7 и второго элемента 5 совпадения, в качестве инвертора 7 используется инвертирующая линия задержки,Таким образом, предлагаемый преобразователь двоичного кода в биимпульсный...
Преобразователь двоичного кода в р-ичный позиционный код
Номер патента: 1163479
Опубликовано: 23.06.1985
Авторы: Гончаренко, Жабин, Корнейчук, Репко, Тарасенко
МПК: H03M 7/00
Метки: двоичного, код, кода, позиционный, р-ичный
...необходимо выполнить К - 1 = 2 цикла преобразования, Первый цикл будет содержать Ь - 1)ш = - (3 - 1)4 = 8 тактов преобразования, такт коррекции и д ш = 14 = 4 такта сдвига. Второй цикл будет включать Ос - 1) = (3 - 2) 4 = 4 такта преобразования, такт коррекции иш = 2 ф 4 = 8 тактов сдвига.Если осуществляется преобразование в систему с р = 15, то в исходном состоянии преобразуемое двоичное число записано в регистре 1; а в регистре 3 константы установленшдвоичный код величины А = 2 - р/2 = 2 ц- 15/2 = 0,5, т.е. содержимое 5-разрядного регистра 3 константь 1 имеет вид 0000, 1.При преобразовании двоичного числа в систему счисления с основанием р = 7 получаем А = 2-р/2 = = 8 - 7/2 = 4,5, т.е, в регистре 3 константы записано 0100,1. Результат...
Преобразователь двоичного кода в число-импульсный код
Номер патента: 1164692
Опубликовано: 30.06.1985
Автор: Жеребятьев
МПК: G06F 5/00
Метки: двоичного, код, кода, число-импульсный
...регистр 3 порядка, вход 4 порядка, дешифратор 5, группу элементов И 6, группу элементов ИЛИ 7, группу триггеров 8, блоки формирователей импульсов 9 и 10, элемент задержки 11, выход 12 преобразователя, элемент ИЛИ 13, Блоки 9 и 10 предназначены для формирования коротких импульсов от перепада потенциала в соответствующих разрядах счетчика 1 и. триггеров Т 8 - 1 в ,Т-;8 " (2-1) при переходе их.из.нуля в единицу, и. в простейшем случае может быть реализован в виде дифференцирующих цепочек, пропускающих импульсы одной полярнос-З 0lти. Величина задержки элемента 11 выбирается из расчета длительности переходных процессов в элементах 1 (или 8), 9, 10, 6, 7, 13.Преобразователь работает следую щим образом.При нулевом состоянии всех разрядов...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1167737
Опубликовано: 15.07.1985
Авторы: Камалягин, Письменный, Хромова
МПК: H03M 7/00
Метки: двоично-десятичный, двоичного, кода
...- упрощение структурной схемы преобразователя и уменьшение количества связей.На чертеже представлена структур О иая схема преобразователя.Схема содержит информационные входы 1, тактовый вход 2, вход 3 установки, сдвиговый регистр 4, счетчик 5 импульсов, шифратор 6, выпол ненный на ПЗУ, комбинационные двоично-десятичные сумматоры 7-10, комбинационный двоично-шестеричный сумматор 11, коммутатор 12, регистр 13, информационные выходы 14 преобразо вателя, причем элементы 7-14 представляют собой накапливающий сумматор 15; управляющий вход 16 преобразователя.Устройство работает следующим 25 образом.Для преобразования двоичного кода в двоично-десятичный на управляющем входе 16 появляется сигнал логической единицы, Импульс начальной...
Преобразователь последовательного двоичного кода в параллельный
Номер патента: 1167738
Опубликовано: 15.07.1985
МПК: H03M 7/00
Метки: двоичного, кода, параллельный, последовательного
...через элемент. И 12 поступает на выход 34 преобразователя5При отставании. переднего фронта синхроимпульсов от информационных разрядов в пределах времени задержки (фиг. 5) вначале поступают информационные разряды, которые посту лают на входы элементов И 25 и 26, но не проходят через них на счетный вход триггера 19, Затеи одновременно с информационным разрядом появляется синхроимпульс, для которого схема 25 сравнения 16 ведет себя аналогично как для ситуации, представленной на фиг, 5 а. Далее незадержанный информационны 1 разряд исчезает, но одновременно с задержанным информационным ЗО разрядом продолжает присутствовать синхроимпульс. Задержанный разряд не проходит через закрытые элементы И 29 и 24 на счетные выходы триггеров 19 и 17,...
Преобразователь двоичного кода в троичный код
Номер патента: 1169172
Опубликовано: 23.07.1985
Авторы: Головко, Губенко, Попельнух
МПК: H03M 7/00
Метки: двоичного, код, кода, троичный
...11691Изобретение относится к цифровой вычислительной технике и может бытьиспользовано при построении устройств передачи информации в системах управлениях технологическими процессами 5 промышленных предприятий.Цель изобретения - упрощение преобразователя.На чертеже приведена блок-схема предлагаемого преобразователя.Преобразователь содержит элементы ИЛИ 1-5, генератор 6 импульсов, счетчик 7, первый 8 и второй 9 коммутаторы, тактовый выход 10, выходы положительного 11 и отрицательного 15 12 разрядов преобразователя, вход 13 пуска преобразователя. Элементы ИЛИ 1-3 в совокупности образуют первуюгруппу 14 элементов ИЛИ, а элементы ИЛИ 4 и 5 - вторую группу 15 эле ментов ИЛИ.Предлагаемый преобразователь работает следующим образом.На входы Х...