Патенты с меткой «цифровых»

Страница 18

Телевизионная система с компрессией цифровых сигналов изображения

Загрузка...

Номер патента: 1241529

Опубликовано: 30.06.1986

Автор: Хунцария

МПК: H04N 7/18

Метки: изображения, компрессией, сигналов, телевизионная, цифровых

...1 (предыдущего) среднего (11 среднего,111 среднего и т.д.), а на месте вто рой половины 11 среднего (111 среднего, 17 среднего и т.д.) - значение 111 (последующего) среднего(1 Ч среднего, Ч среднего и т.д.) поступающие со второго выхода входного 15. регистра 12. Таким образом будетвосстановлен контур с резким перепадом яркостиЕсли блок 16 сравненияустановит, что среднеарифметическоезначение Т.и 111 (ТТ и 1 У; 111 н 7 20и т.д.) средних отличается от значения 11 (111, 17 и т,д.) среднего,тогда на первом выходе этого блокаформируется сигнал СР (логический"0 ). При этом на втором (инверсном) 25выходе этого блока будет сформированалогическая "1",Одновременно с изложенным с первого выхода блока 14 памяти значения Гр 11 и 111 (11 р 111 и 17...

Устройство для контроля синхронных цифровых узлов

Загрузка...

Номер патента: 1242964

Опубликовано: 07.07.1986

Авторы: Вийлуп, Убар, Эвартсон

МПК: G06F 11/26

Метки: синхронных, узлов, цифровых

...в виде микропрограммы,хранимой в ПЗУ 41,Устройство работает следующим образом,С помощью блока 1 запускается блок 7, использующий описание контролиру емого узла в виде альтернативных графов. Генерирование. тестовых входных наборов сведено к процессу движения па определенным путям на графах, хранимых в блоке памяти 8, так, чтобы при прохождении каждой вершины графа находилось значение некоторой переменной контролируемого узла и определялось направление дальнейшего движения. Согласно содержанию регистра 12 блок 7 под управлением блока 1 производит чтение из блока 8 в регистр 14 слова содержащего информацию об очередной вершине на текущем пути графа: адреса для последователей данной вершины (для блока 8) и адрес переменной, присвоенной для...

Устройство для воспроизведения цифровых сообщений

Загрузка...

Номер патента: 1243027

Опубликовано: 07.07.1986

Авторы: Ефимов, Маринкин, Муттер, Шамрай

МПК: G11B 20/00

Метки: воспроизведения, сообщений, цифровых

...в сигнале стирания нет, то на информационном выходе блока 1 формируется последовательность двоичных сигналов, при наличии стирания в случае неопределенности значения двоичного сигнала) на маркирующий выход выдается маркирующий сигнал. На информационный выход при этом блок 1 выдает нулевые элементы канального кода.При накоплении в регистре 3 полной комбинации канального кода она переписывается в буферный регистр 4 и затем преобразуется преобразоватеЗО 27 2 лем 5 кода в соответствующий кодовыйсимвол, На выходе преобразователя 5кода вырабатываютсямногоразрядныеэлементы полл Галуа., являющиеся символами кода, обнаруживающего и исправллющего ошибки, например кода РидаСолокона. Эти символы передаются поблочно на входы блока 6 регистров,которые...

Устройство регулирования усиления в трактах передачи аналоговых и цифровых сигналов

Загрузка...

Номер патента: 1243137

Опубликовано: 07.07.1986

Авторы: Кронгауз, Мазо, Шитиков

МПК: H04B 3/04

Метки: аналоговых, передачи, сигналов, трактах, усиления, цифровых

...5.Усилитель 4 контрольной частоты,включенный после полосового фильтра4.3 позволяет получить нужную величину сигнала, необходимую для нормальной работы детектора 5.Если на вход регулируемого усилителя 1 поступает цифровой сигнал, то коэффициент усиления регулируемого усилителя 1 устанавливается в зависимости от пикового значения напряжения цифрового сигнала, определяемого с помощью пикового детектора 1 О, Первый и второй согласующие усилители 9 и 11 необходимы для установки нужной диаграммы уровней 137 2устройства, Первый 2 и второй 8 удлинители обеспечивают развязку полосового фильтра 3 и первого согласую" щего усилителя 9 от выхода регулируемого усилителя 1.Выбор цепи регулирования (по уровню напряжения контрольной частоты или пиковому...

Устройство для сжатия цифровых телевизионных сигналов

Загрузка...

Номер патента: 1243159

Опубликовано: 07.07.1986

Авторы: Смирнов, Сорин

МПК: H04N 7/18

Метки: сжатия, сигналов, телевизионных, цифровых

...канала являются выходами блока 4 коммутации и всего устройства. Фор 1 мирователь 5 кода синхронизации представляет собой мультиплексор, на входе которого задан определен ный код и который списывается вфканал связи при прохождении установочных импульсов с выхода блока 1 установки опорного уровня, Первый элемент 6 задержки собран на элементах памяти объемом 1024 бита по одному на кажлый разряд и блоке 43 формирования адреса. Блок 43 формирования адреса представляет собой десятиразрядный счетчик,последовательное соединение трех четырехразрядных счетчиков, установка в исходное состояние которого производится импульсом с установочного входа элемента 6 задержки, а запуск - с тактового входа. Выходы счетчиков подключены к соответствующим...

Устройство для контроля цифровых сигналов

Загрузка...

Номер патента: 1246056

Опубликовано: 23.07.1986

Авторы: Дудин, Сединкин

МПК: G01R 31/3177

Метки: сигналов, цифровых

...его выходе,соединенном с С-входом 0-триггера 3,Формируется положительный фронт.Аналогично осуществляется преобразование сигнала со входа 8 в устройстве 2, Функции устройства 1 и 2заключаются в преобразовании фронтовсигналов на входах 7 и 8 к виду,удобному,цля определения приоритетаих прихода с помощью триггеров 3и 4, Перед началом работы устройствапроизводится установка устройства1 з исходное состояние. Сигнал устанавливающий элементы памяти устройства 1 з исходное состояние, выводится с выхода устройства 1 и задается на установочный вход устройства2 и Р,-входы Р-триггеров 3 и 4, чтопозволяет установить устройство 2и О-триггеры 3 и 4 в исходное состояние с нулевыми уровнями на прямыхвыходах В-триггеров,При этом на выходах элементов НЕ5...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1246098

Опубликовано: 23.07.1986

Автор: Иванов

МПК: G06F 11/16

Метки: узлов, цифровых

...25 в третий, на выходе элемента 28 появляется импульс, который закрывает узел 23 синхронизации. Сигнап с выхода элемента И,27 устанавливает в исходное состояние регистр сдвига сигнатурного анализатора 6, пройдя через элемент И 32, появляется на выходе 19 сигнала начала проверки очередного блока устройства.Состояние счетчика 21, определяющее поступление двоичной последовательности с последнего блока, вызывает появление на соответствующем выходе дешифратора 29 сигнала логической единицы, который после приходаимпульса с выхода элемента И 27 вызывает появление на выходе элемента И 31 сигнала "Конец проверки", после которого на экран блока индикации выводятся номера блоков, с выходов кото рых были получены неправильные сигнатуры....

Устройство для функционального контроля многовыходных цифровых узлов

Загрузка...

Номер патента: 1246099

Опубликовано: 23.07.1986

Авторы: Заславский, Календарев, Хамилевич, Яшин

МПК: G06F 11/22

Метки: многовыходных, узлов, функционального, цифровых

...И групп 3.1 и 3.2 на (и+ш) информационных входов анализатора 4Вслед за выдачей кода маски блок 5вырабатывает сигнал сдвига, а иэпамяти генератора 1 считываются входные наборы проверяющего теста, которые с выходов генератора 1 подаютсяна входы. проверяемого цифрового узла 6 и одновременно на входы элементов И группы 3.2. С и+ш выходов проверяемого цифрового узла 6 реакция подается на входы элементов И группы 99 23.1. С и+ш выходов групп 3,1 и 3.2 элементов И информация по сигналу сдвига записывается н анализатор 4, преобразуется н сигнатуру и индицируется, Останов считывания тестов из памяти генератора 1 и формирования сигнала сдвига блоком 5 происходит по срезу сигнала "Пуск".Если полученное после прохождения теста значение сигнатуры...

Устройство для контроля цифровых узлов, имеющих выходов

Загрузка...

Номер патента: 1246112

Опубликовано: 23.07.1986

Авторы: Крюков, Назаров, Новиков

МПК: G06F 11/25

Метки: выходов, имеющих, узлов, цифровых

..."промежуточнуюсигнатуру, которая используется одновременно и как очередной случай ный входной тест контролируемых цифровьгх узлов 14. 1-14,ь, По сигналус выхода 11 генератора 1 осуществляется обработка очередного случайного теста в узлах 14.1-14.н и формид рование результата на их выходах.Выходные сигналы контролируемых цифровых узлов 14.1 - 14,л сравниваютсяэлементами 5,1.1- 5.в.ИСКЛЮЧИТЕЛЬНОЕ ИЛИ с выходными сигналами эталонного цифрового узла 3 по каждому извыходов. В случае годности контролируемых цифровых узлов 14.1-14., навсех тестах, т.е. соответствия ихвыходньгх состояний состояниям эта" 35лонного цифрового узла З,при каждомзаданном с сигн атурно го анализ атора 2входном наборе, на выходах элементов5. 1, 1-5.ь.и выходах...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1247898

Опубликовано: 30.07.1986

Авторы: Малышенко, Михайлов, Орлов, Тужилин

МПК: G06F 11/14

Метки: блоков, цифровых

...кода, соответствующих проверяемым в данном тесте неисправностям, записаны "1". Каждому тестовому набору соответствует своя диагностическая информация, Если в очередном тесте не обнаружены неисправности (на выходе блока сравнения - "1), то разряды регистра 6, соответствующие коду диагностической информации данного т ста, устанавливаются в "0". Сигнал на выходе блока 4 сравнения разрешает запись диагностической инФормации в регистр 6. Если в очередном тесте обнаружена, неисправность, то установление в 0 разрядов регистра 6 не происходит.После ввода диагностической информации по командам с блока 7 управления в блок 2 памяти вводится следующий тест, который поступает затем на входы блока 9, и начинается ввод диагностической...

Устройство уплотнения цифровых потоков

Загрузка...

Номер патента: 1248075

Опубликовано: 30.07.1986

Автор: Шпигель

МПК: H04J 3/18, H04M 3/00

Метки: потоков, уплотнения, цифровых

...результат выдает в блок 3 управления.Сюда же поступает и информация отсумматора 5 о значении уровня сигнала,но которому можно судить об активности канала. Блок 3 управления выдает команды пространственно-временному коммутатору 1 подключить на выходустройства только те кодовые слова,каналы которых находятся в активном 45состоянии и которые соответствуютнеобходимому текущему значению частоты дискретизации, Так, если в текущем сигнале относительное значениеСоставитель В.ПушкинРедактор М.Бандура Техред И,Гайдош Корректор А.Обручар Заказ 4142/59 Тираж 624 Подписное ВНИИПИ Государственного комитета СССР по делам. изобретений и открытий 113035, Москва, Ж, Раушская наб д, 4/5Производственно-полиграфическое предприятие, г.ужгород, ул. Проектная,...

Автоматизированная система контроля и диагностики цифровых узлов

Загрузка...

Номер патента: 1249488

Опубликовано: 07.08.1986

Автор: Настасенко

МПК: G06F 11/36

Метки: автоматизированная, диагностики, узлов, цифровых

...44 и через узел 2поступают в ЭВМ. Аналогично вводятся в ЭВМ и отклики объекта контроля,хранящиеся в регистре 39. Выбор регистров и элементов И-НЕ осуществляет дешифратор 35 при наличии сигнала управления от формирователя 5 ипри наличии соответствующего адреса.Таким образом ЭВМ в регистры 36-38записываются необходимые данные.Блок 4 включается и выключается отЭВМ через внутренний регистр. Панель6 служит для указания оператору состояния системы, а также для передачив ЭВМ управляющих воздействий.Алгоритм работы блока 18 при соединении системы с ЭВМ "Электроника" представлен на фиг. 7,Сигнал от дешифратора 20 адреса через мультиплексор 19 поступает на вход блока 18. При наличии этого сигнала блок 18 переходит к проверке наличия сигнала...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1251084

Опубликовано: 15.08.1986

Авторы: Борисенко, Рябцев, Стафеев, Чернышев, Шамарин

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...только изменения в тестовойпоследовательности последующего такта. После заполнения информацией блоков 26, 27 и 28 в регистр 49 конеч"ного адреса тестоной последовательности заносится код конечного адреса,В программный регистр 16 заноситсяначальный адрес программы ныдачи тестов.Затем запускается блок 22 синхронизации, который обеспечивает выдачу тактовых импульсон, поступающихна входы регистров блока 13 микропрограммного управления. Кроме того,блок 22 синхронизации вьщает стробирующий сигнал, обеспечивающий приеминформации с выходов контролируемогоцифрового узла в регистр 38, построенный на триггерах,По микрокоманде блока. 13 микроппрограммного управления код начального адреса из регистра 45 начальногоадреса тестового набора заносится...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1251085

Опубликовано: 15.08.1986

Авторы: Кузьмин, Фомич

МПК: G06F 11/26

Метки: узлов, цифровых

...уровней, который служит для преобразования уровней ТТЛ - ЭСЛ. Сигналы с выходов блока 5 преобразования уровней йоступают на вторую группу информационных входов коммутатора 9 и на вход блока 6 обратного преобразования уровней, который служит для обратного преобразования уровней ЭСЛО 15 20 25 30 ТТЛ. Сигналы с выходов блока 5 преобразования уровней поступают на другую группу информационных входовкоммутатора 9 и на вход блока 6 образного преобразования уровней, который служит для обратного преобразования уровней ЭСЛ-ТТЛ.Коммутатор 9 создает цепи для прохождения сигналов в ТТЛ-уровнях или в ЭСЛ-уровнях раздельно для каждого контакта проверяемого узла в зависимости от состояния регистра 8 коммутации.В блоке 7 сравнения производится...

Устройство для контроля логического состояния элементов цифровых объектов

Загрузка...

Номер патента: 1252793

Опубликовано: 23.08.1986

Авторы: Алексеев, Комаров, Романов, Филимонков

МПК: G06F 11/25

Метки: логического, объектов, состояния, цифровых, элементов

...на первый вход компаратора 7 (т, е. н дацом случае уровня ниже -0,3 В), то на ньгходах всех компараторон будет присутствовать уровень Бит (логическая единица).В результате устройство способно распознавать подаваемые на его вход отрицательные уровни напряжения, уровни "Лог, Ом для ТТЛ и КЛОП серий, ронни, превьппаюшие уровень г ЛогО о меньшие уровня ггЛог1", уровни "Лог. 1" для ТТЛ и КМОП серий, уровци, превышающие уровень "Лог. 1", а также высокомпедацсное состояние,Коды, формируемые на выходах компараторон 3-7, приведены в таблицс . о Вагинение полипе"ог, О", но меньшеог.того, чтобы создавать отрицательноесмещение ца вторнх входах компараторов 3-7, когда игла устройства це касается токовепущих поверхностей. Приустановке входа 1...

Регенератор цифровых сигналов

Загрузка...

Номер патента: 1252950

Опубликовано: 23.08.1986

Авторы: Брескин, Зайдман, Яценко

МПК: H04B 3/36

Метки: регенератор, сигналов, цифровых

...участка.На чертеже представлена структурная электрическая схема регенератора цифровых сигналов. 1 ОРегенератор содержит регулируемый корректирующий усилитель 1, блок 2 регенерации, первый 3 и второй 4 элементы вычитания, трансверсальный фильтр 5, блок 6 корреляторов. 15Регенератор работает следующим образом.Импульсная последовательность, . искаженная вследствие затухания цепей кабеля, а также из-за переход ного влияния встречного направления передачи, поступает с первого входа на один из входов второго элемента 4 вычитания, На другой вход второго элемента 4 вычитания подается сигнал компенсации линейных переходов от трансверсального фильтра 5, вход,ко,торого подключен к выходу регенератора противоположного направленияпередачи....

Устройство регистрации цифровых кодов

Загрузка...

Номер патента: 1254300

Опубликовано: 30.08.1986

Авторы: Глушков, Рядов

МПК: G01D 9/28

Метки: кодов, регистрации, цифровых

...перед каждой серией выходных импульсов БП 5 с выхода БУ 4 поступает импульс сброса, Импульс с выходаСИ 7 поступает на первый вход МЯ 8,Импульсы, поступающие на второй вход МЯ 8, регистрируются в Б 9 в виде точек средней яркости в первой зоне носителя записи, отведенной для записи первой десятичной цифры, по пере перемещения пишущего элемента, Импульс, поступающий на первый вход3 1254МЯ 8 и совпадающий с первым иэ серииимпульсов на первом входе МЯ 8,регистрируется в виде точки повышеннойяркости, Таким образом, цифры 1,2,3и 4 на носителе записи регистрируются соответственно 1,2,3 и 4 точкамсредней яркости, цифре 5 соответствует одна точка повышенной яркости,цифре 6 - две точки, первая из которых имеет повышенную яркость, цифре 7 - три...

Устройство для отладки цифровых систем

Загрузка...

Номер патента: 1254492

Опубликовано: 30.08.1986

Авторы: Берсон, Горелик, Левин, Шеянов

МПК: G06F 11/28

Метки: отладки, систем, цифровых

...буферного регистра 5. По этому сигналу принятый код фиксируется буФерным регистром 5 и отображается блоком 11 индикации,10 50 Вшифратора 17 кода времени. Выходэлемента НЕ 18 соединен с входомстробирования дешифратора 17 кодавремени.Группа элементов НЕ 16 предназначена для Формирования сигналовстробирования блоков 14 сравнения.Выходы инверторов 16 соединены свходами стробирования блоков 14 сравнения.Элемент 19 задержки предназначендля задержки сигнала конца приемас управляющего выхода блока 1 согласования и формирования сигнала стробирования дешифратора 4 команд и 15блока 10 сравнения. Вход элемента19 задержки соединен с управляющимвыходом блока 1 согласования, а выход соединен с входами стробирования дешифратора 4 команд и блока 2010...

Устройство для контроля цифровых объектов

Загрузка...

Номер патента: 1254517

Опубликовано: 30.08.1986

Авторы: Бочков, Жох, Костроминов, Кошевой, Красногоров, Кустов

МПК: G06F 11/30

Метки: объектов, цифровых

...каждого цикла от цифрового объекта идет сигналуправления в блок 19 формированияокна измерения на открытие окна измерения. При этом на выходе триггера1254 50 3блока формирования окна измерения появляется "1" и на тактовый вход сдвигового регистра 6 поступают синхроимпульсы от цифрового объекта. По окончании каждого цикла рабочей5 или тактовой программы с цифрового объекта идет сигнал закрытия окна измерения, при этом на выходе триггера блока 19 появляется "О" и синхроимпульсы на тактовый вход сдвиго вого регистра 6 от цифрового объекта 3 не поступают;на выходе сдвигового регистра фиксируется двоичный код контрольное число, соответствующее строго определенному окну измерения и двоичным последовательностям, снимаемым с контрольных точек...

Устройство для контроля цифровых блоков памяти

Загрузка...

Номер патента: 1256101

Опубликовано: 07.09.1986

Авторы: Анурьев, Дебальчук, Дмитриев, Косарев

МПК: G11C 29/00

Метки: блоков, памяти, цифровых

...и затем напервый вход блока 5, на второй входкоторого поступает эталонный кодс выхода формирователя 4. Полученные импульсы ошибок поступают наключ 10, где стробируются узкимиимпульсами, вырабатываемыми блоком1, что позволяет избежать случайныхошибок, вызываемых переходными процессами и задержками одного эталонного кода относительно другого. Простробированные импульсы ошибок поступают на вход счетчика 14. По окончании цикла записи блок 1 выдает команду "Воспроизведение" (например,переход иэ состояния логического Ов состояние логической 1 старшегоразряда счетчика), по которой формирователь 11, на вход которого онапоступает, вырабатывает узкий импульс,поступающий на управляющий вход регистра 16, по которому информацияс выхода счетчика 14...

Демодулятор цифровых сигналов

Загрузка...

Номер патента: 1256236

Опубликовано: 07.09.1986

Авторы: Вышняков, Гирнык, Куприенко, Цыбулевский

МПК: H04L 27/14

Метки: демодулятор, сигналов, цифровых

...возникновения импульсной помехи относительно начала единичного элемента сигнала;15 1 в коэффицие пропорциональности,Для устранения мешающих напряженийна опорные вхоцы первого и второго пеперемножителей 10 и 13 с дополнитель 2 О ных выходов генератора 8 сигналов заданной Формы поступают соответственносинусоидальная и косинусоидальнаясоставляющие частоты, отсутствующиево входном многочастотном сигнале.25 Импульсная помеха, проходя через первые и вторые перемножители 10 и 13 иинтеграторы 11 и 14, вызывает на выходе последних появление напряжений,определяемых из выражений30 Бп = 1 сА зз.н (я,);Б,= 1 с А сов (,ио),гце 63 - частота, отсутствующая всвходном многочастотном сигнале.В блоке 12 вьделения фазы сигналапоявляется сигнал,...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1259270

Опубликовано: 23.09.1986

Автор: Киселев

МПК: G06F 11/26

Метки: блоков, цифровых

...и о начинается контроль следующих групп сигналов цифрового блока.Если цифровой блок неисправен, то к концу некоторого периода Т элементы И 40 вырабатывают сигнал П 40=0, 21 так как триггеры регистра 5 записи реакции, обнаруживающие неисправные сигналы (т.е. те из сигналов первой и второй групп выходов мультиплексора 4, которые остаются неизменными в течение Т), остаются в нулевых состояниях. Сигналом П 40=0 запрещается формирование И 24, а по окончании ТИ 23 триггер 41 переключается в "0", и вырабатывает сигнал П 25 общей неисправности цифрового блока,35 информация и неисправности которого индицируется блоком 3 при П 20=1. В этому случае изменить содержимое счетчика 2 можно лишь с помощью изме-.40 нения сигналов П 14 и П 15. Если...

Регенератор цифровых сигналов

Загрузка...

Номер патента: 1259502

Опубликовано: 23.09.1986

Авторы: Клишин, Лелис, Морозов, Соболев

МПК: H04J 3/08

Метки: регенератор, сигналов, цифровых

...3 пороговыми блоками сигналы обьединеняются первым элементом ИЛИ 6 и образуют исходный двоичный сигнал, который поступает на приемник 5 синхросигнала, блок 7 разделения сигналов и через третий блок 18 задержки на блок 15 переключений. Приемник 5 синхросигнала определяет место информационных символов о со-. стоянии каналов и адреса каналов в поступающей двоичной последовательности, а блок 7 разделения разделяет их и передает с первого выхода информацию о состоянии канала на первые На первый и второй входы блока19 замены информации через первый 16и второй 17 блоки задержки поступаютсигналы о регенерируемых посылкахположительной и отрицательной полярности. Ь блоке 19 замены информациипроизводится замена информации в ли"нии прямого...

Устройство для преобразования цифровых сигналов в аналоговые

Загрузка...

Номер патента: 1259968

Опубликовано: 23.09.1986

Авторы: Вольф, Фритйоф

МПК: H03M 1/66

Метки: аналоговые, преобразования, сигналов, цифровых

...делителя 1 тока. Неинвертирующий вход операционного делителя 5 подключен через второй МОП-транзистор 8 к второму выводу первого МОП-транзистора 7 и.первому выводу третьего МОП-транзистора30 9, второй вывод которого соединен с первым выводом четвертого МОП-транзистора 10 в каждом каскаде и-каскадного делителя 1 тока, Второй вывод четвертого МОП-транзистора 10 соединен с первым ныводом четвертого МОП- транзистора 10 и вторым выводом третьего МОП-транзистора 9 более младшего каскада и-каскадного делителя 1 тока. Выходная шина источника 2 тока подключена к первому выводу четвертого МОП-транзистора 1 О старшего каскада и-каскадного делителятока. Нулевая шина источника 2 тока соединена с первым выводом дополнительного 11 транзистора,...

Способ поиска дефектов в цифровых блоках и устройство для его осуществления

Загрузка...

Номер патента: 1260884

Опубликовано: 30.09.1986

Автор: Кордюмов

МПК: G01R 31/317

Метки: блоках, дефектов, поиска, цифровых

...с первым входом второго элемента И 58, с соответствующим выходом 63 анализатора состояний двунаправленных шин и с вторым входом блокируемого ключа 57, соединенного выходом с вторым входом второго элемента И 58, с двунаправленным выводом анализатора 8 состояний двунаправленных шин и свходом анализатора 55 логических состояний, соединенного выходом высокоимпедансного состояния с информационным входом второго Э-триггера 56, выходом негодного логического сигнала с соответствующим выходом 61 анали" затора 8 состояний двунаправленных шин, выход второго элемента И 58 соединен с соответствующим выходом 62 анализатора 8 состояний двунаправленных шин.В задатчике 26 длины последовательности дешифратор 64 соединен информационными входами с...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1260961

Опубликовано: 30.09.1986

Авторы: Дайновский, Кавун, Фомич, Шмарук, Ярмолик

МПК: G06F 11/22

Метки: блоков, цифровых

...вход 16 кода логического уровня нуля устройства. Последовательно изменяя адре 25 са блоков 5-7 сверхоператизной памяти путем формирования одиночных импульсов генератором одиночных импульсов 32.1 во все ячейки памяти указанных блоков записывается логический ноль. Подобным образом обнуляется содержимое регистров блока 1 с использованием генераторов одиночных импульсов 32.7 и 32.8.Далее в блоки 5-7 ь-го разряда записывается исходная информация, Э 5 которая определяется режимом д-го разряда устройства, для чего в блок 15 записывается нулевой код, который обеспечивает передачу через мультиплексор информации, формируемой на 40 выходе блока 10 ввода, В процессе загрузки исходной информации на выходе триггера 38 блока 12 формируется...

Устройство для контроля электрических параметров цифровых узлов

Загрузка...

Номер патента: 1260974

Опубликовано: 30.09.1986

Авторы: Балыков, Безбородко, Минкин, Посупонько, Старец

МПК: G06F 11/26

Метки: параметров, узлов, цифровых, электрических

...и вторым входами третьего элемента ИЛИ, выходы второго, третьего и четвертого триггеров являются соответствующими четвертыми выходами контроллераЗО адреса, инверсный въход третьего элемента ИЛИ и выход шестого триггера являются соответствующими третьими выходаии контроллера адреса, выходы четвертого двоичного счетчика являются пятыми выходами контроллера адреса, выход первого триггера соединен с запускающим входом первого генератора импульсов, соединенного выходом со счетным входои второго двоичного счетчика, выходы которого сое О динены с первыми входами соответствующих вторых элементов И, вторые входы которых соединены с соответствующими выходами регистра хранения, а выходы - с входами четвертого элемен-45 та ИЛИ, соединенного...

Устройство для передачи и приема цифровых сигналов

Загрузка...

Номер патента: 1261132

Опубликовано: 30.09.1986

Автор: Палащенко

МПК: H04L 27/10

Метки: передачи, приема, сигналов, цифровых

...по линии связи являются следующие значения: 1 1301 = 2 = 3 (1) где 1 - выход 3 кодера 13 в моментвремени ;1-2 - выход 2 кодера 13 в моментвремени 1-1;123 - выходкодера 13 в момент 5времени -2.В случае выполнения условия (1) . блоки 17 и 18 сравнения кодов формируют на выходах единичные уровни и на выходе элемента И 20 формируется ну левой логический уровень. При этом вход управления четырехразрядных регистров 14, 15 и 16 сдвига соответствует сдвигу информации вправо. При невыполнении условий (1) для кодов . 45 на выходе кодера 13 в моменты времени (-1) и (х), что соответствует несовпадению кодовых комбинаций первого блока 17 сравнения кодов, на его выходе формируется нулевой уровень, а 50 на выходе блока 18 сравнения формируется...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1262504

Опубликовано: 07.10.1986

Авторы: Руденко, Рябко, Садовский

МПК: G06F 11/22

Метки: блоков, цифровых

...блок 2 управления увеличивает на единицу содержимое счетчика 5 номера команд. Производится считывание из блоков 10 и 11 памяти очередной тестовой комбинации и проверка на отработку ее в контролируемом объекте. Если она отработалась верно, то опять изменяется содержимое счетчика 5 номера команд. Этот процесс будет продолжаться до выполнения последней команды данной подпрограммы. Затем произойдет переход на новую подпрограмму (увеличится на единицу содержимое счетчика 4 номера подпрограмм и обнулится счетчик 5 номера команд и повторится командный цикл проверок). При переборе таким образом всех подпрограмм произойдет переход к исполнению новой программы (увеличится на единицу содержимое счетчика 3 яомера программ и обнулятся счетчики 4 и 5...

Многоканальное устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1262508

Опубликовано: 07.10.1986

Авторы: Алумян, Папян

МПК: G06F 11/26

Метки: многоканальное, узлов, цифровых

...Тах КдК 1,х ( ( в (ГЛСых цсмсряемый уровень ньходного напряжения .Игичсского 01, з нвыходе порогового смста 5 устанавливается низкий уро,оц ць. Тдк кдк .)въх(1 и. Благодаря этому д ць:ходе формирователя 17 устандвлива 1 ся низкий уронець, который и устанавливает на выходе элемента И - НЕ 19 высокий уровень.1.сли ожидаемый выходной сигнал соотвегстнует логическому О, тогда на единичном ыходе первого разряда регистра 3 тестов заранее установленный низкий уровень цд иходе элемента И - НЕ 18 установил высокий уровень, благодаря чему на обоих входах и выходе элемента И 20 будет устанавливаться высокий уровень. В случае, если выходной сигнал первого контакта цс соответствует ожидаемому выюдцому сигналу, например, если ожидаемьй выходной сигнал...