Патенты с меткой «цифровых»
Устройство для коррекции фазы цифровых сигналов записи и считывания
Номер патента: 644408
Опубликовано: 25.01.1979
Автор: Андре
МПК: H04L 7/02
Метки: записи, коррекции, сигналов, считывания, фазы, цифровых
...одногобинарного элемента и, таким образом, выход из осйовного состояния. Сигнал Е стирация длительности одного тактового импульса, вызывающий выход из основного состояния, вводится через элемент НЕ - И 7.В блок уплотнения 3, кроме того, поступает сигнал разрешения опознаванияЛЛ, формируемый во время выработки сеткис помощью импульса сетки в промежутоквремени, предназначенный для бинарногоэлемента опознавания. В блоке уплотнения3 запоминается сигнал С и восстанавливается сигнал Г, когда в запоминающееустройство поступает сигцал А.Сдвиг фаз между тактовыми сигналамизаписи НРЗ и считывания НР 1., достаточендля осуществления грубого детектированияи тем более, точного детектирования. Сигнал ., поступающий из счетчика 4, представляет...
Генератор наборного кода для многоканальных цифровых систем связи
Номер патента: 645285
Опубликовано: 30.01.1979
МПК: H04J 3/04
Метки: генератор, кода, многоканальных, наборного, связи, систем, цифровых
...выходами логических645285 Подписное Изд.125 Тираж 779 ЕПО Заказ 2705/11 Типография, пр. Сапунова, 2 элементов И - НЕ соответствующего коммутатора, а выходы логических элементов ИЛИ подключены к входам установки регистра сдвига.Структурная электрическая схема генератора приведена на чертеже.Описываемый генератор содержит генератор 1 тактовых импульсов, регистр 2 сдвига, дешифратор 3, коммутаторы 4, 5, выполненные на логических элементах 10 И - НЕ 6, 7 и ключах 8, 9, регистр-распределитель 10, логические элементы ИЛИ 11, 12 и выходной триггер 13. Выходной сигнал снимается с выхода 14.Принцип работы генератора заключается 15 в следующем.В каждом коммутаторе 4, 5 вначале осуществляется набор ключами 8, 9 требуемых комбинаций каждого канала,...
Имитатор ошибок в групповом тракте цифровых систем передачи
Номер патента: 646459
Опубликовано: 05.02.1979
Автор: Селезнева
МПК: H04L 23/00
Метки: групповом, имитатор, ошибок, передачи, систем, тракте, цифровых
...входу второго инвертора 23, при этом второй вход двух 4 г, входового элемента совпадения 20.1через введенный соответствующий ключ24, соединен с выходом соответствующего триггера 6, формирователя 1длительностей интервалов между ошибками,второй вход которого через введенный соответствующий ключ 25.соединен с соответствующим выходомкольцевого счетчика-распределителя19, вход которого подключен к второ му входу 10 имитатора, а выход эле мента ИЛИ 22 и выход второго инвертора 23 соединены с соответствующимивходами 26 сдвоенного переключателя17 на два положенияИмитатор ошибок работает следующим образом.При формировании потока ошибок, 6 содержащего импульсы, длительность) 1 О 20 25 3( 5) Ц Формула изобретения 45 гг )з) 60 которых равна одному...
Способ магнитной записи цифровых сигналов с компенсацией ошибок размещения информационных знаков
Номер патента: 647724
Опубликовано: 15.02.1979
Автор: Халецкий
МПК: G11B 5/00
Метки: записи, знаков, информационных, компенсацией, магнитной, ошибок, размещения, сигналов, цифровых
...и быстродействие 2,Целью изобретения является повышение информационной плотности и надежности записи.Это достигается тем, что информационные знаки начала и конца выделяютпутем изменения тока записи, среднее значение которого устанавливаютвыше оптимального, причем в началекодовой группы импульсов ток записиповышают относительно среднего уровня,а в конце кодовой группы - понижают,На фиг. 1 показано влияние поля записа на движение информационных знаков цля НМЗ типабсосй 777 (покрытие -РЯО толшиной о 8 мкм,магнитной восприимчивости х = 0,41,коэрцитивной силой Н 286 Э, полемстарта Н0,69) в центре покрытияСТНМЗ, т. е. на расстоянии 4 мкм от поверхности МГ при величине рабочего зазора МГ 23= 4 мкм.На фиг, 2 показано движение точкиприхода...
Устройство для пересчета и гистерезиса в цифровых вольтметрах
Номер патента: 648140
Опубликовано: 15.02.1979
МПК: G01R 19/00
Метки: вольтметрах, гистерезиса, пересчета, цифровых
...поступает на двоично-десятичный счетчик 2. Если измерение проводится при правильной полярности, то сигнал, который появляется на выходе двоично-десятич ного счетчика 2, через элемент 3 точного дополнения передается на выход 10, откуда его можно снимать и использовать для индикации.648140 Формула изобретения Составитель В Текред О. Луго Тираж 696 арственного к изобретений Ж, Рау тент, г. УжгоСтепая КорректорС. ППодписноеСССРтийд. 4/5Проектная, 4 Редактор Т ЯноваЗнказ 376/59 рушева ЦНИИГИ Госупо дела113035, Москв илиал П 11 П Па м итета и откр ская на род, ул. Если измерение проводится при противоположной полярности, то дополнение полученного числа до десяти выполняется следующим образом.Двоично-десятичный счетчик 2 сдвигается на пять, а...
Адаптивный измеритель дрейфа цифровых вольтметров
Номер патента: 649134
Опубликовано: 25.02.1979
Авторы: Кутыркин, Регеда, Темногрудов, Шлыков, Шляндин
МПК: H03K 13/02
Метки: адаптивный, вольтметров, дрейфа, измеритель, цифровых
...сигнала на первом выходе блока 4 происходит увеличение кодов, содержащихся в реверсивных счетчиках 5 и 6, на единицу. При появлении единичного импульсного сигнала на вго ром выходе блока 4 происходит уменьшение этих кодов на единицу. Изменение кода, содержащегося в реверсивном счетчике 5, вызывает изменение компенсирующего напряжения на выходе преобразова геля 7. Это напряжение попаегся для регистрации на самопишущий вольтметр 1 5 и через делитель напряжения 16 - на второй вход сумматора 2. В реверсивном счетчике 5 происходит непрерывное ингегф рирование резульгагов сравнения кодов блоком 4.Измеритель представляет собой, таким образом, релейно-импульсную следящую сйсгему, отслеживающую медленное изменение среднего значения...
Устройство синхронизации асинхронных цифровых последовательностей
Номер патента: 649148
Опубликовано: 25.02.1979
Авторы: Андрущенко, Бекеша, Глушков, Шебелист, Шевченко
МПК: H04L 7/02
Метки: асинхронных, последовательностей, синхронизации, цифровых
...который устанавливает высокий потенциал на его втором выходе, Устройство готово для работы в следующем цикле передачи.Если частота поступления информационных импульсов превышает частоту следования тактовых импульсов, то в течение цикла передачи наступает момент, когда перед очередным тактовым импульсом на вход устройства поступает не один, а два информацион 25 ных импульса. В этом случае к моменту прихада очередного тактового импульса реверсивный распределитель 9 имеет высокий потенциал на своем четвертом выходе, а последний принятый информационный импульс оказывается записанным в буферный регистр 10. Высокий потенциал четвертого выхода реверсивного распределителя 9 поступает на один из входов блока управления 8. Поэтому очередной...
Устройство для передачи и приема цифровых сигналов связи
Номер патента: 650528
Опубликовано: 28.02.1979
Авторы: Жан-Клод, Франсуа-Ксавье
МПК: H04L 3/02
Метки: передачи, приема, связи, сигналов, цифровых
...входу блока уплотнения, выходы которого через блок б переменной памяти подключены к управляющему входу коммутатора 3, а на приемной стороне - блок 7 переменной памяти, выход которого подключен к входам детектора 8 синхронизации и декодера 9, причем на вход считывания блока б переменной памяти на передающей стороне и на входы записи блока 7 переменной памяти на приемной стороне поданы тактовые сигналы передачи, а пилот-сигнал с выхода дифференциального кодера 1 подан на соответствующий вход кодера 2 слов переменной длины и генератора б синхронизации,5 10 15 20 25 Зо 35 40 45 соответствующему входу блока 13 буферной памяти, на управляющий вход которого подан тактовый сигнал передачи. Другой вы. ход детектора 12 разности фаз подключен и...
Устройство для автоматической поверки цифровых преобразователей
Номер патента: 651279
Опубликовано: 05.03.1979
Авторы: Вострокнутов, Жижин, Кашлаков, Корсунский
МПК: G01R 35/00
Метки: автоматической, поверки, преобразователей, цифровых
...в нуль. Код г 4 с, регистра 15, равный после первого запУска Ну цостУпает на вход блока 16 сравнения кодов,на другом входе которого присут-.гвуотКОД И с С ВЫХОда ЭТОГО бчОКа СИГНапс СООТВЕТСТВУ 2 ОЦ 22 й КОДам Я, . Я с Е; ОСс." У"тупает в блок 19 управления вычис,ителем, который вырабатывает едцннпцяйсигнал Симпульс), поступавший на счетный вход регистра 15, Код Яс, станетравным ХЕ +1, и, если после сравнения кодов снова будет 2, . 8цасчетный вход регистра поступает второйимпульс, далее процесс повторяется,Блок управления Вычислетелел 19 посылает импульсы ца счетцый вход регистра до тех пор, пока ца вьходе блока 16 сравнения кодов це появится сигнал Ис, = Ь, Одновреленцо те жеимпульсы поступают ца вход ссегсПка17, который определяет...
Устройство для контроля системы электропитания цифровых вычислительных машин
Номер патента: 651346
Опубликовано: 05.03.1979
Автор: Скалевой
МПК: G06F 11/04
Метки: вычислительных, машин, системы, цифровых, электропитания
...Устройство для контроля систем электропи-,тания цифровых вычислительных машин, содержащее согласования сигналов, источник стабилизированного напряжения, датчик состояния, узел26 индикации, исполнительное реле, выходы которого являются выходами устройства, и генераторимпульсов,о тличающееся тем,что, сцельюупрощения устройства, в него введен распреде.литель, элементы И-НЕ и узел нормализации;И причем выход узла согласования сигналов, соеди.пенного ым входом с 1-ым выходом узла нормализации, 1-ым входом распределителя и первым входом .го элемента И-НЕ (3 ф 1,Щ, подключен ко входу датчика состояния, выход кото.Зо рого соединен со входом генератора импульсовподключенного выходом к счетному входу рас.нределнтеля, вторыми входами элементов...
Устройство для контроля электронных узлов цифровых вычислительных машин
Номер патента: 651352
Опубликовано: 05.03.1979
Автор: Нестеренко
МПК: G06F 11/07
Метки: вычислительных, машин, узлов, цифровых, электронных
...трубкой и на останов счетчика 11ЗЗ времени, Полученный код счетчика времени (Тэ)по снгналам из блока 15 управления, выдантдым в блок 14 формирования эталонов, коммутаторсинхронизадор 24 и счетчик 11 времени через коммутаторсинхронизатор 24, поступает в блок4 О . 14 формирования эталонов, По сигналам, поступающим из блока 15 управления в фотосчитывающий блок 10, блок 14,формирования эталонов и коммутатор-синхро.низатор 24, осуществляется последовательноесчитывание строк, а также включается злюс ре.версивного счетчика 19 строк и производится отсчет строк, Коды левой и правой частей иэображения сигнайа построчно будут передаваться с приемного регистра 12 через коммутатор-синхро.низатор в блок формирования эталонов 14 до отсутствйя ситнала...
Устройство для пространственновременной коммутации асинхронных цифровых сигналов
Номер патента: 652727
Опубликовано: 15.03.1979
Авторы: Беличенко, Гординов, Чуркин, Яковлев
МПК: H04M 9/00
Метки: асинхронных, коммутации, пространственновременной, сигналов, цифровых
...При этом кодом "1"кодируется передний фронт сигнала, акодом "О" - задний фронт.Адресно-информационные слова записываются на входные регистры 1, Считывание этих слов из регистров 1 и зацись информации в блок 2 первичной памяти произвоцится поочередно с помощыатактовых импульсов Ф; (1 = 1, 2, .,в, где в - количество АИМ). За каждый такт т обслуживается один входнойрегистр 1,Блок 2 принимает слова и, используяадрес линий связи, записывает информацию в соответствующие ячейки. При этом. каждая линия связи имеет свою ячейкув блоках 2 и 3, Номера линий связи иячеек совпадают.Далее с помощью счетчика тактов5 информация циклически считываетсяиз ячеек блока 2 и выдается на входблока 3, При этом из блока 9 блокировки записи на вход блока 3...
Устройство для автоматического контроля цифровых объектов
Номер патента: 656063
Опубликовано: 05.04.1979
МПК: G06F 11/00
Метки: объектов, цифровых
...дискриДругой недостаток известного устройст- минатора 5 и эталонного блока 4, блок сравва состоит в том, что для многих типов нения 6, который служит для обнаружения объектов троичное моделирование по Эй- логического неравенства выходных сигнахельбергеру дает неверный результат. В ко- лов контролируемого и эталонного блоков, нечном счете это приводит к ложной фик- блок блокировки 7, запрещающий блоку срав сации неопределенного состояния на многих нения 6 учитывать при сравнении выходы, выходах объекта почти на любом тесте, что состояние которых является неопределенным по существу, исключает возможность про- счетчик тактов 8, фиксирующий номер теку- верки таких объектов на псевдослучайных щего такта проверки, блок управления 9,...
Многоканальное устройство тестового контроля цифровых узлов электронных вычислительных машин
Номер патента: 656065
Опубликовано: 05.04.1979
МПК: G06F 11/04
Метки: вычислительных, машин, многоканальное, тестового, узлов, цифровых, электронных
...в этом случае в триггере соответствующего разряда регист.ра теста 4, При этом для обеспечения пра 35 вильного сравнения с импульсным выходнымсигналом на третьи входы элементов И 10 подаются стробирующие импульсы, задержанные элементом задержки 18 относительно импульсов входных воздействий и сформированные формирователем стробирующих 40 импульсов 17, Длительность стробирующихимпульсов меньше длительности импульсов входных воздействий. Указанные отличия в предлагаемом устройстве позволяют повысить быстродействие и обеспечивают возможность контроля импульсных входных сигналов, имеющих длительность, меньшую чем длительность такта этого устройства. Проверяемый узел 1 имеет п контактов, каждый из которых может быть входным или...
Устройство для коммутации цифровых сигналов
Номер патента: 656227
Опубликовано: 05.04.1979
Авторы: Безяев, Леонов, Стеценко
МПК: H04Q 1/52
Метки: коммутации, сигналов, цифровых
...и считывание информации. Анализатор фаз 4 определяет временной интервал между моментом записи и считывания информации в каждом из накопительных блоков 1.При очередном установлении соединения считывание информации из накопительного блока 1 в канал по основному информационному выходу осуществляется тактовым генератором 5 со средней ячейки. При этом информация задерживается на Х тактовых интервалов, Если номинал частот генераторов источника информации и узла не совпадают, то фазовое расстояние между моментом записи и считывания информации будет либо увеличиваться, либо уменьшаться. Это означает, что через определенное время считывание информации будет осуществляться с одной из крайних ячеек накопительного блока.Анализатор фаз при...
Устройство для передачи и приема цифровых сигналов с положительным стаффингом
Номер патента: 657634
Опубликовано: 15.04.1979
Авторы: Колыхалов, Оганян, Смирнов, Тихонов
МПК: H04J 3/18
Метки: передачи, положительным, приема, сигналов, стаффингом, цифровых
...сигналов стаффинга, блок б генераторов, блок 7, предназначенный для объединения цифровых сигналов и сигналов стаффинга, на приемной стороне - блок 8 генераторов, приемник 4 49 сигналов стаффинга, элемент Запрет 10, блок разъединения 11 цифровых сигналов и сигналов стаффинга,блок памяти 12, введены на передаю-.щей стороне - элемент И 13, элементИЛИ 14, на приемной стороне - элементИ 15, инвертор 16, триггер 17.Устройство работает следующим образом,Запись информации в блоке памяти 1осуществляется с тактовой частотойобъединяемого цифрового потока, асчитывание - с частотой, превышающейчастоту записи и определяемой блоком6 генераторов. Как только разность фазмежду сигналами записи и считываниядостигнет порогового значения фазового...
Регенератор цифровых сигналов с автоматической регулировкой усиления
Номер патента: 657651
Опубликовано: 15.04.1979
Авторы: Гуревич, Дурец, Тимофеев
МПК: H04L 25/06
Метки: автоматической, регенератор, регулировкой, сигналов, усиления, цифровых
...дифференцтель 6, инвертор 7, форсинхронизирукщих импульры 4, 5 состоят из входИ 9, интегратора 10 и финих частот,Предложенное устроедующим образом,657651 Формула изобретения Подписн НИИПИ Заказ 1826/60 Тираж 77 илиал ППП Патент, г огород роек На основании анализа частости появленияединицфинулейв регенерированном сигнале изменяется уровень входного сигнала так, чтобы поддерживалась вероятность ошибки на определенном уровне.для этого выходные сигналы входных 5 элементов И 9 накапливаются в интегоаторе 10 и через фильтры 11 поступают на противофазные входы дифференциаль- ного усилителя 6. При равновероятном появлении единицф и .нулей на 10 выходе регенератора сигнал на выходе дифференциального усилителя 6 отсутствует. Если же разность...
Устройство для сжатия цифровых телевизионных сигналов
Номер патента: 657652
Опубликовано: 15.04.1979
Авторы: Игнатьев, Смирнов, Сорин
МПК: H04N 7/18
Метки: сжатия, сигналов, телевизионных, цифровых
...аналогоцифровой преобразователь 1, блок поразрядного сравнения 2, блок 3 набора передаваемого символа, блок кодиро-,вания 4, блок управления памятью 5, 10блок памяти 6, блок 7 установки опорного .уровня, блок 8 формирования кодасинхронизации, блок сравнения 9, блоккоммутации 10.Устройство работает следующим об-: 15разом,При передаче телевизионного сигнал.ла с целью устранения размножения ошибок, возникающего при приеме из-эаналичия сбоев в канале связи, в цифровой канал связи при изменении символа в старшем или следующим за ним разряде, или в обоих одновременно, передается истинное значение этих разрядов кода.Изменение символа определяется спомощью блока поразрядного сравнения2. на который подаются О разрядовисходного кода с...
Устройство для сжатия цифровых телевизионных сигналов
Номер патента: 657653
Опубликовано: 15.04.1979
Авторы: Игнатьев, Смирнов, Сорин
МПК: H04L 25/49
Метки: сжатия, сигналов, телевизионных, цифровых
...управления памятью 5,блок памяти б, блок 7 установки опорного уровня, блок 8 формирования кода синхронизации, блок 9 интерваловвремени, блок коммутации 10.Устройство работает следующим образ ом.При передаче телевизионного сигнала с целью устранения размноженияошибок, возникающего при приеме изза наличия сбоев в канале связи, нцифровой канал связи периодическивводится информация об истинном состоянии четырех старших разрядов кода,а в остальное время передается информация о номере разрядов кода, в которых произошло изменение символа,Изменение символа определяется с помощью блока поразрядного сравнения 2, 30на который подаются И раэрядон исходного кода с выхода аналого-цифровогопреобразователя 1 и и разрядов кода,записанного в блоке...
Устройство для коммутации цифровых сигналов
Номер патента: 658789
Опубликовано: 25.04.1979
Авторы: Абушенко, Иванов, Мягков, Парменов, Щербаков
МПК: H04Q 3/52
Метки: коммутации, сигналов, цифровых
...блоков 9, второй элемент ИЛИ 10,третий регистр 11, второй адресный распределитель 12, введенц и - демультиплексоров 3, и - входных блоков накопления 4.и - выходных блоков накопления 15, ивдополнительных регистров 16 п - мультиплексоров 17, входной"блок временной коммутации 18, выходной блок временной коммутации 19,43Устройство работает следующим образом,Во входном блоке временной коммутации 18 поступающая цифровая информацияобъединенных каналов. подается на демуль.типлексоры 13,Демультнилексорц 13 распределяют информацию на группы, Информационнаягруппа состоит из и разделенных во времени однотипных каналов. Каждая группа записывается в соответствующий регистр вход иного блока накопления 14. После записи Ринформационных групп...
Устройство для контроля цифровых блоков
Номер патента: 660052
Опубликовано: 30.04.1979
МПК: G06F 11/00
Метки: блоков, цифровых
...и другие управляющие сигналы.Для контроля периферийного устройствав основном используются команды Управление, Записать и Считать, Этикоманды исполняются в нескольких режимах, Все редко меняющиеся коды служебных байтов, например коды адреса внешнего устройства команд, начальных и конечных адресов ячеек оперативной памяти,контрольной суммы формируются блокомуправления 2. По команде Управлениепередаются начальные и конечные адресаячеек оперативной памяти периферийногоустройства, По команде Записать послепередачи двух служебных байтов (адресаи команды) во внешнее устройство передаются информационные байты, По команде Считать после персдачп двух служебпых байтов (адрсса и команды) в блок сопряжения поступают информационные байты от...
Система для контроля электрических параметров цифровых узлов
Номер патента: 660061
Опубликовано: 30.04.1979
Авторы: Березиков, Кличковский
МПК: G06F 11/277
Метки: параметров, узлов, цифровых, электрических
...включающие регистр 8 уставок, группу элементов И 9, цифроаналоговый преобразователь (ЦАП) 10, узел формирования эквивалецтов нагрузки 11, компаратор 12, коммутатор 13, контролируемый объект 14.Устройство работает следующим образом.Управляющая вычислительная машина 2 через блок 1 сопря)кения вводит программу испытаний в блок 4 управления и зпачецця уставок по каждому испытуемому каналу в регистры 8 уставок соответствующих блоков 7 согласования, В регистры 8 вводятся код уровней напряжений, который необходимо подать на соответствующие 1(оцт)олирусмые узлы, код Величицы экВИ- вялсцтцых нагрузок, а также коды экспертных входных и выходных эталонных воздействий.Блок 4 управления настраивает соответствующим образом блоки 3 и 5 и выдает...
Устройство для измерения динамических характеристик аналого цифровых преобразователей
Номер патента: 660232
Опубликовано: 30.04.1979
Авторы: Белякова, Вальский, Островерхов, Павлов
МПК: H03K 13/00
Метки: аналого, динамических, преобразователей, характеристик, цифровых
...значение напряжения с помощью цифроаналогового преобразователя уровней 3, которое подаетсяна первый вход аналогового сумматора 7.4 з Случайное число с выхода датчика 4 поступает на вход цифрового, управляемогомультивибратора 8, который начинает генерировать импульсы с частотой, пропорциональной значению числа, поступившегоБо на его вход, Импульсы соответствующейчастоты через ключ 9 посгупают на входреверсивного счетчика 5, управляющегоЦАП скоростей 6, причем при поступлениикаждого импульса на вход реверсивного55 счнтчика 5 выходное напряжение ЦАП 6изменяется,на величину кварцита ЛУ, (ЛУ,выбирается значителыно меньше величинымладшего разряда поверяемого АЦП), которая,поступает на второй вход аналогово 6 о го сумматора 7.Таким...
Устройство для контроля и настройки цифровых ячеек
Номер патента: 661442
Опубликовано: 05.05.1979
Автор: Бирюков
МПК: G01R 31/3177
Метки: настройки, цифровых, ячеек
...содержит пороговые элементы 1 - 3, ждущий мультивибратор,4, элементы индикации 5 - 7. В качестве порогового элемента 3 использован статический триггер.Схема работает следующим образом.При подаче на вход устройства напряжения, превышающего порог срабатывания порогового элемента 2 (логическая 1), он включается и включает элемент индикации 5, Сигнал свыхода порогового элемента 2 поступает на вход 8 элемента 3 и устанавлиФормула изобретения Редактор Б. федотовЗаказ 2454/45 ЦН ИИ ПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35, Раушская наб., д, 4/5 филиал ППП Патент, г. Ужгород, ул, Проектнаявает элемент 3 в состояние 1. При подаче на вход устройства напряжения ниже порога срабатывания порогового...
Устройство для связи центральной и периферийных цифровых вычислительных машин
Номер патента: 661543
Опубликовано: 05.05.1979
Авторы: Капитонова, Митулинский, Никитенко, Овчаренко, Шишкалов, Шишонок
МПК: G06F 3/04
Метки: вычислительных, машин, периферийных, связи, центральной, цифровых
...передачи, в рассматриваемом случае - от центральной мацццц к абоненту. С выходов блока 6 в определенный момент времени этот цри гняк поступает661543 5 1 О 15 55 на входы блоков 7-9, в которых зафиксирована информация о готовности каналов абонентов к обмену. Если запрашиваемый абонент готов к приему, соответствующий блок 7-9 посылает в блок 6 сигнал готовности, а в блок преобразования форматов 4 и блок контроля 5 передается код признака направления обмена для установки в нужный режим логических цепей указанных блоков. С выходов дешифратора 2 на входы блоков преобразования форматов 4, контроля 5 и коммутатора 3 поступает информация о выборе определенного абонента, в соответствии со стандартом которого логические цепи блока...
Устройство для синхронизации контрольного и эталонного цифровых сигналов
Номер патента: 668081
Опубликовано: 15.06.1979
Автор: Курилов
МПК: H03K 5/153
Метки: контрольного, сигналов, синхронизации, цифровых, эталонного
...контрольного 25и эталонного цифровых сигналов содержит эле.мент НЕТ 1, блок вьщеления 2 тактовой частоты, счетчик 3 импульсов, дешифратор 4, элементы И 5 и 6, генератор 7 эталонных сигналов,элемент НЕ 8, ЯЗ-триггер 9, блок несовпадений 3010, счетчик 11 несовпадений, дополнительныйдешифратор 12, блок элементов ИЛИ 13 и переключатель 14.Предложенное устройство работает следующимобразом. 35Контрольный сигнал поступает на блок выделения 2 и в блок несовпадений, 10, где он срав.нивается с эталонным сигналом той же структуры, вырабатываемым генератором 7, Выявленные несовпадения подсчитываются счетчиком 11 40в течение щи тактов, пока состояние последнего (п+1)-го разряда счетчика 3 разрешает про.хождение несовпадений через элемент...
Система для передачи и приема цифровых данных
Номер патента: 678704
Опубликовано: 05.08.1979
Авторы: Маришичев, Рабинович, Фиров, Харьков
МПК: H04L 27/18
Метки: данных, передачи, приема, цифровых
...блоков. Част вания блоковопределяется ром 1, Одновременно импуль ратора 1 преобразуются сч гером 5 в сигнал типа м Длительность каждой посыл678 20 50 Тираж 775 Подписное ИИ ПИ каз атент, г.ужгород, ул,Проектная лиал П ра такова что каждая посылка перекрывает частично два следующих друг за другом кодовых блока. После сложения в сумматоре 3 кодовые блоки поочередно переводятся в один из двух взаимноинверсных классов исходного блочного кода. Затем сигнал, пред ставляющий собой последовательность видеоимпульсов, преобразуется фазовым модулятором 4 в фазоманипулированный сигнал, поступающий через линию связи в тракт приема. 0На приеме с помощью демодулятора б сигнал преобразуется в видео" импульсы, которые через сумматор 7 подаются в...
Устройство для синхронного уплотнения асинхронных цифровых сигналов
Номер патента: 678728
Опубликовано: 05.08.1979
Автор: Чуркин
МПК: H04Q 11/04
Метки: асинхронных, сигналов, синхронного, уплотнения, цифровых
...в процессеее уплотнения и коммутации и опреде - 35лять момент выдачи этой информациив исходящие линии связи, При этомобщая задержка информации в устройствах уплотнения и коммутации цифровой системы всегда будет равна циклу 4 Оработы счетчика Б времени, то естьпостоянной задержке, не влияющей накраевые искажения сигналов. В своюочередь такт работы счетчика Б времени должен быть равен периоду обслу 45живания и линий связи каждым блоком 1. Каждая входящая линия связи имеет свою ячейку памяти в блоках памяти 2. Адреса линий связи и ячеек совпадают,Далее информации и код времени50 циклически считываются иэ блоков памяти 2 и записываются на промежуточ - ные регистры 3.С пбмощью счетчика б и первого дешифратора 7 производится синхрон ное...
Генератор цифровых и аналоговых испытательных сигналов
Номер патента: 680199
Опубликовано: 15.08.1979
Авторы: Кривошеев, Рабинович, Шлайн
МПК: H04N 7/02
Метки: аналоговых, генератор, испытательных, сигналов, цифровых
...входами коммутатора, .На чертеже приведена структурная электричес.кая схема предложенного генератора. 40Генератор цифровых и аналоговых испытатель.ных сигналов содержит блок 1 управления, коммутатор 2, первый блок 3 оперативной памяти,второй блок 4 оперативной памяти, блок 5 постоянной памяти, два блока 6 и 7 программируе 45мой памяти, блок 8 согласования, вычислитель.ный блок 9, элемент И 10, блок 11 контроляиспытательных сигналов, цифроаналоговый преобразователь 12, преобразователь 13 параллельного кода в последовательный, фильтр 14 низкой частоты, индикатор 15, соответственно первый и второй выходы 16 и 17,Генератор работает следующим образом.Блок 1 управления задает цикл работы всегогенератора, а также при необходимости...
Измеритель дрейфа цифровых вольтметров
Номер патента: 683014
Опубликовано: 30.08.1979
Авторы: Кутыркин, Регеда, Темногрудов, Шлыков, Шляндин
МПК: H03K 13/02
Метки: вольтметров, дрейфа, измеритель, цифровых
...1 цего элемента 2 подключен к входу контролируемого АЦП 3, вход внешнего запуска которого подсоединен к выходу г нгратора 14 импульсоз, ,выход контролирсмого АЦП - к первом входу элемента 4 сравнения кодов, на второй вход которого поступает опорный код с выхода счетчика 17.20 Выходы элемента сравнения кодов подключены к входам преооразователя 5 и 6 числа импульсов в напряжение, выходы которых соединены соответственно с входами пороговых элементов 7 и 8. Выходы элементов 7 и 8 подключены к суммирующему и вычитающему входам реверсивного счетчика 9, выход которого соединен с входом преобразователя 10 код - напряжение. Сигнал с выхода преобразователя 10 код - напряжение поступает на вход делителя 13 и на,запоминающий вход аналогового...