Патенты с меткой «цифровых»
Устройство для программирования цифровых интегрирующих структур
Номер патента: 526892
Опубликовано: 30.08.1976
Авторы: Дровянников, Каляев, Лукиенко, Макаревич
МПК: G06F 9/00
Метки: интегрирующих, программирования, структур, цифровых
...устройства и прелназцачет 1 лля управле 1 ия работой этих блоков.лрпфметпейкии Олок, сВязацныи лВухстсроцними связями с запоминающим слоком, с блоком управления с односторонней связью, с блоком вывола, служит Лля предварцтель. ного преобразования текста исходной залачи, расчета началыых значений перемеццып вычисления масштаба лля ЦИС с фцсцровагиой запятой.В процессе преобразования осуществляется синтаксический,контроль и сегментация тсжста входной программы, цлентифцкацця переменных, переколировка текста программы в промежуточный вцутрецний кол и преобразсзацце переколироваццого текста в бесскобочцую форму записи.Блоки 5 - 9, соединенные лвухстороишмц связями с запоминающим блоком 2, блоком управления 3 и односторонними...
Устройство для контроля цифровых больших интегральных схем
Номер патента: 530287
Опубликовано: 30.09.1976
Авторы: Маслов, Пушкин, Самсонов
МПК: G01R 31/303
Метки: больших, интегральных, схем, цифровых
...фиксации совпадений подключен ко вторым входам электронных ключей.На чертеже приведена структурная электрическая схема устройства,Устройство для контроля цифровых БИС содержит генератор 1 тестовых сигналов, сое530287 Составитель А. Рассмотров Техред М. Семенов Редактор Е. Дайч Корректор О. Тюрина Заказ 2177/9 Изд.1685 Тираж 1029 Подписное типография, пр. Сапунова, 2 диненный со входами эталонной и испытуемой БИС 2, 3, выходы которых подключены ко входам цифрового компаратора 4; регистратор 5 брака, соединенный с одним из входов генератора 1; генератор 6 импульсов, выход которого соединен с входом БИС 3 непосредственно, а с входом БИС 2 в чер электронный ключ 7; электронный ключ 8, соединяющий основной выход компаратора 4 с регистратором...
Устройство для сравнения цифровых величин
Номер патента: 530330
Опубликовано: 30.09.1976
Автор: Колобов
МПК: G06F 7/02
Метки: величин, сравнения, цифровых
...сравнераптпруется пэявле;.пем сигнала напз выходов ("Больше", "Меньше", "Ра отсутствие выхэднэго сигнала вэопоявление еэ эднэвременнэ на несквыходах сигнализирует либо о,;реэбразэвателя ,.энтрэлируемлибэ э неисправности переклюшегэ уст анку,кто Цэдпснэеи о;крытий На чертеже предс.авле/а схема редлагаемого устрос./ва.Устройство содер/кпт коммутируюшие узлы 1-10, задалш/э значение уставки, гостэяшис з е/вых ко етцьх г//упп 1 -"1 0л// и ьтэрых контактных групп 1 - 10, выходные информационные шипы 11-13 соответственно сигагэв "Больше", "Равно", "Меньше", вход/ые информационные шипы 14-23, задающие значение контрэл.;руемой величины, /ОВклочецьй кэутруэдий узел определяет значение уставкп, 3 чеце контролируемой величины определяется...
Устройство для передачи цифровых телевизионных сигналов
Номер патента: 535755
Опубликовано: 15.11.1976
Авторы: Буркадзе, Гудушаури, Харатишвили, Хунцария
МПК: H04N 7/18
Метки: передачи, сигналов, телевизионных, цифровых
...2, а выходы - с вторыми входами приемного регистра 3, блока 4 сравнения, 25 блока 5 управления и выходного регистра 6,при этом третий вход выходного регистра 6 соединен с вторым выходом приемного регистра 3, а третий вход приемного регистра 3 - с вторым выходом блока 5 управления, блок 30 9 коррекции выходного сигнала, первый вход535755 Формула изобретения Составитель О, ТихоновТехред Е, Петрова Редактор Т. Янова Корректор Т. Добровольская Заказ 2373/15 Изд. Мо 1766 Тираж 864 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раугпская наб., д, 4/5Типография, по. Сапунова, 2 которого соединен с вторым выходом выходного регистра 6, второй вход - с одним из выходов...
Устройство для передачи цифровых сигналов
Номер патента: 543192
Опубликовано: 15.01.1977
Авторы: Горшков, Игнатьев, Смирнов, Сорин
МПК: H04L 25/49
Метки: передачи, сигналов, цифровых
...образом.Для определения различий между разрядами регистра аналого-цифрового преобразователя 1 и регистра памяти используется блок 4 поразрядного сравнения. Результаты сравнения в виде уровня О при отсутствии изменения в данном разряде или 1 при наличии изменения подаются на блок 5 выбора передаваемого символа, который представляет собой набор схем запрета. На каждую из схем запрета поступает символ данного разряда кода с выхода блока 4 поразрядного сравнения и запрещающие сигналы, представляющие символы разрядов кода старше данного, Такое построение блока 5 выбора позволяет передавать информацию об изменении символа только лишь в старшем из изменившихся разрядов кода,Появившийся на одном из выходов блока 5 выбора уровень 1...
Устройство для контроля цифровых объектов
Номер патента: 546888
Опубликовано: 15.02.1977
МПК: G01R 31/303, G06F 11/26
Метки: объектов, цифровых
...Работа устройства в процессе контроляобъектов определяется программой, хранимой в блоке 8, в качестве которого может использоваться устройство ввода с перфоленты, накопитель на магнитной ленте, постоянное 15 или оперативное запоминающее устройство ит, п, Система команд, реализуемая устройством, обеспечивает возможность программирования следующих Операций: задания параметров последовательности синхронизации контролируемого и эталонного объектов (длительность и число импульсов в цикле синхронизации, величина пх относительных сдвигов и т. и.); задания псевдослучайного теста путем установки требуемого начального со стояния датчика псевдослучайных последовательностей, входящего в состав генератора тестов 1, задания длины...
Генератор цифровых сигналов
Номер патента: 547030
Опубликовано: 15.02.1977
Автор: Кислицкий
МПК: H03K 3/64
Метки: генератор, сигналов, цифровых
...сигнала от генератора 5 модулирующих сигналов к .одулятору 3 и зависит от того, какую функциональную зависимость требуется получить в цифровой форме, Так, например, для представления в цифровой форме гармонического колебания модулирующий сигнал, поступающий от генератора 5 модулирующих с гналов к модулятору 3 в генераторе 1 импульсов, должен быть гармоническим,С модулятора 3 генератора 1 импульсов сигнал поступает на второе формирующее устройство б генератора 1 импульсов, на выходе которого в моменты времени, соответствующие нулевым значениям текущей фазы модулированного колебания, получается последовательность модулированных по временному положеншо импульсов, поступающая на счетный вход реверсивного счетчика 7. Согласование...
Устройство для регенерации цифровых сигналов
Номер патента: 547041
Опубликовано: 15.02.1977
МПК: H04B 7/17
Метки: регенерации, сигналов, цифровых
...б и т. д., а выход схемы регистрации 9 п-го дополнительного регенератора 6 подключен к вспомогательной схеме 11 регистрации, а ее второй вход соединен с блоком 12 синхронизации.Устройство работает следующим образом.Искаженный цифровой сигнал поступает на вход основного регенератора 1 и далее на дополнительные регенераторы б. При флуктуации скорости передачи во входном сигнале восстановленный сигнал на выходе схемы 3 регистрации имеет характерные качания групп кодовых импульсов, так как тактовые импульсы, поступающие на управляющий вход этой схемы, формируются из входного сигнала блоком 4, имеющим широкую полосу захвата, что необходимо для безошибочной регистрации флуктуирующего сигнала, Опорный сигнал для блока 4 поступает от...
Устройство для совместной работы цифровых и аналоговых машин
Номер патента: 548871
Опубликовано: 28.02.1977
МПК: G06J 3/00
Метки: аналоговых, машин, работы, совместной, цифровых
...равные интервалы по аргументу приращения всех нелинейных зависимостей, количество которых соответствует разрядности блока 2. В соответствии с адресами, формируемыми в регистре 1, осуществляется считывание информации, в виде приращений функций, из блока 2, которая поступает на коммутатор 6. Связь регистра 1 с коммутатором 6 предназначена для определения направления приращения по аргументу, для чего в коммутаторе анализируется предыдущее и текущее состояния двух младших разрядов регистра 1, и если их состояние изменилось в сторону у меньшения, происходит инвертирование информации, считываемой из блока 2 по данному каналу. Коды из регистра 1 поступают также на цифро-аналоговый преобразователь 3, на выходе которого при этом формируется...
Пробник для проверки цепей цифровых устройств
Номер патента: 551575
Опубликовано: 25.03.1977
Авторы: Луценко, Морщенок, Тюнин, Фураева
МПК: G01R 31/317
Метки: пробник, проверки, устройств, цепей, цифровых
..."0", на зажиме 5 - логическая "4 ". При отсутствии на входах синхронизатора 7 синхроимпульсов на его выходе - уровень "0". Поэтому при наличии на входном зажиме 1 логической или логического "0" на выходе одного из блоков стробирования, например блока 8, формируется уровень "4", который переключает один из элементов 18, и на его выходе устанавливается уровень "4 ", который, поступая на соответствующий вход блока 20, заставляет светиться лампу индикации соответственно проверяемому уровню.При контроле импульсных сигналов исходное состояние пробника следующее: на зажимах 4 и 5 - уровни " ", на единичном выходе кб -триггера 14 - уровень "1 на выходе элемента 15 - уровень "0", цепь обратной связи элементов 18 и 19 заблоки рована. При...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 555404
Опубликовано: 25.04.1977
Авторы: Будько, Дворников, Лосев
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...сцгалов с первого блока задержки. Второй блок задержки осуществняе 1. задержку разнос(ного сигнала с выхода арифметического блока ца время, равное времени эд- Г(ержки в нервом блоке задержки, и )длержку чисел вдвэе больших, чем в первом блоке задержки. Йыя(ць(е сигналы и устройсвс выд(отся таким образом, что суммарный сигцдн от арифметического блока и разностный сигнал от второго блока задержки чередуются с временным интервалом, равным времени задержки н блоках задержки. На каждом последующем этапе преобразования канал единичного преобразования содержит блоки эа. держки на время вдвое боныпее, чем ца предыдущем этапе, и длЯ храпения чисел вдвое боныиих, чем на предыду 1 цем этапе. Число этапов преобра. зования зависит от...
Система дублированных цифровых вычислительных машин (цвм)
Номер патента: 557367
Опубликовано: 05.05.1977
Авторы: Виданова, Воробьев, Еремеева, Хельвас
МПК: G06F 11/20, G06F 15/16
Метки: вычислительных, дублированных, машин, цвм, цифровых
...тем, что входы блока 7 об н,обме а В исхо ом состояднсистема содержит регистр начального адре нии триггеры 9 и 10 установлены в нулевое положение и разрешено прохождение инна, первы и второй й элементы И элемент3формации с информационных выходов 15,элементы И 11, 12ИЛИ, причем выход регистра начального 16 ЦВМ 1, 2 через элементыадреса соединен с третьими входамии входами перво- и элемент ИЛИ 13 и на выход 19 систего и второго локов прерб ывания программ 6 О мы, к которому подключаются приемникиЭинформации системы ( на чертеже не показаны) и регистр 8 начального адреса. Первой командой каждого учасгка программы производится запись ее адреса в регистр 8 начального адреса. ЬТаким образом, в регистре 8 начального адреса постоянно в течение...
Устройство для управления системой контроля цифровых схем
Номер патента: 560226
Опубликовано: 30.05.1977
МПК: G06F 11/22
Метки: системой, схем, цифровых
...устпойству правления в любой текупцгй момент впеменп ос, ществляется от 1 сакого-либо одного нз вкодящпк в со- СтаВ СИСТЕМЫ КОНтсОЛЯ СтпОйетВ Зата 1 сПЯ ПРО. грамм. заранее выбранно. О н вве-ссн 11 О"О в режим вь 1 дачи пплгламм. В этом режт 1 мс .тля запс 1 са кахкдой пчеле.",плй Опла 1 пн выбопкп КОМаНДЫ Н ПЕРЕДаЧН ЕС В КСтлойетнп к.П аВЛС- ния не тпебуется указания адпсса устпойстга задания программ и кода опелапп 1 ь а тост.;- ТОЧНО ЛИШЬ С 11 НКРОНИЗПРУ 1 ОПЦ 1 К СПГНаЛОВ. в 1.1- даваемык 1 стройствлм кплавченпя пл ппавляющим шинам 5, для запс 1 са флрмппл зтсля 32 соответствлоп 1 его блока 22.Начал 1,нь 1 й пск программ осуществлястся с п.льта кстройства сплав;тсгц 1 я (пе плказан 1.При этом с помо 1 пью наборного пегпстла 20...
Устройство для обнаружения неисправностей цифровых систем
Номер патента: 561965
Опубликовано: 15.06.1977
МПК: G06F 11/00
Метки: неисправностей, обнаружения, систем, цифровых
...входных двоичных сигналов.При исправности проверяемой системы 2 каждой последовательности входных двоичцых сигналов соответствует последовательность определенных выходных двоичных сигналов, вырабатываемых определенной схемой проверяемой системы 2. При каждой посылке5 последовательности входных двоичных сигналов опрашивается состояние только одной выходной шины и производится сравнение последовательности выходных двоичных сигналов с эталонной последовательностью.Каждой эталонной последовательности соответствует определенная схема в проверяемой системе 2 и определенное значение счетчика команд 5. Тем самым устанавливается местонахождение неисправности в проверяемой системе.Информация из проверяемой системы 2 через выходной...
Устройство контроля и диагностики цифровых схем
Номер патента: 562783
Опубликовано: 25.06.1977
Авторы: Коробцов, Павленко, Цукров
МПК: G01R 31/28, G01R 31/317
Метки: диагностики, схем, цифровых
...связь с блоком 3 счетчиков, запоминающим блоком 4, элементом совпадения 5, индикаторам 6.В работе предлагаемого устройства можно выделить два этапа: обучение и контроль - диагностика.Этап обучения заключается в том, чтобы лля испытуемой заведомо исправной схемы получить и зафиксировать число срабатываний по каждому выходу каждого сравнивающего элемента из многосвязной сети 1 про подаче на вход испытуемой схемы испытательчой последовательности. Срабатывание каждого выхода фиксируется соответствующим счетчиком блока 3 счетчиков. Прохождением :игнала,на вход каждого счетчика управляет ключ из блока 2 ключей путем подачи на его управляющий вход запрещающего потенциала " третьего разряда соответствующего счетчика. Основное назначение блока...
Устройство для компенсации колебаний фазы принимаемых сигналов относительно местного тоактового генератора в цифровых системах связи
Номер патента: 565401
Опубликовано: 15.07.1977
МПК: H04L 7/04
Метки: генератора, колебаний, компенсации, местного, относительно, принимаемых, связи, сигналов, системах, тоактового, фазы, цифровых
...импульсов считывания.Изменение времени прохождения принимаемых сигналов в олок 5 буферной памяти осуществляется при фиксируемом дополнительном элементе И 13 совпадении импульсов управления записью с сигналом первой временной зоны, получаемым с выхода первого дополнительного формирователя 9 вспомогательных последовательностей импульсов, при условии, что триггер 17 в момент совпадения определяет выбор первой последовательности импульсов считывания, Кроме того, изменение времени прохождения производится при фиксируемом с помощью второго дополнительного элемента И 16 совпадении импульсов управления записью с сигналом четвертой вреслекной зоны, получае.лым с выхода второго дополнительного формирователя 12, вспомогательных...
Устройство для синхронизации фазы двух цифровых последовательностей
Номер патента: 567214
Опубликовано: 30.07.1977
МПК: H04L 7/02
Метки: двух, последовательностей, синхронизации, фазы, цифровых
...37, и 36, 38 блоков задержки 5, 6.Первые входы элементов И 8, 9, 10, 11 и входы первых элементов задержки 31, 32 блоков задержки 5, 6 подключены к соответствующим,шинам 42 и 43 входных последовательностей, Незадержанные последовательности по 5 10 15 20 25 30 35 40 45 50 55 60 65 6ступают соответственно через элементы И 10 илп 11 и элемент ИЛИ 12, а также элементы И 8 или 9 и элемент ИЛИ 13 узлов обработки входной последовательности на соответствующие выходные шины 39 и 40 последовательностей, а задержанные последовательности поступают на входы элементов ИЛИ 12 и 13 и далее на соответствующие шины 39 и 40 с вы.ходов элементов групп элементов И 35, 36, 37, 38 блоков задержки 5, 6 первые входы которых подключены к выходам соответствующих...
Устройство для передачи цифровых многоканальных сообщений
Номер патента: 570207
Опубликовано: 25.08.1977
МПК: H04J 6/00
Метки: многоканальных, передачи, сообщений, цифровых
...двоичцогэ кода, Разрядыкодовых комбинаций по соответствующимшинам подаются на входы анализатора йканадов и блока памяти 10. С его выходаснимается кодовая комбинация в параллель.цом коде, отображающая значение сигнала данного канада в точке отсчета, предшествующей рассматриваемой и отстоящей ца время,равевное периоду опроса. Входная и выходнаякодовые комбинации сравниваются в анализаторе 9 . каналов, Если абсолютная величина разности их значений меньше заданнойвеличины,то на выходе анализатора 9 каналовсигнал отсутствует,при этом блоки элементов И 5 и 6 будут закрыты пэ управляю 0 щим входам, Вследствие этого разряды информационной кодовой комбинации на входыпреобразэветеля параллельного кода в последовательный 11 не поступают....
Устройство для проверки и измерения параметров цифровых полупроводниковых элементов
Номер патента: 570884
Опубликовано: 30.08.1977
Авторы: Ворожеев, Маслов, Панов
МПК: G01R 31/28, G05B 23/02
Метки: параметров, полупроводниковых, проверки, цифровых, элементов
...схемы И 31 и 32, счетчик 33 импульсов, схему ИЛИ 34, дешифратор 35.В данном случае рассматривается вариант ыполнения устройства, в котором результат измерения представлен трехзначным числом (с плавающей запятой). При этом в блоке 9 цифровото измерения интервалов времени и в блоке 10 выработки напряжения для автоматического сдвига синхроимпульсов использу 5 1 О 15 20 25 зо 35 40 45 50 55 бО 65 ются трехдекадные десятичные счетчики с отношением дискретности считывания старшей декады к младшей, равным десяти, а счетчик 33, входящий в состав блока управления дискретностью считывания, имеет три состояния,Особенности работы, которые вызваны введением в основное устройство блока 29 управления дискретностью считывания, заключаются в...
Генератор развертки для цифровых приборов переменного тока
Номер патента: 572709
Опубликовано: 15.09.1977
МПК: G01R 13/02
Метки: генератор, переменного, приборов, развертки, цифровых
...напряжения и выход фазосдвигающего устройства 2 через ключи 4 и 5 подсоединены ко входам соответственно первого и второго сумматоров 3 и 7. Выход второго сумматора 7 через интегратор 9 и усилитель 10 соединен со вторым входоч первого сумматора 3, выход которого через интегратор 8 соединен со вторым входом второго сумматора 7, при, ег,е й 1 г 572709 поступает на вход интегратора 8, на выходекоторого напряжение равно, = , = 1 ,Ж = К (1 - 1,) 81 п а 1 5 от. с. напряжение на выходе интегратора имеет вид У = К 81 пачерез ключ 4 поступает на сумматор 3, а так же через ключ 5 и осуществляющее 90 сдвиг фазосдвигающее устройство 2, на выходе которого напряжение имеет видУо = -- сов а 1К03 15 это напряжение источника опорного...
Устройство для совместной работы цифровых и аналоговых вычислительных машин
Номер патента: 578646
Опубликовано: 30.10.1977
МПК: G06J 3/00
Метки: аналоговых, вычислительных, машин, работы, совместной, цифровых
...3 соединен с первыми входами группы схем сравнения 9, вторые входы которых подключены к вторым входам устройства, а выходы - к входам блока 5 памяти выбора нелинейностей,Устройство работает следующим образом.Репистр 2 адреса выполнен в виде кольцевого счетчика, который в соответствии с тактовыми импульсами, поступающими на первый вход устройства последовательно формирует адреса всех ячеек блока 1. В блоке 1 записаны через равные интервалы по аргументу приращения всех целицейцык зависимостей, количество которых соответствует разрядности блока 1. В соответствии с адресами, формируемыми в регистре адреса, осуществляется считывание информации (в виде приращений функций), цз блока 1, которая поступает ца вторые входы коммутатора 4....
Устройство для синхронизации радиорелейных цифровых линий связи
Номер патента: 579701
Опубликовано: 05.11.1977
Автор: Черняченко
МПК: H04L 7/04
Метки: линий, радиорелейных, связи, синхронизации, цифровых
...7 через ключ 12 подключен к дополнительным входам анализатора синхросигнала 2, решающего блока 3, счетчика 4 времени и генератора 5 импульсной последомтельности.Работает устройство следующим образом.Сигнал с селек,гора синхрогруппы 1 черезусилитель-расширитель 8 поступает на анализатор числа вызовов 9, Когда амплитудаколебаний анализатора превышает определенный уровень, срабатывает пороговый блок11, управляющий ключом 12, с помощью которого источник питания 7 подключается костальной части устройства синхронизации,Вхождение в синхронизм происходит также, как и в известном устройстве для синахронизации радиорелейных цифровых линийсвязи, но со следующим отличием. Напряжение с колебательного контура поступает...
Вычислительное устройство для коррекции информации в цифровых системах
Номер патента: 580565
Опубликовано: 15.11.1977
Авторы: Безруков, Зубоченко, Мухин, Потехин, Степанов, Чуркин
МПК: G06J 1/00
Метки: вычислительное, информации, коррекции, системах, цифровых
...выходу устройства.На чертеже показана блок-схема предложенного устройства.Оно содержит квадраторы 11 и 1 е, фильтры 2, и 2 е низких частот, приемник 3 информации, линейный детектор 4, инвертор 5, блок б вычитания, блок 7 вычисления вероятностей, блок 8 сброса, сумматор 9, аналого-цифровой преобразователь 10, пороговый элемент 11, выходной регистр 12 и шину 13 сигнала отбраковки.На вхтсигнал,тоте. Ссигнал ь+г. На выходе детектора 4 имеется сигнал отрицательного модуля аналогового сигнала, поступающий на вход блока 7. С выхода инвсртора 5 на вход блока 7 поступает сигнал генерального среднего а, а с выхода блока 6 - сигнал среднеквадратического отклонения о. В блоке 7 производится измерение вероятностей правильного приема на один...
Устройство цикловой синхронизации цифровых сигналов
Номер патента: 580653
Опубликовано: 15.11.1977
Авторы: Захаренков, Колыхалов, Оганян, Тихонов
МПК: H04L 7/08
Метки: сигналов, синхронизации, цикловой, цифровых
...дополнительный элемент И 6, с етчик 7, дешифратор 8 и блок 9 задержки, при этом к входам триггера 5 подключены соответственно второй выход анали затора 2 и выход элемента И 4, а выход блока 9 задержки соединен с входом опознавателя 1 и является выходом устройства, причем информационный вход дешифратора 8 является входом устройства. Дешифратор 8 состоит 30 из элементов И 10.580653 Изд. И 896 Подписное Тираж 818 Заказ 2463/9 Типография, пр. Сапунова, 2 3Устройство работает следующим образом, В режиме синхронизма цифровой сигнал с входа устройства через дешифратор 8 и блок 9 задержки поступает на опознаватель 1, который по числу символов и характеру их следования определяет наличие (импульс на выходе) или отсутствие (пробел на выходе)...
Устройство синхронизации приемной аппаратуры цифровых систем связи
Номер патента: 582579
Опубликовано: 30.11.1977
Авторы: Безруков, Белюченко, Мухин, Потехин, Степанов, Чуркин
МПК: H04L 7/08
Метки: аппаратуры, приемной, связи, синхронизации, систем, цифровых
...слоев, 10 корреляционный обнаружитель 3, п последовательно соединенных сдвигающих цепей, каждая из которых состоит из последовательно соединенных измерителя 4 временных интервалов и блока 5 регенерации кадровых импуль сов, и решающий блок 6. При этом дополнительный выход блока 1 посимвольной синхронизации через корреляционный обнаружитель 3 подключен к входу измерителя 4 временных интервалов первой сдвигающей цепи, 20 а выходы блоков 5 регенерации кадровых импульсов и сдвигающих цепей и другой выход корреляционного обнаружителя подключены к соответствующим входам решающего блока 6.2 5 Устройство синхронизации рабо ющим образом,На выходе решающего блока 6 ф сигнал кадровой синхронизации в новременного поступления на его Э менее...
Устройство для сжатия цифровых телевизионных сигналов
Номер патента: 582588
Опубликовано: 30.11.1977
Авторы: Горшков, Игнатьев, Смирнов, Сорин
МПК: H04L 25/49
Метки: сжатия, сигналов, телевизионных, цифровых
...операцию выполняет блок 5 управления памятью. Выход блока 3 выбора передаваемого символа подключен к блоку 4 кодирования, который собран по схеме шифратора с и входами. С выхода блока 4 кодирования считывается разрядный двоичный код в канал связи, где 1 =1 ойп.Блок 7 установки опорного уровня. представляет собой ждущий мультивибратор, который вырабатывает сигналы, периодически устанавливающие триггеры блока 6 памяти в определенное состояние, Например, при передаче телевизионного сигнала на вход блока 7 установки опорного уровня поступает полный телевизионный сигнал из которого селектором, входящим в состав блока 7 установки опорного уровня, выделяется синхросигнал. Мультивибратор блока 7 установки опорного уровня запускается фронтом...
Устройство для восстановления информации цифровых вычислительных машин
Номер патента: 586457
Опубликовано: 30.12.1977
Авторы: Волков, Маркман, Петров, Савуткин, Сорокин, Шагулин
МПК: G06F 11/00
Метки: восстановления, вычислительных, информации, машин, цифровых
...повторения микрокоманд и первому входу блока формирования сигнала повторения программы, первый выход и второй вход которого соединены соответственно с,пятым входом и шестым выходом блока управления операциями, третий выход регистра отказов подключен к входу дешифратора,На чертеже, представлена структурная схема устройства.Она содержит блок 1 управления операциями, блок 2 контроля, регистр 3 отказов, регистр 4 неустойчивых отказов, дешифратор 5, блок 6 повторения микрокоманд, блок 7 формирования сигнала повторения программы.Суть работы устройства заключается в следующем.Блок 1 выполняет операции, контролируемые блоком 2, При возникновении неисправности состояние схем контроля блока 2 с помощью управляющих сигналов из блока 1 управления...
Устройство для записи и воспроизведения цифровых данных
Номер патента: 587492
Опубликовано: 05.01.1978
Автор: Лужецкий
МПК: G11B 5/09
Метки: воспроизведения, данных, записи, цифровых
...к вторым входамсхем 7 совпадения и к блоку 1 записи.Выход ждущего генератора 9 подключенк регистру б и блоку 12 управления.Выход шифратора 5 через формиронатель 13 одиночных импульсов подключенк блоку 12 управления. Выходы регистра б соединены с блоком 8 индикации.Блок 12 управления выполнен с уэлом 15 коммутации, счетчиками 16 и 17,дешифраторами 18 и 19 и схемойИ-ИЛИ 20.Устройство работает следующим образом. 35При наборе символов клавиатурой 21на выходе шифратора 5 появляется параллельный код набранного символа, который переносится в регистр б. Послеокончания набора символов с формирователя 13 одиночный импульс подаетсяна переключение счетчика 16 н блоке 12, Сигналом счетчика 16 через дешифратор 18 и схему И-ИЛИ 20 изменяется...
Измеритель составляющих погрешности цифровых вольтметров
Номер патента: 587614
Опубликовано: 05.01.1978
Авторы: Путилов, Регеда, Темногрудов, Шлыков, Шляндин
МПК: H03K 13/02
Метки: вольтметров, измеритель, погрешности, составляющих, цифровых
...точке диапазона.45На второй вход устройства 4 подаетсякод 9 с котОрЫМ в процессе работы измерителя сравниваются коды Мконтролируемого цифрового вольтметра 3. Усредняющие элементы б и 7 организоЯ 3 вани таким образом, что двоичные коды на их выходах пропорциональны разностям между средними частотами импульсных последовательностей, которые появляются на входах каждого элемен 5 та. Кроме, того, перед началом измеренйя на усредняющем элементе б устанавливается выходной код Я у причем код выбирают таким, чтобы напряжение с дреобразователя 9 пропорциональное. Я 1 с учетом коэфФицйента деления делителя 11 передавалось на суммирующий усилитель 2 равйым половине шага квантования цифрового вольтметра 3, т.е. это напряжение задает на входе...
Приемное устройство для цифровых систем связи
Номер патента: 588653
Опубликовано: 15.01.1978
Авторы: Безруков, Лебедев, Мамонов, Мухин, Олейников, Потехин, Степанов, Чуркин, Шейнин
МПК: H04L 15/28
Метки: приемное, связи, систем, цифровых
...адресных комбинаций ГС и блока выде ления информационных комбинаций ГС через блок разрешения е к одному из входов выходного суммирующего регистра, к другому входу которого подключен выход блока выделения информационных комбинаций ГС,Предложенное устройство работает следующим образом.Восстановленные импульсы носимвольной синхронизации поступают с выхода блока посимвольной синхронизации, на вход блока выделения адресных комбинаций ГС и на вход узла выделения временных иомбинаций ГС. Адресная комбинация, выделенная в блоке выделения адресных комбинаций ГС, позволяет продолжить выделение и синжронизацию информационной комбинации в блоке выделения информационных комбинаций ГС. В блоке формирования сигнала номера пруппьг адресная комбинация...