Патенты с меткой «цифровых»
Устройство передачи цифровых сигналов с гальваническим разделением
Номер патента: 1372612
Опубликовано: 07.02.1988
Авторы: Гриншпун, Исаченко, Комаров
МПК: H03K 17/78
Метки: гальваническим, передачи, разделением, сигналов, цифровых
...через инвертор 5 сигнал логической "1". При этом ток протекает по цепи резистор 7 - транзистор 2 - светодиод оптрона 3 - резистор 6. Через светодиод оптрона 4 ток не течет, так как входы этого оптрона шунтированы выходным сопротивлением насыщенного транзистора 2. При этом на выходе усилителя-формирователя 9 присутствует сигнал "0, а усилителя-формирователя 8 - сигнал "1". КБ-триггер 10 установлен в состояние "1", а на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 15 сформирован сигнал "0", соответствующий погашенному состоянию элемента 16 индикации.При поступлении на входную шину 11 логической "1" открывается транзистор 1, закрывается транзистор 2, и ток протекает по цепи резистор 7 светодиод оптрона 4 - транзистор 1 резистор 6. На выходе...
Устройство телеконтроля линейных трактов цифровых систем передачи
Номер патента: 1374436
Опубликовано: 15.02.1988
Авторы: Забелин, Милин, Мозель, Покотилов, Продан
МПК: H04B 3/46
Метки: линейных, передачи, систем, телеконтроля, трактов, цифровых
...совпадающие с выходны- . ми сигналами первого элемента И 16 только в случае, когда адресная информация, содержащаяся в структуре линейного кода совпадает с информацией, записанной на адресных клеммах промежуточной станции. Выходные сигналы второго элемента И 19 подаются на счетный вход блока 20 памяти, и при заполнении счетчика, входящего в блок 20 памяти, на выходе последнего появляется сигнал, имеющий смысл того, что данная промежуточная станция вызывается обслуживаемой.На промежуточных станциях, у которых информация на адресных входах не совпадает с информацией, заложенной в структуре линейного кода, на выходах элемента 18 неравнозначности будут появляться сигналы, постоянно сбрасывающие счетчик блока 20 памяти и на выходе...
Устройство для тестового контроля и диагностики цифровых модулей
Номер патента: 1376087
Опубликовано: 23.02.1988
Авторы: Алумян, Папян, Степанян, Ямутов
МПК: G06F 11/263
Метки: диагностики, модулей, тестового, цифровых
...выходе дешифратора 13 формируется импульс, который за" писывает информацию, задающую распределение входных и выходных кон 5 тактов контролируемого модуля на первом тестовом слове в блок 4 по нулевому адресу, В общем случае конт. ролируемый модуль может иметь большое количество выводов, поэтому чтобы ограничить количество разрядов входа 15, тестовое слово и информацию о коммутации можно записывать в блоках 1 и 4 по группам. При этом каждой группе на входе 17 должен соответствовать код выборки, который дает возможность записать информацию в .блоках 1 и 4 по группам. Затем на входе 17 устанавливается код, соответствующий сигналу прибавления к содержимому счетчика 6 адреса "1 ", и подается импульс сопровождения. На соответствующем выходе...
Устройство для контроля цифровых узлов
Номер патента: 1377786
Опубликовано: 28.02.1988
МПК: G01R 31/3181
Метки: узлов, цифровых
...приемопередатчиков эаписыва 5ются в эталонный блок 2 и контролируемый узел, а в цикле считыванияданные из эталонного 2 блока черезприемопередатчики 7.Я+1 и 8,Я+1 поступают через связующий канал 11 вмикроЭВМ, а также через первые приемопередатчики 7,1-7.Я на первыевходы элементов 4,1-4.Я сравнения.В это же время данные из Я контролируемых узлов через приемопередатчики 8.1-8.Я поступают на вторые входы элементов 4.1-4,Я сравнения ипроисходит сравнение сигналов попарно. Если данные, считанные из эталон.ного блока 2 и контролируемых цифровых узлов, совпали, то на выходахЯ элементов 4.1-4,Я сравнения появляются логические единицы, которыепоступают на входы элементов И 5.15,Я, на выходе которых появляетсятакже логическая единица,...
Устройство для передачи цифровых телевизионных сигналов
Номер патента: 1379943
Опубликовано: 07.03.1988
Авторы: Харатишвили, Хунцария
МПК: H04N 7/18
Метки: передачи, сигналов, телевизионных, цифровых
...самостоятельно переключается из РЗ в Р 4. В Р 4 производится передача только младших разрядов соседних элементов (точная шкала квантования).В Р 4 устройство будет работать до того момента, когда н последней полученной комбинации старших разрядов, записанных в приемном регистре 3, и в дополнительном приемном регистре 4, хотя бы один иэ старших разрядов будет. отличаться от соответствующих разрядон предыдущих трех элементов. При этом в блоке 5 сравненияформируется сигнал СР - 1 Несравцение", который переводит блок 6 управления иэ Р 4 в пятый режим (Р 5) и далее в Р 1. В Р 5 в выходной регистр 7 це производится перезапись информации иэ приемцого регистра 3, а формируется командная кодовая комбинация перехода в Р 5 и далее в Р 1, Эта...
Устройство для контроля цифровых данных
Номер патента: 1381718
Опубликовано: 15.03.1988
Автор: Яковлев
МПК: H03M 13/19
Метки: данных, цифровых
...контрольное слово, соответствующее полному информационному слову Р - Р . Работа устройств 28аналогична описанной работе по пункту 1, только с выходов 14.4 устрой"тва 28,4 будет поступать полный син13817дром ошибки на выходы 35, а с выходов 17-15 устройства 28.4 будут поступать соответственно сигналы "Ошибка", "Одиночная ошибка" и "Многократ5ная ошибка на выходы 38-36 соответственно, А после приема всей информации из устройств 28 на вход 33 поступает импульсный сигнал сброса, покоторому происходит установка в исходное состояние блоков устройства 28.П р и м е р 3. Пусть для формирования контрольного слова на устройства 28 поступают соответственно информационные разряды (Р - П) вида0000000100001000, (Р, - 1,) вида10000000...
Устройство для управления записью-воспроизведением цифровых данных на магнитном диске
Номер патента: 1382411
Опубликовано: 15.03.1988
Автор: Кен
МПК: G11B 5/09
Метки: данных, диске, записью-воспроизведением, магнитном, цифровых
...данные четности считываются из блока 5 оперативной памяти в порядке поступления записанной последовательности на магнитном диске, склапываются с данными четности н блоке 10 копирования коррекции ошибок и поступают в блок 1 параллельно-последонательного преобразования записываемых панных и последовательно-параллельного .преобразования воспроизводимых данных, Последовательные данные проходят через усилитель 3 записи-воспроизведения на магнитную головку 4 записи-воспроизведения, осуществляющую запись на магнитный писк.После считывания цифровых данных блока из блока 5 оперативной памяти по сигналу запроса записи ииФровые данные следующего блока поступают из блока б обработки данных в блок 5 оперативной памяти. Затем цифровые данные блока...
Устройство для одновременного наблюдения -цифровых сигналов на экране осциллографа
Номер патента: 1383211
Опубликовано: 23.03.1988
МПК: G01R 13/20
Метки: наблюдения, одновременного, осциллографа, сигналов, цифровых, экране
...устройства сигналы не поступают, на вход 7 тактовых сигналовпоступает частота Р, Импульсы частотой Р/и с выходов распределителя 2последовательно поступают на входыэлементов И 4 и 5. Так как на входах1-1 1-и устройства сигналы отсутствуют, то на выходах каждого иэ элементов И 4 сигналы отсутствуют, ана выходах каждого из элементов И 5возникают сигналы частотой Р/и. Таким образом, на нечетные входы ЦАП 3последовательно поступают сигналы частотой Р/и, вызывая ступенчато- меняющееся напряжение на его выходе. В этом случае на экране осциллографа, подключенного к выходу 8 устройства, отсвечены (Фиг,2) и-горизонтальных пунктирных линий (стрелкой указана последовательнОсть возникновения на экране осциллографа засвечиваемых пунктиров) ....
Устройство для измерения пороговых напряжений цифровых интегральных микросхем
Номер патента: 1383233
Опубликовано: 23.03.1988
МПК: G01R 31/317
Метки: интегральных, микросхем, напряжений, пороговых, цифровых
...выра" батывает одиночный импульс пилообразного напряжения, который поступает на 40Ю вход исследуемой микросхемы.2 и измерительный вход цифрового вольтметра 7, работающего в режиме внешнего запуска, Падение напряжения на резисторе 3 отформировывается ключом 4 в прямоугольный импульс, переднийе фронт которого соответствует Б,р, а задний фронт соответствует П,р, Формирователь 5 импульсов вырабатывает два коротких пространственно разделенных импульса запуска вольтметра Цэо, соответствующие переднему 0, и заднему Бфронту импульса прямоугольного напряжения, которые через коммутатор 6 подаются на запускающий вход цифрового вольтметра 7. Вольтметр считывает значение порогового напряжения в момент прихода импульса за,пуска.Формула...
Устройство для контроля микропроцессорных цифровых блоков
Номер патента: 1383364
Опубликовано: 23.03.1988
Авторы: Борщевич, Гушан, Жданов, Мардаре, Морщинин, Сидоренко
МПК: G06F 11/08
Метки: блоков, микропроцессорных, цифровых
...триггера 24 появляется уровень логической 1, который подается на первый вход элемента И 26 и разрешает прохождение импульсов с генератора 25 тактов на вход синхронизации С триггера 28. Первый импульс, поступивший на вход синхронизации С триггера 28, устанавливает на его инверсном выходе уровень логической 1, обеспечив этим прохождение импульсов с выхода генератора 25 тактов через элемент И 30. Импульсы с выхода элемента И 30 через элемент ИЛИ 31 поступают на вторые входы формирователей 2 остатка группы 1 и группы 2, обеспечивая этим начальную загрузку регистров 33 сдвига. В течении первых г с тактов работы (г = количеству импульсов сдвига, д = количеству разрядов регистра 33 сдвига формирователей 2 остатка группы 1 и группы 2)...
Устройство для контроля цифровых блоков
Номер патента: 1383368
Опубликовано: 23.03.1988
Авторы: Бодян, Борщевич, Жданов, Морщинин, Сидоренко, Филимонов
МПК: G06F 11/26
Метки: блоков, цифровых
...этой цепи упомянутый разряд принимает единичное значение.Структура записей в ячейках блока 15 памяти соответствующих различным неисправностям контролируемого блока 6.Безусловное невыполнение некоторой команды. При фиксированном нулевом значении на группе адресных входов блока 15 памяти, поступающем с выхода регистра 17 (цепь единичной длины), фиксированном значении на группе адресных входов этого блока, поступающем с генератора псевдослучайной последовательности, равном коду невыполняемой команды, и по всем возможным значениям кодов на группе адресных входов блока 15 памяти, поступающих с счетчика 4, осуществляется запись кода невыполняемой команды, сопровождаемой нулевым значением обоих разрядов, блокирующих регистр 19 и...
Регенератор для цифровых сигналов с квантованной обратной связью
Номер патента: 1385275
Опубликовано: 30.03.1988
Авторы: Байдан, Еркин, Сирбиладзе
МПК: H03K 5/00
Метки: квантованной, обратной, регенератор, связью, сигналов, цифровых
...18 разностный сигнал коррекции через управляемый ключ 20 подается на второйвход сумматора 15, с. выхода которогооткорректированный сигнал поступаетна,вход решающего блока 21, порогрешения которого снижен по сравнениюс порогом решения решающего блока 7,оставаясь однако вьппе оптимального.При этом решающим блоком 21 будетс большой достоверностью зарегистрировано большее, чем. в решающем блоке7, количество импульсов, однако корректироваться будут последствия только тех импульсов, которые зарегистрировались решающим блоком 21 первого блока 14 компенсации искажений, но не были регистрированы решающим блоком 7, Для этого прямоугольные импульсы с выхода решающего блока 7 подаются на первый управляющий вход первого блока 14 компенсации...
Устройство телеконтроля линейных трактов цифровых систем передачи
Номер патента: 1385303
Опубликовано: 30.03.1988
Авторы: Забелин, Милин, Покотилов, Продан
МПК: H04B 3/46
Метки: линейных, передачи, систем, телеконтроля, трактов, цифровых
...28 злгебраически складывается с выходным сигналом пикового детектора 29, в результате чего происходит эквивалентное смещение. порога решения пороговых блоков ЗО и 31, но неизменным остается значение порога для работы АРУ в корректирующем усилителе 33 (связь между выхолом пикового детектора 29 и соответствующим вхолом корректирующего усилителя ЗЗ). По величине смешения, при котором еще це наблюдается сбоя линейного сигнала, можно сулить о помехозашцшенности регецератора 32. При некотором значении сигнала на выходе сумматора 28 регецератор начинает лавзть сбои, что фиксируется ца обслуживаемой станции, аналогично режиму цепре. рывного контроля.Закон нарушения биполярности вхолящего в обслуживаемую станцию потока обнаруживается...
Устройство для ответвления цифровых сигналов
Номер патента: 1385307
Опубликовано: 30.03.1988
Авторы: Кордонский, Левин, Меккель, Офицеров
МПК: H04J 3/08
Метки: ответвления, сигналов, цифровых
...в агрегатном цифровомпотоке прямого направления и посредствомпервого элемента И 9 и основного элементаИЛИ 7 пропускают в эти моменты временив указанный агрегатный поток цифровойкомпонентный сигнал, вводимый через дополнительный элемент ИЛИ 12 от первогоблока 1 сопряжения. Агрегатный цифровойсигнал прямого направления, подвергнутыйуказанным преобразованиям, поступает вперелатчик 5 и затем в линию прямого направления.Выделение компонентного сигнала изагрегатного осуществляется во втором блоке 8 сопряжения, а ввод - посредствомпервого блока 1 сопряжения.11 ц первый вход лополнительного элемен г ИЛИ 12 поступают через дополнительный элемент 11 запрета периодические им 2пульсы от генераторцого блока 3, соответствунтщие по структуре сигналу...
Устройство для тестового контроля цифровых блоков
Номер патента: 1386999
Опубликовано: 07.04.1988
Авторы: Аршавский, Знаменская, Юферова
МПК: G06F 11/26
Метки: блоков, тестового, цифровых
...запись нуля в младший разряд и единицы во все остальные разряды регистра 16. Формирователь 20 срабатывает от положительного фронта на входе маски и переводит триггер на элементах И - НЕ 24 и 25 в нулевое состояние и регистр 16 в режим сдвига.Сигнал запуска приходит на синхровход и устанавливает в единичное состояние триггер 17, выход которого открывает элемент И 22, на который поступают импульсы высокой частоты с тактового входа. По переходу из нуля в единицу на выходе триггера 17 формирователь 21 формирует отрицательный импульс, устанавливающий в нулевое состояние триггер, собранный на элементах И - НЕ 24 и 25, что переводит регистр 16 в режим сдвига. Во время сдвига нулевое состояние проходит по разрядам регистра 16. При...
Устройство для контроля и диагностики цифровых блоков
Номер патента: 1388871
Опубликовано: 15.04.1988
Авторы: Костюкевич, Толочанов
МПК: G06F 11/16
Метки: блоков, диагностики, цифровых
...через открытый элемент И 8 на вход 50 сигнатурного анализатора 11 и поступает на вход запуска его Аор-. мирователя 31 интервалов измерения(Аиг.5), который Аормирует по импуль су запуска импульсустановки, и после окончания импульса запуска переходит в состояние измерения. Импульс установки, пройдя через открытый элемент И 33, устанавливает регистр 32 сдвига в единичное состояние и триггер 14 задним Аронтом - в единичное состояние с выхода 54 сигнатурного анализатора 11. Единичный сигнал триггера 14 проходит через элементы И 4, ИЛИ 7 и устанавливает триггер 9 в нулевое состояние, что приводит к закрыванию элемента И 8 и прекращению прохождения последующих импульсов запуска.двоичной последовательности проверя"емой точки - сигнатуры,В...
Устройство для контроля цифровых узлов
Номер патента: 1392566
Опубликовано: 30.04.1988
Авторы: Ванжула, Кувшинов, Розен, Тупкало, Усенко
МПК: G06F 11/16
Метки: узлов, цифровых
...ус Н В.ГИП 153 (.1 Н 3 НЬГИ В(13 Ь И ПрИ Пц.с с пл(ни и и )3 Н 1 Г(ьч 3 (НГ(1 ц 13 ы хи,(3 ц, и- к;3(Инхрцни (;пии н 3 с ИГхрцвхцл 6 лцкд ) 45Х 1 1) сЬ , 11 (1 и1С Т С1 с(.И Ч 1 1 с , 1 Ь С ( В 1Х Ц . , с ал (. -1. " дте нд Вы" цГе РеК:3 .(с(ПИС 3 13 Н(1)Хс(ГИИ Ц,ИксУГР,неС1 ) У С Г Г 3 11 с 13 Л И В с 1 С 1 С и 11 ,С В (Й Ч 1) Ц ГЧ 1 1, 1( с 1ИХОЛИТ СР 3 Б)Н.НИС Кц;)В 1 с) ПЕРНОИ И НТОРОИ гру)н)зл влллов 6 локз .) ср;Биения. 1 ри св- пзЛ(.нии кО,)ОБ (с ГР)иствц 1 сРелц,1331 к ИРО.ВЕРКЕ Ос(СРЛ(С)й Кц)1 РО 1,Ой тцс(КРИ - совпзЛнии коЛОБ н 5 ыкцЛс лслт 4 сложения по л(олулн лвв усг3553.1533(с 55 нълсвс)Й л рцв(.(ь, )с)слн Г 51 1 О 5 кр) 5)с Гся и счстс)ик 1) 6,10 кзл прзв,сния О1(Гся в ссоян 33, укзвыв;(ншем нцчс р 5 ыкц,1 проверяемцгц...
Устройство для приема цифровых сигналов
Номер патента: 1394444
Опубликовано: 07.05.1988
Автор: Чуркин
МПК: H04J 3/00
Метки: приема, сигналов, цифровых
...с помощью триггера 6-2, элементов ИЛИ 6-3 и 6-4 и элементов И 6-5 6-8 (фиг.б) . Выработка этих сигналов осуществляется с помощью тактовой частоты Гс работы КС и станции в целом. Таким образом, все блоки устройства, кроме блока 1 входных регистров, работают синхронно с работой КС и станции.При считывании информации из бло ка 3 определения каналов адрес А, поступающий из счетчика 6 адреса, проходит через элементы И 3-3 и ИЛИ 3-4 благодаря сигналу ЧТ, и поступает на вход блока 3-5 памяти (фиг.4). Считывание осуществляется по сигналу ЧТ 1. При этом считанная информация, которая является адресом А временного канала (ячеек памяти блоков 3 и 5) и служит для перезаписи коммутируемого сигнала из блока 2 в блок 5, записывается на регистр 3-6 и...
Устройство для многократного ответвления цифровых сигналов
Номер патента: 1394445
Опубликовано: 07.05.1988
Авторы: Воронцов, Давыдов, Зырянов, Трутнев
МПК: H04J 3/08
Метки: многократного, ответвления, сигналов, цифровых
...и ввода, режима груп- а сопряжения, а пового использования или режима циадресных последо- фрового транзита компонентных сигна-1 5сов ь,я и лов - осуществляется формированием уществляются в на его входах управления соответстателе .11 кода. вующих логических уровней с выходов ый сигнал в дво- генераторного блока 5. При этом форет на информационмирование на первом входе управления оминающего.эле- . управляемого сумматора 8 высокого по- запоминающий эле- тенциала разрешает прохождение на тся в соответст- входы сумматора 16 как вводимого, следовательностями . так и выделяемого компонентных сиги О 31 запи налов. что обеспечивает режим их а есных выхо ов 1 группового использования. Формированого кода вдвоичньнирующего колебаниязаписи...
Устройство для передачи и приема цифровых сигналов
Номер патента: 1394454
Опубликовано: 07.05.1988
МПК: H04L 25/40
Метки: передачи, приема, сигналов, цифровых
...сумматора14 образуется девятиразрядный разностный сигнал. В первом кодирующемблоке 2 разностный сигнал преобразуется в четырехразрядный код уровня ипередается на первый вход первогодешифратора 3. На второй вход первого дешифратора 3 подается из вычислительного блока 5 четырехразрядныйкод нижней границы зоны предсказания.В первом дешифраторе 3 код уровня.сигнала преобразуется в соответствиис логикой его работы в трехразрядный код выходного сигнала передающейстороны, который поступает в каналсвязи. Во втором дешифраторе 4, декодирующем блоке 15 и сумматоре 14 осуществляется преобразование выходногосигнала передающей стороны в предсказанное значение входного сигнала,поступающего на вход передающей стороны, Предсказанный сигнал в...
Многомодульная коммутационная система для асинхронных цифровых сигналов
Номер патента: 1394459
Опубликовано: 07.05.1988
Автор: Чуркин
МПК: H04M 3/00
Метки: асинхронных, коммутационная, многомодульная, сигналов, цифровых
...9 копов време,п иэ блоковз 139443 фиксации времени. Блок 9 кодов времени имеет щ 1 ячеек памяти, т,е. длякаждой входящей линии связи, обслуживаемой модулем 1 устройства, имеется своя ячейка памяти, номер которой соответствует номеру линии. Блок9 кодов времени по адресу А входящейлинии обеспечивает выполнение двухопераций считывания и записи. Вначале этот блок по адресу А, поступающему из формирователя 5 кода времени, считывает предыдущий код времени (ПКВ), поступающий на первый сумматор 8, а затем в эту же ячейку памяти записывает ТКВ, поступающий изблоков 3 фиксации времени. Таким образом, за один интервал работы ГТпроизводится считывание и запись кодов времени в блоке 9.На первый сумматор 8 поступает ТКВв прямом коде и ПКВ в...
Устройство автоматического выбора пределов измерения цифровых приборов
Номер патента: 1397841
Опубликовано: 23.05.1988
Авторы: Босацкий, Губский, Хизгилов
МПК: G01R 15/09
Метки: выбора, пределов, приборов, цифровых
...являются 1)1, К, 1( - .к, 25Если частота импульсов 1 х находится в зоне 111 (фиг. 2), то импульс с выхода счетчика 1 (фиг. За) устанавливает триггеры 3 и 4 в единичное состояние (фиг. 3 б, в), при этом на вход управления реверсивного счетчика 8 поступает уровень логической 1, ЗО обуславливающий режим суммирования. Уровень логической 1 с выхода триггера 4 через элемент ИЛИ 6 поступает на формирователь 7 импульсов, который формирует короткий импульс (фиг. Зг), сбрасывающий триггер 4 и увеличивающий на единицу со держимое реверсивного счетчика 8. Задержка импульса с выхода формирователя 7 импульсов относительно фронта сигнала с выхода триггера 4 на время т (фиг. Зг) обусловлена временем инерционности устройства, включающей в себя...
Устройство для встроенного контроля цифровых блоков
Номер патента: 1397920
Опубликовано: 23.05.1988
Авторы: Баранов, Комаров, Латыпов, Нурутдинов, Столов
МПК: G06F 11/26
Метки: блоков, встроенного, цифровых
...генератора,В зависимости от выбранной функцииобратной снязи устройство может ра139792 ботать либо как сигнатурный анализатор, ориентированный на проверку наличия единиц в заданных местахФ расположенных периодически, либо как обычный сигнатурный анализатор,Рассмотрим вначале проверку наличия единиц в заданных местах, расположенных периодически, В этом случае выбирают одну из функций У, У 2 1 У; У ., причем выбранная функция у должна удовлетворять.равенству ) = 1-2, где д - период, с которым расположены единицы в проверяемой последовательности: у - логические функции обратной связи регистра 3.П р и м е рПусть в проверяемой последовательности на местах с номерами. 1+1, 1+21,1+31расположены единицы, а в остальных местах могут быть как...
Устройство для обработки цифровых данных
Номер патента: 1405048
Опубликовано: 23.06.1988
Метки: данных, цифровых
...состояние (схема установки "О" не показана). В следующий момент с поступлением тактового импульса ена вход 12 производится считывание информации с элементов 1 и 2 памяти соответственно по их входам 9 и 10, Так как, последние при этом находятся в исходном состоянии "0", импульс на выходе 36 отсутствует, что соответствует Ро =О.В следующий моментна вход 14 поступает импульс второго такта, а на входы 32 и 41 устройства подаются соответственно информационные сигналы Аи В. При этом, если А,=В=1, то на входы 32 и 41 подаются соответствующие им импульсы, поступающие на входы 34 и 40 элементов 2 и 1 памяти. Так как РО=О, запрет записи информации в элемент 2 памяти по его входу 30 отсутствует и последний переходит в состояние "1" (т. е. Р,...
Устройство для контроля цифровых блоков
Номер патента: 1405059
Опубликовано: 23.06.1988
Автор: Ваврук
МПК: G06F 11/26
Метки: блоков, цифровых
...процесс, например, в виде двух импульсов, то первый импульс с триггера 6 группы вторым импульсом переходного процесса перепишется в триггер 7 группы, Одно 40 временно .импульсы с выходов блока 3 уменьшают содержимое соответствующих счетчиков 10 на "-1". После прохождения первого тестового массива на выходах группы триггеров 6 записан 45 результат контроля выходов блока 3, а в счетчиках 10 - результат контроля по другой группе выходов. Далее генератор 2 тестов вырабатывает сигнал метки конца тестирования (для данного тестового набора), который записывает результаты тестирования в триггеры 13 и 14, При правильной работе блока 3, на выходах счетчиков 10 - нули, на выходе элемента ИЛИ 11 - 55 нуль (т.е. в триггер 13 записывается нулевой...
Устройство для контроля цифровых нерекурсивных фильтров
Номер патента: 1406731
Опубликовано: 30.06.1988
МПК: H03H 17/06, H04B 3/46
Метки: нерекурсивных, фильтров, цифровых
...(и+м) -и выходного отсчета.Во втором такте второго цикла вычисления произведение входного отсчета хлна коэффициент а,л, приплксовывается к содержимому накапливающего сумматора 2. А во втором такте (п+м) -го цикла вычисления это же произведение х+а,будет приплю. совано к содержимому накапливающего сумматора 12. Таким образом в конце (и+м)-го цикла вычисления на выходах комоинационных сумматоров 31 накапливающих сумматоров2 и 2 будет сформирована одна и та же сумма, определяющая значение (и+м) -го выходного отсчета. Значения записываются в накапливающие сумматоры 2 и 2 в начале первого так. та первого цикла вычисления следующего цикла контроля и одновременно присутствуют на их выходах в тецение этого такта.Если в процессе работы в...
Регенератор цифровых сигналов с квантованной обратной связью
Номер патента: 1406804
Опубликовано: 30.06.1988
Автор: Смирнов
МПК: H04J 3/08
Метки: квантованной, обратной, регенератор, связью, сигналов, цифровых
...нониусная система автоматического регулирования усиления, содержащая второй 8 и третий 9 фильтры, а также блок 10 выделения ошибок, Указанные Фильтры 8 и 9 выделяют постоянные составляющие сигналов соответственно на выходах первого сумматора 4 и первого решающего блока 5. Блок 10 выделения ошибок усиливает3 14068 разность сигналов с выходов фильтров 8 и 9 и производит изменение коэффициента усиления блока 2 регулирования усиления таким образом, чтобы, указанная разность сигналов была минимальна. Благодаря этому требуемое соотношение амплитуд сигналов на выходах первого сумматора 4 и первого решающего блока 5 подцерживается с высокой степенью точности, необходи мой для дальнейшего выделения шумов и помех из сигнала с помощью...
Приемник цифровых сигналов
Номер патента: 1406813
Опубликовано: 30.06.1988
Авторы: Вышняков, Гирнык, Фельдман, Цыбулевский
МПК: H04L 27/14
Метки: приемник, сигналов, цифровых
...16 и нтуай2 Й щутегратоу)ы и первый 17 и Второйсу щуа у арь пас уууяют нт входы решяющего блока 3 В котора)м ньуЦелпоусяпере:,янаеь.:е дкскретньуе сигналы, -Ориису стВ ующая во ВКОдн Ом сигналеддитву як нмууульсная помеха иузющяянеапоепелечРй сдвч ф" зОРО"у) с РуК Асов (а, ь + , где А - амппитуда импульсной помехи; я; - частота СООТВЕТСТВУЮЩЕГО КаНаЛа; о - МОМЕНТ возникновения импульсной помехи относительно начала единичного элемента сигнала; Ц - постоянный сдвиг фазового спектра импульсной помехи.Для устранения мешающих напряжений с дополнительных выходов генератора 2 сигналов заданной формы на опорные входы первого 4, второго 7, третьего 10 и четвертого 13 перемножителей подаются соответственно синфазные и кнадрятурные сигналы с...
Устройство для контроля цифровых блоков
Номер патента: 1411750
Опубликовано: 23.07.1988
МПК: G06F 11/16
Метки: блоков, цифровых
...переполненияпервого счетчика 6 (тактон) поступает на вход чтения блока 11 памяти ина стробирующий вход блока 7 сравнения, Тем самым сравнивается число,содержащееся в регистре 2 сдвига,с эталонной сигнатурай, находящейсян нулевой ячейке блока 11 памяти.Принесовпадении указанных чисел на выходе несовпадения блока 7 сравненияФормируется сигнал, который поступает на выход 10 сигнала неисправностии на третий вход элемента ИЛИ 17,что приводит устройство в исходноесостояние. При совпадении чисел работа устройства не прерывается асигнал с выхода переполнения первогосчетчика 6, пройдя через элемент 14задержки, поступает на счетный входвторого счетчика 15, тем самым подготанливается к считыванию следующаяячейка блока 11 памяти, так как группа...
Способ уравновешивания цифровых экстремальных мостов переменного тока
Номер патента: 1413537
Опубликовано: 30.07.1988
Автор: Пустовалов
МПК: G01R 17/10
Метки: мостов, переменного, уравновешивания, цифровых, экстремальных
...5 подключен к МИЦ 2 ипостоянно вычитает иэ текущего значения регулируемого параметра одинквант Ь,В первом такте Т, уравновешиванияс второго выхода ГТИ 6 на счетныйвход счетчика 7 поступает первыйимпульс и в первом (старшем) разряде счетчика 7 появляется единичныйсигнал (потенциал), который черезпервый элемент группы элементов ИЛИ1 О включает первый (старший) разрядрегулируемого параметра МИЦ 2, Приэтом регулируемый параметр с учетомвычета модулятором 5 одного кванта Ьполучает пробное приращение на величину40Р+2 А, 4-Ь=РО+(2 А) Ь, (1)где Ро=О,Тот же самый единичный сигнал спервого разряда счетчика 7 поступает 45на первый вход первого элемента группы элементов И 8,В результате произведенного пробного приращения (4)...