Патенты с меткой «цифровых»

Страница 17

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1206785

Опубликовано: 23.01.1986

Авторы: Баранник, Писаренко, Шмайло

МПК: G06F 11/26

Метки: блоков, цифровых

...на выходеможет возникнуть переходной процесс -серия импульсов, которые окажут неалгоритмические воздействия на последующие блоки или выходные элементыцифровых блоков. Такие переходныепроцессы или сбои также фиксируютсяустройством, и второй счетчик будетсигнализировать об этом,Рассмотрим более подробно. работуустройства. При включении блока 3 и 6785 1 устройства все элементы в ннх устанавливаются в исходное состояние (цепи установки в исходное состояние не показаны). После этого на вход блока 1 управления поступает сигнал "Контроль", в результате чего на его третьем выходе на все время контроля появляется сигнал "Режим контроля", который разрешает работу счетчиков 6 и 7.Одновременно на первом выходе блока 1 управления появляется сигнал...

Устройство для исправления ошибок в цифровых многоканальных накопителях

Загрузка...

Номер патента: 1209710

Опубликовано: 07.02.1986

Авторы: Галкин, Дубинин, Малышев, Осинцев, Преображенский, Царьков, Шикерун

МПК: G11B 27/36

Метки: исправления, многоканальных, накопителях, ошибок, цифровых

...6 не производится и по окон"чании выпадения сигналом с инверсного выхода порогового элемента 2через элемент И 11 и элемент ИЛИ 15триггер 5 переключается в состояние,разрешающее прохождение информационного сигнала с демодулятора 1через элемент И 10 на блок контролячетности и через элемент ИЛИ на55выходную шину 16.Во втором случае (при длительномвыпадении) сигналом переполнения со 10 2счетчика 4 переключается триггер 6,с прямого выхода которого запрещается прохождение сигнала с инверсноговыхода порогового элемента 2 черезэлемент И 11, а с инверсного выходадается разрешение .на элемент И 12.После окончания выпадения запрещающий потенциал снимается с элементаИ 7 и сигнал с демодулятора 1 подается на селектор 8, где из...

Устройство для воспроизведения цифровых сообщений

Загрузка...

Номер патента: 1210141

Опубликовано: 07.02.1986

Авторы: Ефимов, Иванов, Маринкин, Муттер

МПК: G11B 20/10

Метки: воспроизведения, сообщений, цифровых

...5 кода определяет, является ли кодовая комбинация рабочей, и в противном случае выдает на элемент НЕ 14 маркирующий сигнал. Выявление нерабочих комбинаций осуществляется путем фиксации появления на выходе преобразователя 5 кода нулевого символа, при условии, что канальная кодовая комбинация на входе преобразователя 5 кода отлична от комбинации, соответствующей ну 55 Формула изобретения 5 10 15 20 25 30 35 40 45 50 левому символу. Таким образом, для каждой запрещенной, нерабочей комбинации избыточного канального кода преобразователем 5 кода вырабатываются соответствующие символы маркирующих сигналов, характеризующих эти символы как ошибочные.С выхода преобразователя 5 кода кодовые символы поступают в блок 6 регистров, где они...

Выходной узел устройства контроля цифровых блоков

Загрузка...

Номер патента: 1213444

Опубликовано: 23.02.1986

Автор: Кордюмов

МПК: G01R 31/3177

Метки: блоков, выходной, узел, устройства, цифровых

...на двунаправленный вывод 2 цифрового блока 1.1В режиме выдачи информации двунаправленным выводом на выходе 12 анализатора 10 логических состояний формируется логическая единица, которая записывается в 3-триггер 14.Ключ 9 остается закрытым. Тестовой сигнал с входа 3 на выход 6 не про 55 Таким образом, на входах дешифратора 28 присутствует код "10", который преобразуется на его выходах В код 1 1 р по ступающий соо т ветственно на выходы 11 и 12 анаходит. Это исключает нагрузкиключа 9 и двунаправленного вывода2 цифрового блока 1,В режиме выдачи информации сцифрового блока 1 на выходе 8 П -триггером 14 формируется логическая единица которая является синхросигналом для устройства контроляо приеме информации с вывода 2 цифО рового блока 1 для...

Зонд для контроля сигналов цифровых микросхем

Загрузка...

Номер патента: 1215070

Опубликовано: 28.02.1986

Авторы: Васин, Тараторин

МПК: G01R 31/317

Метки: зонд, микросхем, сигналов, цифровых

...транзисторов элементов сравнения и шиной +5 В, Аналогичную роль выпол. няет диод, включенный между базой и эмитером транзистора в пороговом элемен. те, предохраняя база-эмиттерный переход от чрезмерных отрицательных входных напря 40 Изобретение относится к автоматике и вычислительной технике и может быть ис сравнения, второй вход которого соединен спервым входом через резистивный делитель13 напряжения, а также с входом ключа11, выход которого через пороговый элемент 12 и первый инвертор 8 соединенс первым индикатором 10, выход второгоэлемента 2 сравнения через последовательносоединенные второй 6 и третий 7 инверторы соединен с вторым индикатором 9.10 Зонд работает следующим образом.При отсутствии соединения на входе потенциал щупа 1...

Генератор наборного кода для многоканальных цифровых систем связи

Загрузка...

Номер патента: 1215184

Опубликовано: 28.02.1986

Автор: Овсянников

МПК: H04J 3/04

Метки: генератор, кода, многоканальных, наборного, связи, систем, цифровых

...с частотой большей, чем тактовая частота сдвига набранной комбинации. Прн совпадении кода, установленного во второмкоммутаторе 1, с сигналом генератора 8 импульс, сформированный на одном из выходов дешифратора 9, поступает на информационные входы соответствующего коммутатора 10, 11, определяемого состоянием распределителя 14, и первый и второй элементы ИЛИ 12 и 13, и далее на соответствующие управляющие входы первого и второго регистров 3 н 4, т,е в эти регистры записывается двоичный код. После поступления последнего импульса в первый и второй регистры 3 и 4 записывается последняя двоич - ная комбинация, содержимое распределителя 14 сдвигается на одинтакт, Р -триггер 7 устанавливаетсяв исходное состояние. Содержимоепервого и второго...

Устройство для измерения динамической погрешности аналого цифровых преобразователей

Загрузка...

Номер патента: 1221749

Опубликовано: 30.03.1986

Автор: Загурский

МПК: H03M 1/10

Метки: аналого, динамической, погрешности, преобразователей, цифровых

...вольтметром 23 среднего значения напряжения на выходе аналогового интегратора 22 повторяется до тех пор, пока в вычислительном блоке 18 будет накоплено Б средних значений (М) напряжений сигнала с выхода интегратора 22. После этого интерфейсные блоки 24 и 25 блокируются, а в вычислительном блоке 18 производится Фурье-преобразование массива средних значений напряжений в соот ветствии с формулой 1 О 15 20(1) 30 где п=1,2,3,ИРезультаты Фурье-преобразования сравниваются в вычислительном блоке 18 между собой, после чего вычисляется соотношение сигнал/шум и нелинейность испытуемого АЦП по формуле 35 С(Ш20 РоАЮ хю 40 а линейность испытуемого в динамикеАЦП, как А Цее е аЕЗееб -б. Р 45 50 55 где К=1,2,3,Вычислительный блок 18 работает следующим...

Система передачи и приема цифровых сигналов с обнаружением ошибок

Загрузка...

Номер патента: 1221759

Опубликовано: 30.03.1986

Автор: Сафаров

МПК: H03M 13/51

Метки: обнаружением, ошибок, передачи, приема, сигналов, цифровых

...,д =О. Если ц 7 цо15 то вырабатывается сигнал/ =1. Вели чина порога Ь =при нечетноми+1о гь, 1 =при четном и . При этом возможны 4 комбинации (табл. 2)20 Ьо ЬоЬ 2 Ьо Ь 1 Ьо ЬЬо При сигналах=О от генератора16 эталонного кода через преобразователь 26 эталонного кода на блок 24обнаружения ошибок поступают кодовыекомбинации б, и 6 (без инвертирования символов). При сигналах (31 д =1кодовые комбинации, поступающие отпреобразователя 26 эталонного кода 40в блок 24 обнаружения ошибок, будутинвертированными, т.е, поступят комбинации В, и ЙПреобразователь 26 эталонногокода имеет структуру аналогичнуюструктуре преобразователя 8 эталонного кода (фиг. 3).В блоке 24 обнаружения ошибок производится поразрядное суммирование элементов Ь и Ь; (или Ь...

Устройство для ответвления цифровых сигналов

Загрузка...

Номер патента: 1225031

Опубликовано: 15.04.1986

Авторы: Кордонский, Левин, Меккель, Офицеров

МПК: H04J 3/08

Метки: ответвления, сигналов, цифровых

...первого элемента И 9 и элемента ИЛИ 7 пропус 30 ник сверхциклового синхросигнала 11,который после отыскания последнегоустанавливает правильную фазу работывторого генераторного блока 12. Всвою очередь этот блок формируеткоманды, позволяющие в элементах И 15,16 и 17 выделить сигнал об авариив трех соответствующих пунктах ответвления. При,получении на выходе 40этих элементов двоичных единиц фикси 45 50 55 1 О 15 20 25 кают в эти моменты времени, в указанный поток, цифровой компонентный сигнал, вводимый от первого блока сопряжения 1. Агрегатный цифровой сигналпрямого направления, подвергнутый этим,преобразованиям, поступает в передатчик 5 и затем в линию прямого направления,Выделение компонентного сигналаиз агрегатного...

Способ получения делений и цифровых изображений на стальных лентах измерительных рулеток

Загрузка...

Номер патента: 1227931

Опубликовано: 30.04.1986

Авторы: Лемперт, Попов, Ротин, Ценципер

МПК: G01B 1/00

Метки: делений, измерительных, изображений, лентах, рулеток, стальных, цифровых

...порошка до получения гладкой, но пористой поверхности, наносят ца оплавленный слой требуемое изображение типографской краской с растворителем, так, чтобы краска с растворителем проникла в поры сплавленного слоя, и получают защитное покрытие путем окончательного сплавления слоя эпоксидной краски с нанесенным изображением, це дожидаясь, когда испарится растворитель типографской краски.Предварительное оплавление слоя порошковой краски П - ЭП - 2 9 толщиной 20 - -30 мкм, нанесенного в электростатическом поле высокого напряжения, проводят в течение 2 - 5 мин при 180+-5 С, выдержка после нанесения изображения це более 20 миц, а окончательное спекание и отверждение при получении занитного покрытия требует температуры 200+.2 С в течение 30+....

Зонд для проверки сигналов цифровых микросхем

Загрузка...

Номер патента: 1228055

Опубликовано: 30.04.1986

Автор: Кордюмов

МПК: G01R 31/3177

Метки: зонд, микросхем, проверки, сигналов, цифровых

...на щупе 10, превышающий уровень О открывает транзистор 3 и током коллектора открывает транзистор 5, который создает О на первом входе логического преобразователя 7. Транзисторы 1 и 9 закрыты и совместно обеспечивают 1 на втором входе. Таким образом, на входах логического преобразователя присутствует код 01, который дешнфрируется логическим преобразователем 7 и визуализируется индикатором 8 как промежуточный между О и 1.1 Цуп 10 подключен к выводу с высокоимпедансным состоянием (или обрыв). Ключ 1 замкнут. Высокоомный вывод логического элемента, хотя и имеет в свободном состоянии потенциал, промежуточный между О и 1, но не обладает нагрузочной спо.собностью, т. е. не способен при подключенном резисторе 2 обеспечить транзистору 5 ток...

Устройство для передачи и приема цифровых сигналов

Загрузка...

Номер патента: 1229792

Опубликовано: 07.05.1986

Авторы: Кизуб, Коновалов, Костылев

МПК: G08C 19/30

Метки: передачи, приема, сигналов, цифровых

...от того, какой сигнал поступает на его пер 5 10 15 20 25 ЗО 35 40 45 вый вход, а низкий, так как открытый транзистор канала УТК шунтирует закрытый выходной транзистор элемента И-НЕ 22, На объединенных выходах элемента НЕ 1 и элемента НЕ 4 устанавливается высокий логический уровень, так как на их входы поступают низкие логические уровни. С выхода элемента НЕ 1 высокий логический уровень через шину 6 данных на вход элемента НЕ 2, на выходе которого устанавливается низкий логический уровень. На выходе элемента НЕ 3 устанавливается соответственно высокий логический уровень, который через шину 5 данных поступает на первые входы элементов ИЛИ-НЕ 21 и И-НЕ 22,На входы элемента ИЛИ-НЕ 21 поступают высокие логические уровни, поэтому на его...

Устройство для магнитной записи цифровых данных

Загрузка...

Номер патента: 1229810

Опубликовано: 07.05.1986

Авторы: Духовской, Коровяк, Краюхин, Тимофеева

МПК: G11B 5/09

Метки: данных, записи, магнитной, цифровых

...Все перечисленные сигналы подаются на входы блока 4 памяти, где осуществляется разбивка сигнала на группы двоичных разрядов и запоминание текущего и предыдущего значений групп двоичных разрядов (фиг.2 - 4 - 2 - 9), з 0 На выходе узла 5 поразрядного сравнения формируется сигнал логической единицы или логического нуля в зависимости от совпадения или несовпадении групп двоичных разрядов, По разрешающему сигналу узла 5 (фиг.2 - 10) на вход элемента И 6 проходят импульсы тактовой частоты (фиг.2 - 11). Импульсы тактовой частоты и сигнал сброса (фиг.2 - 12) подаются на раздельные входы триггера 7, с выхода которого осуществляется управление коммутатором 1 О.40При различиях информации двух соседних групп двоичных разрядов группа двоичных...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1231506

Опубликовано: 15.05.1986

Авторы: Богданов, Лупиков, Маслеников, Спиваков

МПК: G06F 11/26

Метки: узлов, цифровых

...Сигнал логического 0" с выхода элемента И57 подается на входы записи вычитающих счетчиков 46, 47 и вход установки в нулевое состояние триггера 48.При этом триггер 48 обнуляется, ав вычитающие счетчики 46, 47 с информационных входов 73, 74 записы"ваются двоичные коды 0 1, КодЙ, определяет число псевдослучайныхкодов генератора ПСК 4, необходимыхдля приведения контролируемого цифрового узла 17 в исходное состояние.Код 1 задает число кодов генератора ПСК 4, используемых для снятиясигнатуры контролируеьых сигналовузла 17. Сигнал логического "0" с вы"хода триггера 51 поступаетна. входустановки в нулевое состояние триггера 50, обнуляя его и принудительноудерживая в нулевом состоянии. Сигнал логического "О" с выхода триггера 50 запрещает...

Оптоэлектронный модуль для обработки цифровых и аналоговых сигналов

Загрузка...

Номер патента: 1231605

Опубликовано: 15.05.1986

Авторы: Белан, Кожемяко, Тимченко

МПК: H03K 23/78

Метки: аналоговых, модуль, оптоэлектронный, сигналов, цифровых

...втором выводе которого присутствует в данный момент 0 логическая единица, а разряд 27 обнуляется за счет того, что ца его втором Фотоприемнике 32 присутствует оп" тический сигнал от источника 29 света разряда 26, а также за счет присутствия ца Фотоприемнике 32 разряда 27 отрицательного напряжения. С приходом следующего импульса ца шину 36 возбуждается разряд 25 ц обнуляется разряд 26. С приходом очередных импульсов вычитание происходит аналогичным образом.Оптоэлектронный модуль, обрабатывающпй ццФровые сигналы в едцничноцормальцом коде, работает следующим образом.В режиме "Суммирование" первый переключатель 6 устанавливают так, что контакты 8 и 11 и 12 и 14 первого переключателя 6 замкнуты, а переключатель 16 ставят в нейтральное...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1233156

Опубликовано: 23.05.1986

Авторы: Попова, Рейзин, Рубинштейн, Силина

МПК: G06F 11/16

Метки: блоков, цифровых

...окончания интервала измерения полученная сигнатура поступает на вторую группу информационных входов блока 7 сравнения сигнатур, выполненного на, основе запоминающего устройства. Первая группа входов блока 7 сравнения сигнатур подключена к группе выходов номера параметра блока 8 управления.Если сигнатура первого параметра правильная, на выходе 12 устройства устанавливается сигнал логической единицы такой же сигнал находится на первом выходе блока 7 сравнения сигнатур. В этом случае на выходах номера параметра блока 8 управления выставляется код, соответствующий следующему контролируемому параметру. В мультиплексоре 3 и коммутаторе ц управляющих сигналов первые каналы закрываются и открываются вторые.Цикл измерения повторяется....

Устройство для преобразования цифровых сигналов в соответствующие им аналоговые сигналы

Загрузка...

Номер патента: 1233820

Опубликовано: 23.05.1986

Автор: Фритьоф

МПК: H03M 1/66

Метки: аналоговые, преобразования, сигналов, сигналы, соответствующие, цифровых

...ройство 5 может быть выполнена, например, на двух госледоняте.тыо нкгцочепных инвертирующих ключевых тря: -зисторньгх .:саскяцях, выход втстрого иэкоторь 1 х яв,1 яется первым гтьсходом, я20 выход первого Вторым езыхоцс 2 м переключающего устройстВя.Устройство работает следунщим образом,ТЗк, по туп яющий с Бьходя истот 1 ника 2 тока па гход и-каскадного делигеля б тока, делится н кяждстм каскаде 7 на два. Одна часть тока поступает через пятый МОП-трянэстстор 2пя вход следующего более пялшегс31 КЯСКЯДЯ, Я ЦРУЕ ЯЯ ЧаСтт: ТОКЯ Н ЭЯНИСИМОСтн От СИГЕ:ЯЯ ОТПИРЯКТЩЕ О ИлиЗЯПИРЯЮЩЕГО), 1:ОЕЯННОЕ О НЯ т;Ятс -торы 8- 1, либо поступьет 11 и 1 эерт и 2 уоще 1 и Вход усилителя .;, .Лесбо ня .у.1 евуто шину., Остянтпяяся от деленияЕясть тока черсз...

Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару

Загрузка...

Номер патента: 1234847

Опубликовано: 30.05.1986

Авторы: Титовская, Титовский, Шмидт

МПК: G06F 17/14

Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых

...1/2 адресах 1 О в блоке 13, В течение следующихБ тактов (вторая половина первойили последующей нечетной итерации)сумматор 11 работает в режиме вычитания, поэтому в (К+2)-м такте вблок 13 записывается разность Х, -Ха в конце итерации во второй половине блока 13 оказываются записанными Б/2 разностей, Такая работасоответствует графу преобразований 20 (Фиг4)На второй итерации (и аналогичнона всех четных итерациях) устройство работает аналогично, на ролиблоков 12 и 13 взаимна изменяются.25 В качестве исходных данных выступают промежуточные результаты вычислений, накопленные в блоке 13.По окончании и-й (11-2") итерации коэффициенты преобразования С ,С Щ оказываю" ся. записанными в блоке 12,цвгавьх ре истров .Тактовая частота задается...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1236483

Опубликовано: 07.06.1986

Авторы: Киселев, Седова

МПК: G06F 11/30

Метки: блоков, цифровых

...2236483 4 Э 5формула изобретения 3 1в новое состояние и в блоке 9 былапроизведена новая выборка соответствующей информации.В некоторый момент времени блок9 вырабатывает сигнал окончанияконтроля первого ФЗУ и блок 12 формирует импульс 20, по которому счетчики3 и 4 переключаются в состояния,соответствующие второму ФЗУ цифрового блока, а счетчик 2 устанавливается в "0", Далее, при отсутствии неисправности происходит последовательная проверка всех сигналов 2-го ФЗУ,3-го ФЗУ М-го ФЗУ. По импульсупереполнения счетчика 3, т.е. поокончании контроля всех сигналовМ-го ФЗУ происходит установка счетчика 4 в исходное состояние, определяющее десятичный номер "01" контролируемого ФЗУ, т.е, начинаетсяновый цикл контроля,При наличии неисправности...

Импульсный зонд для контроля цифровых схем

Загрузка...

Номер патента: 1238008

Опубликовано: 15.06.1986

Авторы: Алиев, Араратов, Сколецкий, Шарифов

МПК: G01R 31/3177

Метки: зонд, импульсный, схем, цифровых

...импульса., ввиду чеготак как потенциал на входе инвертора искажение импульса не происходит. Так15 равен сумме входного потенциала и как этот импульс но амплитуде не пре-:падения напряжения на р-и переходе выщает порога срабатывания блока 10,транзистора 16, т.е. 2,4 В, 10 то влияние последнего также не скаэыСледовательно Формирователи 3 н 4 вается.Разнополярных импульсов (Фиг. 1) отклю- б; Контрольная точка схемы имеетчены от генератора 2 импульсов,.а оба уровень логической единицы.индикатора. 17 и 18 блока 8 индикации При этом уровни на выходах дискри.(фиг,2) не светятся. 15 минатора 5 меняются на противоположПри электрическом контакте выход- ные, а это обеспечивает подготовкуной шины 9 зонда (фиг. 1) с контроль- .к работе...

Устройство для контроля цифровых последовательностей

Загрузка...

Номер патента: 1238081

Опубликовано: 15.06.1986

Авторы: Аюпов, Пыраев, Шведов

МПК: G06F 11/16

Метки: последовательностей, цифровых

...В этот момент времени нулевой уровень, предварительно записанный в первый разряд И -го регистра сдвига, поступает в триггер 2. Нулевой сигнал с выхода триггера 2 поступает на вход элемента И 3, запрещая тем самым прохождение синхроимпульсов на синхровходы регистров 1 сдвига, Запись информации в регистры 1 прекращается, и в них хранится информация контролируемых последовательностей.Отображение хранящейся в регистре 1 информации производится в блоке 5 Изобретение относится к электроизмерительной технике и может бытьиспользовано для контроля дискретныхсигналов в каналах ввода-вывода цифровых .вычислительных машин.Целью изобретения является упрощение устройства.На чертеже показана блок-схемаустройства,Устройство содержит...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1238082

Опубликовано: 15.06.1986

Авторы: Богданов, Лупиков, Маслеников, Спиваков

МПК: G06F 11/16

Метки: блоков, цифровых

...сравнения блока 4 сравнения поступают на входы дешифратора 3, который из числа несовпадающих разрядов кодов выбирает один .с наибольшим приоритетом и фор О мирует на соответствующем выходе сигнал логической "1", а на остальныхЮЗ 11 выходах - сигнал логического 0 Сигналы с выходов дешифратор а 3 поступают на входы сумматоров по моду лю два 1 4- 1, 1 4 -2 , . . . , 1 4-и регистра теста 2 . Каждый из сумматоров 1 4- 1, 1 4- 2 , . . . , 1 4-и формирует на своем выходе сигнал , совпадающий с соответствующим сигналом на выходе регистра 1 3 , если на вход этого сумматора подаетсясигнал логического "0" от дешифр атора 3 , или сигнал , инверсный по .отношению к. сигналу на выходе регистра 1 3 , если на вход сумМатора подается ,сигнал...

Многоканальное устройство для тестового контроля группы цифровых блоков

Загрузка...

Номер патента: 1238084

Опубликовано: 15.06.1986

Авторы: Плясов, Середа, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/26

Метки: блоков, группы, многоканальное, тестового, цифровых

...системы в двух других одноканальных конфигурациях осуществля. ется по описанному алгоритму. После записи резульатов контроля устройство переходит в режим выбора работоспособности конфигурации.Режим выбора работоспособной конфигурации. По тактовому импульсу с выхода распределителя 7 в регистр 4 заносится код конфигурации системы, который зависит от .результатов аппаратного и тестового контроля, наличия сигнала прерывания.Возможны следующие варианты выбора конфигурации.А; Если ранее был сформирован сиг-нал прерывания, по результатам тестового контроля система нормально функционировала в мажоритарной конфигурации и результаты тестового и аппаратного контроля совпадают, то в 25 регистр 4 перестройки заносится код .000 аварийной...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1238085

Опубликовано: 15.06.1986

Авторы: Инсода, Кузьменко, Пятронис, Урбонас

МПК: G06F 11/26

Метки: узлов, цифровых

...при записи информациииз третьего блока 12 памяти в регист ры коммутатора 9: запись, считывание,уровень данных, тип адреса (прямой,инверсный). Эта последовательностьадресов слова третьего блока 12 памяти Формируется в Формирователе 13адреса слова,Формирование последовательностей для проверки ЗУ объекта 11 контроля состоит из повторяемых двух операций; записи слова из третьего блока 40 12 памяти на информационный регистр 21 коммутатора 9 и подготовки следующего адреса для проверяемого ЗУ, что определяют выходные сигналы .блока 3 управления. На третий блок 45 12 памяти схемы ИЛИ подается сигнал, разрешающий выборку всех разрядов ОЗУ, и сигнал, разрешающий работу (вывод из третьего состояния) элемента НЕ 28, выходные сигналы которых 50...

Устройство для воспроизведения цифровых сообщений с носителя записи

Загрузка...

Номер патента: 1238148

Опубликовано: 15.06.1986

Авторы: Боброва, Ефимов, Маринкин, Муттер

МПК: G11B 20/10

Метки: воспроизведения, записи, носителя, сообщений, цифровых

...13 и 14, первый, второй, третий и четвертый элементы ИЛИ 15, 16, 17 и 18, элемент 19 сравнения, выделитель 20 импульса начала символа и первый, второй и третий элементы И 21, 22 и 23, Выход первого сумматора 9 по модулю два подключен к первому входу первого элемента ИЛИ 15, соединенного выходом с первым входом первого элемента И 21, выход которого подсоединен к входу установки логического нуля счетчика 12 и к тактовому входу второго Р-триггера 13. Второй Р-триггер 13 соединен информационным входом с выходом второго элемента ИЛИ 16 и подключен выходом к первому входу третьего элемента ИЛИ 17. Третий элемент ИЛИ 17 подсоединен выходом к блоку 4 декодирования и соединен вторым входом с первым выходом элемента 19 сравнения. Элемент 19...

Кодер двухполярного сигнала для цифровых систем передачи информации

Загрузка...

Номер патента: 1238253

Опубликовано: 15.06.1986

Автор: Лозовой

МПК: H04J 3/00

Метки: двухполярного, информации, кодер, передачи, сигнала, систем, цифровых

...элементы И-НЕ 7 и 8 поступает на вход селектора 2. При этом, в зависимости от полярности входного сигнала, селектор 2 оставит 10 открытым тот компаратор, на вход кодит кодируемый сигнал противоположнойполярности. Дальнейшее кодированиеосуществляется подбором амплитудйсуммарного эталонного сигнала с,поочередным включением эталонных сигналов ГЭС 3 с помощьюСЭС 2. Цель достигается введением К5 и элементов И-НЕ 6, 7 и 8.1 ил. торого сигнал поступает в той жеполярности, что и сигналы, генератора3, и заблокирует выходной сигнал первого или второго компаратора 4 или 5,на который приходит кодируемый сигналпротивоположной полярности. Дальнейшее кодирование осуществляется под-,бором амплитуды суммарного эталонного сигнала с поочередным...

Устройство для сжатия цифровых телевизионных сигналов

Загрузка...

Номер патента: 1238268

Опубликовано: 15.06.1986

Автор: Смирнов

МПК: H04N 7/12

Метки: сжатия, сигналов, телевизионных, цифровых

...о состояяиях разрядов с выхода блока 2 аналого-цифрового преобразования во время отрицательной полуволны полустрочной частоты науправляющем входе элемента 6 задержки и разрешает считывать информациюво время положительной полуволны,Таким образом, на входах суммирую;щего регистра 7 памяти мы одновременно имеем информацию о (З+1)-йстроке иэ элемента 6 задержки и информацию о З-й строке с выхода бло"ка 2 аналого".циФрового преобразования, Управляющие сигналы на первом,втором и третьем управлякицих входахпозволяют посредством блоков разрешения записи записать в элементы памяти четные отсчеты З-й строки и не- Збчетные отсчеты (1+1)-й строки. Однонременно комбинация на первом ивтором управляющих входах третьегорегистра 10 памяти...

Устройство телеконтроля линейных трактов цифровых систем передачи

Загрузка...

Номер патента: 1241494

Опубликовано: 30.06.1986

Авторы: Забелин, Милин, Мозель, Продан

МПК: H04B 3/46

Метки: линейных, передачи, систем, телеконтроля, трактов, цифровых

...чего сигнал; на выходе порогового блока 23 исче 5 ает, и в этот момент на выходе формирователя 24 импульса формируется короткий сигнал, обнуляющий счетчик 14 цифровых ошибок и устанавливающий соединение третьего выхода счетчика 14 с хронирующим входом регистра 25 памяти, Счетчик 14 анализирует достоверность по нарушению биполярности кода рабочего сигнала, Если достоверность оказывается вьппе заданного поро а с третьего выхода счетчика 14, на хронирующий вход регистрапамяти через блок 4 управления поступает сигна.,п. информация о номере г -нейного регенератора. 27-1 и 27-2 .:.Оеписывается на выход регистра 25 памьти и через дешифратор 26 высвечизается на индикаторе 21, как номер неу.тайчиво работающего егенератора.Кроме того, в...

Устройство для передачи и приема цифровых сигналов

Загрузка...

Номер патента: 1241515

Опубликовано: 30.06.1986

Авторы: Долгов, Коротков

МПК: H04L 25/40

Метки: передачи, приема, сигналов, цифровых

...На еговторой вход (добавления единицы)сигнал поступает с выхода третьего 50 дешифратора 8 через инвертор 11 ипервый вход элемента И 13 и с выхода четвертого дешифратора 9 черезвторой вход элемента И 13. На третий вход (вычитания единицы) сигнал 55 поступает с выхода третьего дешифратора 8 через инвертор 12 и первыйвход элемента И 14 и с выхода четвертого дешифратора 9 через второй12415154кодирующего блока 2 за предельноезначение уровней квантования, как вположительной, так и в отрицательнойподобластях. Если перегрузка первогокодирующего блока 2 распознана, токодирование будет осуществляться нев зоне, определяемой вторым кодирующим блоком 7, а в соседней (скорректированной) зоне, имеющей код номера1 О на единицу больше или на...

Устройство коммутации асинхронных цифровых сигналов

Загрузка...

Номер патента: 1241522

Опубликовано: 30.06.1986

Авторы: Курочкин, Яковлев

МПК: H04M 9/00

Метки: асинхронных, коммутации, сигналов, цифровых

...согласования скоростей записи информациииз блока 1 в блок 2 вводится сигналобратной связи ОС, вырабатываемыйв формирователе 8 в момент выдачи информации в 1-ю исходящую линию связи.По сигналу ОС производится записьадреса следующей ячейки в-ю зону1 О ОЗУ в формирователе 5, подлежащейсчитыванию в следующем цикле опросаиз-й зоны ОЗУ блока 1 и разрешениезаписи информационного бита в блок2, поступающего иэ блока 1, В формирователе 8 сигнал ОС вырабатываетсядля-й исходящей линии связи по переднему Фронту частоты выдачи Р.Опрос сигналов ОС производится адресами А 5 циклически, синхронно с оп 20 росом остальных блоков устройства.Для 1-й исходящей линии связи в 1-йвременной позиции, определяемойадресом Ац, сигнал ОС фиксируетсяна выходе...