Патенты с меткой «цифровых»

Страница 28

Способ совместной передачи и приема цифровых и аналоговых данных

Загрузка...

Номер патента: 1644395

Опубликовано: 23.04.1991

Автор: Диков

МПК: H04J 3/00

Метки: аналоговых, данных, передачи, приема, совместной, цифровых

...данных.После .приема управляющего символа,разрешающего прием аналогового сигнала, он также как в узле 12 управления передачи, в узле 13 управленияприема в параллельном виде выделяется на втором сдвиговом регистре 26,второй дешифратор 25 управляющихсимволов дешифрирует символ и устанавливает третий триггер 24 в единичное состояние, что вызывает за"пуск второго счетчика 23, которыйчерез интервал дискретизации, включающей целое число бит принимаемогоцифрового сигнала, выдает стробимпульс разрешения приема, являющиеся одновременно сигналом прерывания приема цифровых данных, тактовым сигналом для второго триггера20, Формирующего знак полярностивыборки аналогового сигнала и сигнал управления ключом 22. Сформированный двухполярный...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1645958

Опубликовано: 30.04.1991

Авторы: Анцыгин, Дойных, Дьяченко, Зосимова, Тарасенко, Шаталов

МПК: G06F 11/00

Метки: узлов, цифровых

...слово дпя ситуации 2 О а) имеет вид ООО"01"00..00; для ситуации б) - ОО,О"10"ООО. Таким образом схема коррекции ошибок, появляющихся в результате одиночных константных неисправностей, в данном 25 случае исправляет ошибку, являющую ся результатои одиночной неисправности типа "перемычка"В результате коррекции инвертируется тот разряд информационного слова, записанного 3 О в регистр 2, номер которого на единицу меньше номера нуля в результа те сравнения2,4Обратнюй код информационного слова проходит с одиночной ошибкой (на ныходе триггера 21 устанавливается уровень "1", разрешающей коррекцию, в регистр 2 записано информационное спово с одиночной ошибкой), прямой код с циклическим сдвигом - 40 также с одиночной ошибкой, Этот слу" чай...

Устройство для приема цифровых сигналов

Загрузка...

Номер патента: 1646065

Опубликовано: 30.04.1991

Автор: Чуркин

МПК: H04J 3/00

Метки: приема, сигналов, цифровых

...в блок 3 определения каналов, При этом информация О, являющаяся адресом А временного канала, обслуживаемого в данный момент времени, с помощью счетчика адреса 5 записывается в соответствующую ячейку памяти блока 3 - 5 (см. фиг. 4). Старший разряд а этой информации О инвертируется с помощью элемента НЕ 3 - 7 (см, фиг. 4), Таким образом, информация О благодаря инвертированию ее старшего разряда будет отличаться от адреса счетчика 5 ровно на половину цикла Т = 125 мкс работы тракта ИКМ/32.Блоки памяти 2, 3, б имеют одинаковое число ячеек памяти, равное количеству обслуживаемых цифровых каналов, Число ячеек памяти равно 32, если эти блоки обслуживают один тракт ИКМ - 30/32. При увеличении количества обслуживаемых трактов число ячеек...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1649544

Опубликовано: 15.05.1991

Авторы: Король, Сафроненко, Чепрунова, Чубатов

МПК: G06F 11/00

Метки: блоков, цифровых

...соответствующих проверяемым в данном тесте неисправностям, записаны "г 1".Если в очередном тесте не обнаружены неМсйравности, т,е. на выходе блока 4 сравнения " 1", то разряды регистра 6, соответствующие коду диагностической информации данного теста, устанавливаются в "О". Сигнал на выходе блока 4 сравнения разрешает запись диагностической информации в регистр.1. Если же в очередном тесте обнаружена неисправность, то установление в "0" разрядов регистра 6 не происходит. После ввода диагностической информации по командам с блока 7 управления в блок 2 памяти вводится следующий тест, который поступает затем на входы блока 9, и начинается ввод диагностической информации,Рассмотрим работу устройства а ситуации, когда диагностическая...

Устройство асинхронного сопряжения цифровых сигналов

Загрузка...

Номер патента: 1649681

Опубликовано: 15.05.1991

Авторы: Виноградов, Глухов, Ларин, Финагентов

МПК: H04J 3/00, H04J 3/06

Метки: асинхронного, сигналов, сопряжения, цифровых

...передачи М = (и + 1)/ т элементов) считывается из блока памяти 3 в кодер 4 "быстрыми" тактовыми импульсами (БТИ), формируемыми в блоке запуска и управления 1. При этом частота их следования превышает канальМ+ную частоту 1 не менее, чем в 2 раз, где Я - избыточность, необходимая для кодирования информации циклов передачи с защитой от ошибок заданной кратности К, Поддействием БТИ в кодере 4 формируются комбинации псевдослучайной последовательности (ПСП), соответствующие информации цикла передачи, длина которого Й элементов, и имеющие избыточность Я, необходимую для кодирования информации с защитой от ошибок заданной кратности К,С выхода кодера 4 на несущей частоте 1 н комбинации поступают на входы первого элемента И 8 и второго элемента НЕ...

Устройство для сопряжения асинхронных цифровых потоков

Загрузка...

Номер патента: 1649682

Опубликовано: 15.05.1991

Автор: Неволин

МПК: H04J 3/00

Метки: асинхронных, потоков, сопряжения, цифровых

...линию будет скоммутирована команда отрицательного согласовабудет исключен очередной тактовый импульс, т.е, считывание из запоминающего узла 14 не будет произведено.Тактовые генераторы 5 и 9 приема и передачи выполнены аналогично, но тактовый генератор 5 приема управляется приемником 3 синхросигнала, который устанавливает и поддерживает его фазовые соотношения с тактовым генератором пере 5 10 15 20 25 30 35 дачи соседней станции, а тактовый генератор 9 передачи через передатчик 8 синхросигнала передает на соседнюю станцию свое фазовое положение, тактовый генераторы 5 и 9 распределяют тактовые позиции по принадлежности индивидуальным информационным потоком, определяют служебные позиции, в том числе для передачи команд согласования...

Устройство объединения асинхронных цифровых сигналов

Загрузка...

Номер патента: 1653181

Опубликовано: 30.05.1991

Автор: Чуркин

МПК: H04Q 11/04

Метки: асинхронных, объединения, сигналов, цифровых

...4 кода времени, так как аналогичный счетчик, работающий асинхронно и синфазно со счетчиком 4 кодавремени, установлен в блоках исходящих линий (на чертеже не показаны),Управление работой мультиплексо"ров 5 и блока 2 памяти адресов осуществляет счетчик 6 адреса, который,благодаря синхронизирующей частотеГ ,поступающей па его вход, вырабатывает адреса обслуживаемых входящихлиний связи и их регистров 3 и выдает эти адреса на вторые (управляющие) входы мультиплексоров 5 и блока 2 памяти адресов. При этом соотношение частот Е ч Го должно бытьтаково, что за один такт счетчика 4кода времени все информационные входы мультиплексоров 5 должны бытьпросмотрены.С помощью адресов А входящих линийсвязи, вырабатываемых счетчиком 6 адреса, производится...

Способ автоматического контроля цифровых систем автоматического управления

Загрузка...

Номер патента: 1654782

Опубликовано: 07.06.1991

Авторы: Григорьев, Чечурин

МПК: G05B 23/02

Метки: систем, цифровых

...входным воздействием Ов, и составляет40 Т 1=3 т, (3)С учетом паспортных ограничений наамплитуду входного сигнала оптимальноезначение последней рассчитывается кака (Чв) = 2 (а 1+ а 2),1(4)где а 1 - максимально допустимая величинасигнала на входе САУ,а 2 - порог нечувствительности на входе.Учитывая инерционные свойства конт 50 ропируемой системы, длительность входного воздействия определяется какт(О)=0,5 Т 1, (5)Расчетная или экспериментально снятаязависимость сг(т) служит для определения55 Оп= О(Трасч- 4, (6)Соотношения (2), (3) и (б) определяютзначения исходных констант Л, т 1 и Оп дляалгоритма контроля, а (4) и (5) - параметрывходного воздействия.возбуждения системы 10 15 20 30 35 40 Подавая сигнал О на вход заведомо исправной...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1654823

Опубликовано: 07.06.1991

Авторы: Алексанян, Егян

МПК: G06F 11/00

Метки: блоков, цифровых

...устройства с площадкойконтролируемого блока через резистор10, контакт 31 группы реле, один изконтактов 32-35 группы реле и резистор 19 протекает ток. В результатенапряжение на выходе Формирователя20 импульсов превышает эталонное напряжение на входе 22,устройства, и навыходе 23 устройства формируется сигнал логическои "1",Отсутствие тока через резистор 19приводит к появлению на выходе 23 неисправности устройства сигнала логического "0".На практике отсутствие тока черезрезистор 19 возможно или при отсутствии контакта с площадкой контролируемого блока, или при наличии большого(сотни кОм) сопротивления между корпусом и соответствующим выводом контролируемого блока.У интегральных микросхем различныхсерий значение сопротивления...

Способ обработки цифровых сигналов по типу предпочтительно адаптивного трансверсального фильтра и устройство для его осуществления

Загрузка...

Номер патента: 1655309

Опубликовано: 07.06.1991

Автор: Хайнрих

МПК: H03H 21/00

Метки: адаптивного, предпочтительно, сигналов, типу, трансверсального, фильтра, цифровых

...накопителя 5 частичных сумм соединен с входным регистром 6.2 блока 6 суммирования сигналов, выходной сигнал которого поступает на вход входного регистра 6,3, что позволяет последовательно суммировать сигналы частичных сумм, считываемые для каж дого шага задержки из накопителя 5.Причем появляющийся на выходе кодирующего блока 4 управляющий бит (р в табл. 1) указывает прибавляется (при р =11) или вычитается (при 45 р =1) находящаяся но входном регистре 6.2 частичная сумма, посредством управляющего бита (р =О в табл.1), появляющегося на выходе кодирующего устройства 4, запирается входной регистр 6,2, если мгновенно достигнутая сумма свертки должна оставаться неизменной, так что не происходит ни сложения, ни вычитания. Если в...

Устройство для определения очередности поступления (е+1) цифровых сигналов

Загрузка...

Номер патента: 1656535

Опубликовано: 15.06.1991

Авторы: Пристюк, Сементовский, Соколов, Сорокин, Узлов

МПК: G06F 11/00

Метки: е+1, очередности, поступления, сигналов, цифровых

...А 1 А 2АЗ = "1", то А 4 постуим. В двух оставшихся крайнихловие существует только одно, ив этих случаях поступае) или ппоследним.Рассмотрим детально рлбова для случая некоторых варианности поступления входных сиОписание состоя ни 1 ус НиВ момент ТО (исходное состояние) на шинах входных сигналов имеем уровень логического нуля: А 1 = А 2 = АЗ = А 4 = О.В момент Т 1 получаем А 4 = "1", Триггеры 18 и 20 устанавливаются в "1". Только для элемента И 30 имеем на всех входах "1". На шине 1 А 4 получаем "1", т.е. активируется внутриканальный вход с весом 16 сумматора 5.3, На остальных шинах 2 А 4- ЗА 4 = 4 А 4="0". В каналах 1, 2 и 4 состояние, как в момент ТО. Общее состояние устройства в омент Т 1: закодирована последовательность А 4 из...

Устройство для функционального контроля цифровых блоков

Загрузка...

Номер патента: 1656538

Опубликовано: 15.06.1991

Авторы: Барышев, Ваганов, Дерендяев, Кибзун, Лисицын, Маслов, Мельников

МПК: G06F 11/16

Метки: блоков, функционального, цифровых

...5 это слово запишется в ОЗУ 10 субблока 21 по очередному адресу и т.д, Запись информации в субблок 21 блока 2 буферной памяти продолжается до тех пор, пока состояние счетчика 20 тест-наборов не станет равно содержимому регистра 23, В случае равенства нэ выходе схемы 21 сравнения блока 5 появится импульс, который запретит работу генератора 22 и установит счетчик 20, регистр 25 и регистр 23 в нулевое состояние. Далее в регистр 25 от блока 1 заносится адрес очередного канала, а в регистр 23 - номер последнего загружаемого тестового слова в субблок блока 2 выбранного какала. Загрузка очередного субблока блока 2 происходит аналогично предыдущему и т.д., пока не загрузятся все необходимые для данного ОК субблоки блока 2 буферной памяти,...

Устройство для тестирования цифровых блоков

Загрузка...

Номер патента: 1656540

Опубликовано: 15.06.1991

Авторы: Казанцев, Мансуров, Синтюрев

МПК: G06F 11/26

Метки: блоков, тестирования, цифровых

...11 памяти и на управляющий вход схемы 12 сравнения, Число, содержащееся в регистре 2 5 10 15 20 25 30 35 сдвига, сравнивается с эталонной сигнатурой исправного контролируемого блока 3, находящейся в нулевой ячейке блока 11 памяти,При совпадении укаэанных чисел на выходе сравнения блока 12 формируется сигнал, который поступает на управляющий вход ключевой схемы 15, содержимое счетчика 10 поступает на блок 16 индикации. Появление на индикации нулевой информации говорит об исправности контролируемого блока 3.При несовпадении чисел сигнал несравнения с выхода схемы 12 сравнения поступает на суммирующий вход счетчика 10, увеличивая его содержимое на единицу, Одновременно этот сигнал с.некоторой задержкой поступает на вход считывания блока...

Устройство для построения цифровых ортокарт

Загрузка...

Номер патента: 1657962

Опубликовано: 23.06.1991

Авторы: Чугреев, Шавенько

МПК: G01C 11/18

Метки: ортокарт, построения, цифровых

...работает следующим образом,Снимки стеропары угтлнлвлцвлот цака,.етки 3 прибора и производят цхвзаимное и внешнее Ориентирование. 25Зятем по команде .ЗВ) 1) с помоцыо уз -лов перс.меще(н 8 Осугествляют их синхронное построчное проАилировлц(е ицабволение с гереомодели посредствомг.тереоскопическоц наблюдательной системы, состоящей иэ источников светл 1оптичегких блоков , г цимков стереопары, о ьективов 4 и светоделительных приз; 5. 11 ричем оператор воздействует ця взлцмое перемещецие снимков стереопары посредством блока ручного прав.(ения 11, соединенного синтерйе)Сом )гГ 1) тяк, чтобы стереоскопическое изображение марки, (орм) -руемое световыми марками /, объективами 6 и светоделительными призмами 5,ныходилось ца и оверхцостц...

Устройство контроля цифровых узлов

Загрузка...

Номер патента: 1661690

Опубликовано: 07.07.1991

Авторы: Селиванов, Хамко

МПК: G06F 11/00

Метки: узлов, цифровых

...8 с блока 6 местного управления.Код адреса с переключателей 12,1- 12.16 через передатчики 12.39-12.54 и приемники 12.74-12,89 тоступает на индикацию, а также по шинам 12.139 на входы мультиплексора 12.134, стробируемого сигналом с триггера 12. 117 по шине 12,141. С выходов мультиплексора 12,134 код адреса подается на входы мультиплексора 12.136, который стробируется сигналом с выхода 9 ПЗУ 12. 137, сигналы с выходов мультиплексора через передатчики 12.73 поступают на шины 3.108. Адрес на шинах 3.108 сопровождается признаком 45 50 55 12.105 и индикацию.Разрешение работы блока 12,131 ключей и блокировка передатчиков 12.55-12.70 осуществляются сигналом с переключателя 12.33 по шине12,138, В следующих тактах ПЗУ 12,137 снимаются...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1661768

Опубликовано: 07.07.1991

Авторы: Прилежаев, Смирнов, Соломин

МПК: G06F 11/26

Метки: блоков, цифровых

...запишутся в регистр 42 и через элемент 44, двунаправленный приемопередатчик 45 на контролируемый блок бу-, дет выдано значение Н/Ь канала. Команда Тестовая инструкция с передачей воздействия на контролируемыйблок и со сравнением" имеет несколько микрокомандных последовательностей. Микрокоманды У(29), У(20) работают аналогично описанному. По микрокоманде У(7), поступающей на синхровход триггера 13 блока 3, триггер 13 переключается и адрес следующей микрокомандной последовательности будет определяться микрокомандами У(8)-У(14) и выходом мультиплексора 4 до тех пор,пока в ТЗ/5 по У(7) триггер 13 снова не переключится. В ТЗ/1 после выдачи тестового воздействия на цифровой блок по микрокоманде У(30), которая поступает на вход "Установка в 1"...

Устройство для адаптивного приема цифровых однополосных сигналов

Загрузка...

Номер патента: 1663776

Опубликовано: 15.07.1991

Автор: Лопатин

МПК: H04L 25/40

Метки: адаптивного, однополосных, приема, сигналов, цифровых

...вырабатывается в блоке 10 подстройки фазы опорного колебания, который содержит фазовращатель 12 и вычислитель 11 фазы опорного колебания.С выхода стробирующего блока 5 сигнал поступает на вход аналого-цифрового преобразователя б, в котором производится преобразование выборки входного сигнала в п-разрядное кодовое число, Такое преобразование дает возможность реализовать адаптивный корректор 17 в цифровом виде, а также получить необходимую информацию для вычисления сигналов подстройки фазы опорного колебания и фазы момента стробирования. Цифровая обработка сигналов позволяет повысить ее точность, гибкость, эффективность за счет снижения влияния аддитивных помех, поскольку в этом случае только величина разрядности представления сигналов...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1667073

Опубликовано: 30.07.1991

Авторы: Николов, Фоменко, Щербаков

МПК: G06F 11/36

Метки: блоков, цифровых

...импульсов, состоящую изформирователей 28, первую группу 29 элементов ИЛИ-И, состоящую изэлементов И 30 и одного элемента ИЛИ 31, вторую группу 32 элементов ИЛИ-И, состоящую изэлементов И 33 и одного элемента ИЛИ 34, третью группу 35 элементов ИЛИИ, состоящую изэлементов И 36 и одного элемента ИЛИ 37руппу 38 двухвходовых элементов И, состоящую изэлементов И 39, первую группу 40 трехвходовых элементов И, состоящую изэлементов И 41, вторую группу 42 трехвходовых элементов И, состоящую из элементов И 43, группу 44 четырехвходовых элементов И, состоящую изэлементов И 45, и узел 46 формирования сигналов разрешения.Узел 46 формирования сигналов разрещения предназначен для фомированиясигналов= 1); каждый -й сигнал предназначен для...

Устройство для тестового контроля и диагностики цифровых модулей

Загрузка...

Номер патента: 1667075

Опубликовано: 30.07.1991

Авторы: Ахулков, Верстаков, Крыликов, Лапинский, Малежин, Преснухин

МПК: G06F 11/22, G06F 11/36

Метки: диагностики, модулей, тестового, цифровых

...по нулевому адресу блока 1 и первая ответная реакция должна фиксироваться по нулевому адресу блока 2, то в счетчиках 4 и 21 устанавливаются адреса 11.11, Это связано с тем, что перед каждым обращением к блокам памяти в автоматическом режиме происходит увеличение содержимого счетчика адреса на 1 и, следовательно, перед первым обращением в счетчиках 4 и 21 будут установлены требуемые нулевые адреса. Во втором режиме работы возможны различные варианты запуска блоков 1 и 2 (режимы 2.1.2,4). Выбор варианта осуществляется в зависимости от записанного по адресу ХХХХООО в регистр 11 кода, Запись кода происходит перед началом работы во втором режиме по формируемому блоком 10 стробу 10.7, записывающему поступающую по разрядам 25,125,4,...

Устройство сопряжения разноскоростных асинхронных цифровых сигналов

Загрузка...

Номер патента: 1667266

Опубликовано: 30.07.1991

Авторы: Курочкин, Яковлев

МПК: H04J 3/16

Метки: асинхронных, разноскоростных, сигналов, сопряжения, цифровых

...Аз иэ первого и второго мультиплексоров 3 и 5 выдается сигнал требований и информационный сигнал, При этом временной канал при записи разделяется на такты ть и 12 Во время такта ть поадресу Аз из ь ячейки ОЗБ 33 считывдетя информация, и по заднсму афронту в ближайшем такте частоты з эта информация иклов в групповом сигнале; заносится в регистр 31 Бо время такта 12 сдвинутое на один разряд слово вновь записывается вячейку ОЗБ 33 при наличии сигнала требований ,:. используемого в дан ном случае в качестве тдк 1 ового сигнала тз.В первый разряд ОЗБ 33 записывается информационный бит,Цикл чтения разделен на временныеканалы (ВК), как в кадре ИКМ. За один 10 ВК производится одно считывание во время такта т 4 по пдресу А а в такте т 5 -...

Телевизионная система с компрессией цифровых сигналов цветных изображений

Загрузка...

Номер патента: 1672589

Опубликовано: 23.08.1991

Авторы: Королев, Огарок, Петухов

МПК: H04N 7/18

Метки: изображений, компрессией, сигналов, телевизионная, цветных, цифровых

...версное) состояние и разрешает переполнении буферного блока 16 с его вто- формирование триггером 34 импульса. Если рого выхода на вход 15.17 поступает нуле- по окончании импульса с выхода делителя37 на первом входе триггера 3 ) .,.(Ряес)единичный потенциал, то три гар 31 пепгключается в единичное состачтис л р;элементов 35-38, 40-43 ттовтог)яется;.с"гично описанному с учетом из)легв лгстояния триггера 3, Б про.иг.; го);триггер 31 остается в нулевомО.,тг(блокируя иьдачу сг 1 гналгзв ( (,:)г,го выходов СГ 36, Сигнал с перв:гг :,.триггера 32 Гт)аэрешает пг)с)хож.-. . ( и,пульсов с третьего выхода СГ 36(;- л.мент 39, Одновременно с в арг)атриггера 32 на выход 15 16 погту),.: .;Вай ПОТЕНциаЛ, ИМПУЛЬС;, форГ)уг):первом выходе триггера 3...

Устройство для контроля динамических параметров и функционирования цифровых интегральных схем

Загрузка...

Номер патента: 1674017

Опубликовано: 30.08.1991

Авторы: Данилов, Лобанов, Пункевич

МПК: G01R 31/317

Метки: динамических, интегральных, параметров, схем, функционирования, цифровых

...информация, а на выходе триггера 6 сигнал "Разрешения контроля",С приходом на синхронизирующий вход регистра 15 памяти задержанного элемента 7 задержки строб-импульса информация с входов регистра 15 памяти переписывается на его выходы. Указанная информация поступает на входы решающего блока 16. Если контролируемая информация по своим логическим уровням соответствует заданным значениям "0" или "1", а также соответствует ожидаемому местонахождению, фиксируемому строб-импульсом, то на выходе решающего блока 16, а следовательно, и на выходе 12 устройства сигнал отсутствует. Это означает, что контролируемая цифровая микросхема функционирует правильно. В противном случае на выходе 12 устройства формируется сигнал несоответствия выходной...

Устройство для контроля цифровых интегральных схем

Загрузка...

Номер патента: 1674019

Опубликовано: 30.08.1991

Авторы: Запольский, Лобанов, Пункевич

МПК: G01R 31/317

Метки: интегральных, схем, цифровых

...триггер 19 переключается два раза за такт, что соответствует режиму "Длительность импульса меньше такта". Уровни "0" на третьем и четвертом выходах приемного регистра 3 запрещают 15 прохождение этих импульсов, триггер 19находится в предыдущем состоянии, а элемент И 17 переводит амплитудный формирователь 7 в третье состояние, характеризующееся высоким импендансом, и 20 клемма 14 может служить выходом контролируемой ЦИС.Сигнал с выхода ЦИС поступает черезклемму 14 на сигнальный вход амплитудного формирователя, на второй вход которо го подается опорное напряжение с шины12. Результат сравнения запоминается на выходе логического компаратора 6 на время, определяемое длительностью строб-импульса. За это время на логиче ском компараторе 4...

Устройство для калибровки амплитудных уровней электрических сигналов многоуровневых цифровых генераторов

Загрузка...

Номер патента: 1674029

Опубликовано: 30.08.1991

Автор: Андрюхин

МПК: G01R 35/00

Метки: амплитудных, генераторов, калибровки, многоуровневых, сигналов, уровней, цифровых, электрических

...параллельный код, изменяющийся по времени по синусоидальному закону, который преобразуется в цифроаналоговом преобразователе б в аналоговое синусоидальное напряжение. Далее сигнал поступает на ступенчатый аттенюатор 18 для установки различных выходных уровней электрических сигналов, контроль, калибровка и юстировка которых осуществляется с помощью вольтметра 19 постоянного тока.В режиме калибровки амплитудных уровней электрических сигналов положительной полярности переключатель 14 находится в замкнутом состоянии, переключатель 15 - в разомкнутом, тем самым включается устройство фазовой селекции, В момент размыкания переключателя 15 на третий вход элемента И 10 поступает сигнал логической единицы, разрешающий прохождение сигналов по...

Устройство для диагностики цифровых блоков

Загрузка...

Номер патента: 1674129

Опубликовано: 30.08.1991

Автор: Роженцов

МПК: G06F 11/00

Метки: блоков, диагностики, цифровых

...счи 1 ываниякоманды, которь,й по линии 36 связи подается на вход блока 2 памяти, По линии 37связи код команды и код эталонной реакциипоступают соответственно на регистры 8 и11, куда записываются импульсом с четвертого выхода регистра 24, подаваемым полинии 38 связи,Первые команды диагностированияблока 7 содержат коды опрашиваемых коммутаторов 32, кодь: опрашиваемой в нихинформации, кодь эгалонных реакций ипредназначены для обнаружения неисправного узла 31 (для чего опрашиваются первые Входы коммутаторов 32, код на которыхявляется тестом для наиболее типичных неисправностей последующего узла 31). Вторые команды дополнительно содержат кодытестовых воздействий и обеспечивают локализацию неисправности в узлах 31, для чегоОпрашвиваются...

Устройство для измерения проскальзываний цифровых сигналов

Загрузка...

Номер патента: 1674388

Опубликовано: 30.08.1991

Авторы: Иванцовский, Линник, Родин, Товкачевский

МПК: H04B 3/46

Метки: проскальзываний, сигналов, цифровых

...21. Если количество принятых подряд испытательных последовательностей на новых позициях будет меньше коэффициента накопления счетчика 21, то блок 14 обнаружения проскальзываний может вновь перейти в режим поиска синхронизма, или при появлении испытательной последовательности на предыдущих позициях возвращается в исходное состояние. В последнем случае сигнал с выхода первого элемента И 18 через элемент ИЛИ 19 обеспечивает сброс в нулевое состояние счетчика 21,В случае, когда испытательный сигнал будет зафиксирован на новых временных позициях ин раз подряд, счетчик 21 формирует на выходе сигнал, который размыкает обратные связи в датчике 4 эталонных сиг- налов, Датчик 4 заполняется двоичной последовательностью символов с выхода измеряемого...

Устройство для измерения коэффициента ошибок в цифровых трактах передачи информации

Загрузка...

Номер патента: 1674394

Опубликовано: 30.08.1991

Авторы: Игнатьев, Кишенский, Панова, Христенко

МПК: H04L 12/26

Метки: информации, коэффициента, ошибок, передачи, трактах, цифровых

...к содержимому счетчика, а сигнал "Меньше" сбрасывает счетчики 24 и 26 в исходное (нулевое) состояние. При достижении некоторого максимального состояния, в отличие от счетчика 25 счетчики 24 и 26 остаются в этом состоянии (с максимальным содержимым независимо от дальнейшего поступления информационных импульсов на их информационные входы. Дешифраторы 27 и 29 настроены на нулевую комбинацию.Разрешающий сигнал с дешифратора 28 вызывает формирование импульса на выходе того элемента И 30 или 32, который соединен через дешифратор 27 (29) со счетчиком 24 (26), находящимся в этот момент в нулевом состоянии, а это тот счетчик из 24 или 26, который соответствует синфазному с контрольным сигналом каналу приемной части устройства, В нашем примере,...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1679487

Опубликовано: 23.09.1991

Авторы: Бабенко, Канцлер, Никитин, Фролов

МПК: G06F 11/26

Метки: блоков, цифровых

...в выходных наборах сбои будут зафиксированы в соответствующих ячейках памяти регистра 4. В качестве регистра 4 может быть применен синхронный регистр на двухступенчатых О-триггерах илиК-триггерах (МЯ-структура) с динамическим управлением записи-считывания.Таким образом, регистр 4 выполняет функции оперативной памяти, в которой иэменение состояния по каждому разряду контролируемого блока 3 фиксируется в соответствующей ячейке первой ступени регистра 4. Поэтому перезапись зафиксированной. информации во вторую ступень регистра 4 происходит по фронту импульсов в моменты времени 12, В моменты времени 1 з происходит считывание информации второй ступени регистра 4 и запись ее в синхронный фиксатор, представляющий регистр 11 на...

Устройство для тестового контроля и диагностики цифровых модулей

Загрузка...

Номер патента: 1683015

Опубликовано: 07.10.1991

Авторы: Абрамов, Абрамович, Ананьев, Москвин, Пасынков

МПК: G06F 11/22

Метки: диагностики, модулей, тестового, цифровых

...по двум информационным входам ОО, 01 соответствующего элемента 191 - 19 п памяти, а информация о параметрах контроля устанавливается по третьему входу О 2 соответствующего элемента 191 - 19 л памяти ,фиг, 2). После установки информации на входе 14 на Входе 16 устанавливзется код, соответствующий сигналу записи в соответствующий элемент 1 О; - 19 л памяти выбранного канала, Подается импульс сспровождения и на выходе дешифратора 9 формируется импульс, который записывает информацию, установленную на входе 14, в выбранный элемент, например элемент 191 памяти группы по нулевому адресу, Затем аналогичным Образом записывается инфор 1683015мация по остальным адресам элемента 191 памяти данного канала блока 10 формиро-. вания входных...

Устройство для функционального контроля цифровых интегральных схем

Загрузка...

Номер патента: 1684756

Опубликовано: 15.10.1991

Авторы: Козлов, Лепехин

МПК: G01R 31/3163

Метки: интегральных, схем, функционального, цифровых

...уровнями напряже 84756 10 15 20 25 30ний 11 оп 111 оя о, эввавяс мяли со д- ветствсвво источннкямн 19 и 20 опор-. ных напряжений. На выходе ус илителяко; р= яо "1,. 2 цг ркнРго уровня при этОм форьнц 7". .с з "игналпрнвРдгьяый на фиг,2 б, 1 а вьводе уснлителякомиаратор;: нижнРгс уровня ф рмируется сиг.:и, приведенный на Фиг.2 в, гДР о - ЭРДОРжка сигнала УсилителЯЛми-компаратор,ями 2 и 3, С приходом строб-импул са на управляющий вход 15 (фиг.2 г) и., следовательно, на вторые входы триггеров 4 и 5, в последние запиивается информация, у становленная : данный момент на выходах усилителей-компараторов 2 и 3 (фиг,2 д,е). Запись информации осуществляется по переднему фронту строб-импульса, ь, - задержка сигЛнала триггерами 4 и 5. На...