Патенты с меткой «цифровых»
Устройство для контроля цифровых последовательностей
Номер патента: 1603388
Опубликовано: 30.10.1990
МПК: G06F 11/16
Метки: последовательностей, цифровых
...тактовых импульсов.Второй проход начинается после поступления на вход 29 запуска очередного запускающего импульса. Начиная с второго прохода, происходит сравнение информации, поступающей на первые информационные входы блоков 3388 64 и 5 сравнения с выходов соответственно триггера 1 и временного дискри.минатора 14, с информацией, поступа 1 ющей на вторые информационные входы 5блоков 4 и 5 сравнения с выходов по/следних разрядов соответственно первого 2 и второго 3 регистров сдвига.В случае несравнения импульс с выхода первого 4 или второго 5 блоковсравнения через элемент ИЛИ 26 иэлемент И 22 изменяет состояние второго счетчика 7 на ненулевое, что,в свою очередь, приводит к появлениюимпульса на выходе элемента ИЛИ 25,который поступает на...
Устройство для контроля цифровых узлов
Номер патента: 1603390
Опубликовано: 30.10.1990
МПК: G06F 11/26
Метки: узлов, цифровых
...схемы.С выходов блока 3 двоичная информация поступает на первые входы схем 9 сравнения, на вторые входы которых поступает информация с соответствующих выходов контролируемой цифровой схемы через узел 1 и блок 2.Каждая из схем сравнения первой 9 и второй 10 групп работает следующим образом, В процессе контроля время смены информации на выходах эталонного и контролируемого блоков может несколько отличаться друг от друга, причем смена двоичной информации на выходах эталонного блока 3 происходит несколько позже, чем на выходах контролируемого блока. Поэтому в схемах 9, 10 сравнения предусмотрено вырабатывание сигнала синхронизации, позволяющего однозначно определять напичие или отсутствие совпадения сигналов контролируемого и эталонного...
Устройство для ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1603398
Опубликовано: 30.10.1990
Автор: Курилко
МПК: G06F 17/14, G06G 7/19
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...Уолша-Адамара: У 1 =Х +Х12 =. Х, - ХРезультат сложения 11 поступаетна вход блока 15 регистров сдвига, арезультат вычитания У 2 - на вход блока 16 регистров сдвига, Пара отсчетов оказывается одновременно на входах сумматора 11 и вычитателя 12 благодаря задержке на один такт в регистре 10 под действием управляющегосигнала 22, Результаты У 1 и У 2 записываются в блоки 15 и 16 регистровсдвига под действием управляющегосигнала 21 каждый второй такт работыустройства,По окончании первой (или нечетной)итерации источником данных для сумматора 11 и вычитателя 12 служат блоки15 и 16 регистров сдвига, а результаты записываются в блоки 13 (сумма У 1)и 14 (разность У 2) регистров сдвига.По окончании последней итерации с номером и (И=2 ) результат...
Устройство для контроля цифровых блоков
Номер патента: 1605238
Опубликовано: 07.11.1990
МПК: G06F 11/26
Метки: блоков, цифровых
...первого по п-й,соот 10 15 20 25 30 35 40 45 50 55 Формирователь граничных импульсных воздействий работает следующим образом. Информационная часть слова теста проверки поступает с генератора 1 теста по линии 41 на информационные входы мультиплексора 29 и на входы блока 34, а с их выходов сигналы воздействия через группу 35 резисторов поступают на линию 42 и на входы аналоговых мультиплексоров 30 и 3 1. Мультиплексор 29, операционные усилители 32 и 33 и аналоговые мультиплексоры 30 и 3 1 образуют схему формирования сигналов воздействия в соответствии с граничными параметрами импульсов Лог. 0" и "Лог. 1" (Фиг.4), имитирующих импульсные помехи.Учитывая, что все каналы входных сигналов поочередно подключаются мультиплексорами 29-31 к схеме...
Устройство для контроля цифровых объектов
Номер патента: 1608697
Опубликовано: 23.11.1990
Авторы: Демьянчук, Михавчук, Чашечников
МПК: G06F 11/22
Метки: объектов, цифровых
...с записаннойисходной тестовой комбинацией в регистре 5 с выхода многоканальногоамплитудного дискриминатора 7 черезэлемент НЕ 20 и элемент И 16 на триг-гер 19 поступает сигнал, изменяющийпо переднему Фронту его состояние,При этом сигналом низкого уровня свыхода триггера 19 запрещается поступление импульсов генератора 10на синхровход контролируемого объек08697 ч 5 10 15 20 п т 8 1 п вь 25 30 35 п д э 40 т щ с б Д д к Р д в 50 п 5 16 6, так как последний выполнил данную операцию, При заполнении етчика 8 наращивается на "1" счетк 2 и через Формирователь 18 имльса триггер 19 устанавливается в ходное состояние.Если при заполнении счетчика 8 иггер 19 не изменил своего состояя (т.е., находится в исходном сосянии), то сигнал с выхода счетчика...
Устройство для исправления ошибок в волоконно-оптических цифровых системах передачи информации
Номер патента: 1608730
Опубликовано: 23.11.1990
МПК: G08C 25/00
Метки: волоконно-оптических, информации, исправления, ошибок, передачи, системах, цифровых
...- (5) на соответствующих выходахблока 10 сравнений формируется сигналлогической "1", а в случае невыполнения - сигнал логического "0". В бло"ке 11 вычитанияпроизводятся следующие операции:20 Х -Х+Х 4 ( О 5 (б)Х -Х+Х0,5; (7)Х,-Х -Х +ХО (8)В рассматриваемом случае для первого кодового слова25 Х-Х +Х=0,7-0,95+0,65=0;4 с 0,5;Х-Х+Х=0,7-0,9+0,65=0,45 ( 0,5Х,-Х -Х +Х=0,7-0,9-0,95+0,65==-0,01 ( О.В случае выполнения неравенств(6) . - (8) на соответствующих выходахблока 11 вычитания также формируетсясигнал логической "1", а в случае не=выполнения - сигнал логического "0".Все сигналы, поступающие на входы40 дешифратора 1 2, являются адресом данного дешифратора и в соответствии спришедшей двоичной комбинацией активируется соответствующий...
Способ измерения теплового сопротивления цифровых интегральных микросхем и устройство для его осуществления
Номер патента: 1613978
Опубликовано: 15.12.1990
Авторы: Горюнов, Сергеев, Юдин
МПК: G01R 31/317
Метки: интегральных, микросхем, сопротивления, теплового, цифровых
...ЛЭ и логического нуля на выходе греющего ЛЭ, вольтметр постоянного напряжения 5,для измерения на пряжения термочувствительного параметра, вольтметр постоянного напряже- ния 6, миллиамперметр постоянноготока 7, коммутатор 8, ограничитель" ное сопротивление 9 и сопротивление нагрузки 10,Устройство работает следующим образом.При переключении коммутаторов 31 и 4 фиксируют напряжение Бна выхо оде негреющего ЛЭ и Пе, на выходе греющего ЛЭ. Вольтметр постоянного напряжения 5 измеряет напряжение П 6 ье "х Одной" 45 микросхемы. При замыкании контактов коммутатора 8 начинается разогрев микросхемы за счет протекания тока 1 от положительной шины питания череэ миялиамперметр постоянного тока. Ограничительное сопротивление 9,50 коммутатор 8,...
Устройство для быстрого ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 1615742
Опубликовано: 23.12.1990
Авторы: Визор, Гнатив, Ширмовский
МПК: G06F 17/14
Метки: быстрого, ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...14 выводятся навыход коммутатора 10. При этом последний коэффициент х(Х) преобразования выводится на выход коммутатора 10 на (и+4) И/2-м такте, Коммутатор 10 унравляется сигналом "4" (фиг, 5) с выхода блока 11. Одновременно со считыванием коэффициентов преобразования происходит занесение через коммутаторы 1 и 2 в регистры 3 и 12 сдвига значений отсчетов входного сигнала из следующей выборки. Во время считывания коэффициентов преобразования коммутатор 1 подключается к информационному входу 15 устройства.Блок 11 на выходах Формирует управляющие сигналы у) уо (Фиг. 5), которые описываются с помощью логических Функций следующими уравнениями:у - сигнал с первого выхода формирователя 20 импульсов;у, (у,г)У(у,В г., );Уз" (6,у,3 г)Ч(Р Ду,3 г...
Устройство фазовой синхронизации для дискового накопителя цифровых данных
Номер патента: 1615799
Опубликовано: 23.12.1990
Авторы: Глыбовский, Чулков
МПК: G11B 27/10
Метки: данных, дискового, накопителя, синхронизации, фазовой, цифровых
...после выполненного частотно-фазового сравнения приращение управляющего напряжения (фиг.2 Р) корректирует частоту управляемого генератора 3 в направлении компенсации зафиксированной фазовой ошибки.В противоположном случае, когда входной импульс (диаграмма 34, фиг.2 А) отстает на время Лтот своей номинальной позиции аналогичным образом формируется импульс 35 (фиг.2 Ж) фазовой ошибки на другом выходе частотно-фазового компаратора 5, который, пройдя элементы ИЛИ 14 и И 17, вызывает лоявление импульса 36 (фиг.2 П) втекающего тока на входе фильтра 2 и соответствующее отрицательное приращение (диаграмма 37, фиг.2 Р) управляющего напряжения на входе генератора 3.Поскольку в этом режиме амплитуда импульсов тока нэ входе фильтра 2...
Устройство для измерения характеристик цифровых каналов
Номер патента: 1617643
Опубликовано: 30.12.1990
Авторы: Иванцовский, Крюков, Максименко, Оганян
МПК: H04B 3/46
Метки: каналов, характеристик, цифровых
...блоказадержки и блоков 4 накопителем 3, а ня другой вход - вылеленцое линией 6 и накопителем 7 число ошибок . ГЦТ, деленное ця отношение скоростей ГЦТ и ЦК. На выходах накопителя 3 и блоков 4 и 9 формируктся значения вероятности сбоя, величины проскальзывания, коэффициента размножения ошибок и частоты появления этого коэффициента. 1 ил. сравнения производится определение величины и знака проскальзывания в ЦК, которыепоступают на выходы блоков 4. Блок 5 коррекции осуществляет полгон датчика 2эталонного сигнала в случае обнаруженияпроскальзывания, а также вырабатывает сигнал сброса лля накопителя 3 ошибок ЦК иблоков 4 сравнения,С выходя АВГ 10 эталонный ГЦС поступает на второй вход накопителя 7 ошибокГЦТ, ня первый вход которого...
Устройство для контроля цифровых блоков
Номер патента: 1619208
Опубликовано: 07.01.1991
Авторы: Боровский, Духовской, Попель, Резников, Становов
МПК: G01R 31/28
Метки: блоков, цифровых
...на первом выходе схемы 5 сравнения и соответственно на клемме 21 устанавливается уровень логической "1" - признак бра 30 ка контролируемого цифрового узла 1 по входному току высокого уровня.При низком уровне напряжения на контакте 2 контроль входного тока контролируемого цифрового узла 1 осуществляется по выходным сигналам схе-мы 5 сравнения, поступающим на клемму 22 при подаче стробирующего им.пульса на клемму 20.Формирователь 3 импульсов содержит40 дифференциальный каскад на транзисторах 31 и 32 с несимметричной нагрузкой, ток которого задается резистором Н 5. Базы транзисторов 31 и 32 соединены соответственно с первым45 входом формирователя 3 импульсов и со средней точкой делителя напряжения, образованного резисторами Нб и Н...
Устройство для оперативного контроля цифровых блоков
Номер патента: 1619276
Опубликовано: 07.01.1991
Авторы: Баранов, Латыпов, Столов
МПК: G06F 11/16
Метки: блоков, оперативного, цифровых
...входной набор с новым содержимым блока 4 памяти. Состояния триггеров 7 и 14 не меняются до тех пор, пока элемент И 6 остается закрытым. Этот элемент открывается при условии,что все разрязные выходы счетчика 3 принимают единичное состояние, а входной набор контролируемого блока 16 совпадает с содержимым блока 4 памя ти. При этом на выходе триггера 7 в следующем такте появляется единичный сигнал. Во второй половине текущег, такта сигнатурный анализатор 10 переходит в свое последнее состояние, которое сравнивается с помощью схемы 13 сравнения с эталоном, поступающим с блока 11 задания режима. Если коды совпадают, то на выходе схемы 13 сравнения появляется уровень логи ческого нуля, в результате чего триггер 14 остается в нулевом...
Устройство для ортогонального преобразования цифровых сигналов по уолшу на скользящем интервале
Номер патента: 1619298
Опубликовано: 07.01.1991
Авторы: Гнатив, Ширмовский
МПК: G06F 15/332
Метки: интервале, ортогонального, преобразования, сигналов, скользящем, уолшу, цифровых
...и вь)водятся на выход коммутатора 3 группы сумма и разность, разность и сум"1ма 2 , пар отсчетов, состоящих из пер -вых 21 отсчетов из предыдущей входной последовательности.С выхода (к)-го коммутатора 3группы данные поступают ня второйвход сумматора-вычитятеля 21 группыи на информационный вход регистра 1 КК группы с тактовой частотой 2 Г ,К-где задерживаются на 4 тактов, Втечение каждого такта работы регистра1группы, управляемого тактовым сиг -налом "7" с второго тактового входаустройства, в .нечетные такты черезкоммутатор 3 К группы в регистр 4заносятся суммы, представляющие собой коэАфициенты х (1) преобразования с нечетными номерами, упорядочен -ные по четным Аункциям Уолыа от г(ервой последовательности х(1) -х(И),а через...
Устройство для предварительной фильтрации входных сигналов узкополосных цифровых фильтров
Номер патента: 1619376
Опубликовано: 07.01.1991
Авторы: Воронкин, Кальянов, Минц, Чинков
МПК: H03H 17/00
Метки: входных, предварительной, сигналов, узкополосных, фильтрации, фильтров, цифровых
...осуществляется ступенчатая аппроксимапия аналоговой ве"оной ФункцииЙ(1) =Таким образом, работа устройства основана на использовании одного иэ боковых лепестков АЧХ узкополосного циАрового Аильтра для анализа спектрального состава входного сигнала.Частота анализируемой гармоники может в несколько раз превьппать частоту дискретизации входного сигнала. При этом АЧХ устройства на частотах, равных центральным частотам неиспользуемых лепестков, принимает значения, равные нулю, для чего проводят усред - пение входного сигнала с весовой функцией (2)., Частотная характеристика устройства имеет вид:; фсоз Н(У)1. У - И 2 2 С выхода делителя 2 частоты на н импульсы с частотой й = К(2 -Л1)Г /2 подаются на реверсивный счетчик 3...
Устройство для тестового диагностирования цифровых блоков
Номер патента: 1622884
Опубликовано: 23.01.1991
Авторы: Ефремов, Календарев, Крюков
МПК: G06F 11/26
Метки: блоков, диагностирования, тестового, цифровых
...значение выходного кода дешифратора О, задающего новый адрес счетчика 13, по которому начинается прохождение дополнительного диагностирующего теста, уточняющего вид неисправности, Чем выше требуемый уровень диагностирования,тем большее количество адресов должен формировать дешифратор 1 О, большую разрядность должен иметь счетчик 13, больший объем памяти должен иметь блок 2 регистровой памяти. А в соответствии с этим большее количество комбинаций следует передавать через мультиплексор 9 в блок 1 формирования тестовых последовательностей с выходов регистра 22. Регистрь: 2 и 22 выполнены на микросхемах К 155 ТМЗ,.Дешифратор 23 совместно с приемопередатчиком 25 служит для формирования иэ получаемых иэ программатора данных сигцала...
Устройство микропрограммного управления диагностированием и восстановлением цифровых систем
Номер патента: 1624456
Опубликовано: 30.01.1991
Авторы: Кирсанов, Остроумов, Петунин, Свищ, Сидоренко, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/18
Метки: восстановлением, диагностированием, микропрограммного, систем, цифровых
...структуре. При этом отклю чаются средства постоянного контроля, асредства маскирования отказов обеспечивают прохождение верной информации с оставшегося одного канала через мажоритирующий узел 16. Также происходит за грубление точности средств встроенногосамоконтроля ОКУ и диагностических процедур до тай величины, при которой ОКУ еще может выполнять основные функции.Рассмотрим принцип функционирава ния устройства.Перед началом работы все элементыпамяти приводятся в исходное состояние (цепи установки в исходное состояние на схеме не показаны).В случае определения отказа средствами встраеннога самоконтроля информация а номере отказавшего канала через блок 28 элементов ИЛИ открытые элементы И 21, 22, 23 и элема гг ИЛИ 31...
Устройство для одновременного наблюдения -цифровых сигналов на экране осциллографа
Номер патента: 1626159
Опубликовано: 07.02.1991
МПК: G01R 13/00
Метки: наблюдения, одновременного, осциллографа, сигналов, цифровых, экране
...например, нижней пунктирной линии а на экране осциллографа. Второй ступени изменяющегося напряжения на выходе ЦАП 3 соответствует каждый пунктир пунктирной линии б на экране осциллографа и т.д,В зависимости от потребностей импульсом установки каналов можно подавать на все входы 18. 1 18. и или по выбору на один из них,Допустим импульсы установки каналов поданы на все входы 18 118 и. При этом на прямом выходе триггера 17 каждого канала устанавливается высокий уровень, который подготавливает элементы И 11 к приему по выходам 1. 11, и исследуемых сигналов. Пусть исследуемые сигналы поступают только на входы 1. 1 и 1, 2. Импульсы, поступившие на входы 1, 1 и 1. 2 устройства через элемент И 11 соответствующих каналов поступят на входы...
Устройство для бесконтактного измерения амплитуды импульсов тока в электронных цифровых блоках
Номер патента: 1628021
Опубликовано: 15.02.1991
Авторы: Смолин, Хавкин, Яковлев
МПК: G01R 31/28
Метки: амплитуды, бесконтактного, блоках, импульсов, цифровых, электронных
...в прохожвходами соединен с выходами ключевых элементов 7 и 8,устройство работает следующим образом,После обнаружения в контролируемом цифровом блоке 16 нарушения в прохождении программы, например специального теста регистрации команды (такте) или адреса, в момент которой проявляется неисправность, и разряда, информация нд котором не соответствует истинной (например, на и-м такте импульс тока изменил полярность с положительной на отрицательную) на задатчике 14 кодов, выполненном в виде блока ключей, выставляетс код заданной команды (адреса) для сравнения в компараторе 13 кодов,Бесконтактный дагчик 1 тока устанавливается на вывод соответству ощегс разряда одной из микоосхем контролируемсго блока 16, дефект в которой может быть...
Устройство для демодуляции цифровых сигналов с частотной модуляцией
Номер патента: 1628217
Опубликовано: 15.02.1991
Авторы: Аношкин, Дубовик, Мухортов, Стученкова
МПК: H04L 27/14
Метки: демодуляции, модуляцией, сигналов, цифровых, частотной
...деления на два в делителе 19 на два и возведения в квадрат в квадраторе 20 в виде сигнала Ас подается на первый вход суммато" ра 21. На второй вход третьего сумматора 21 поступает сигнал А , который формируется в квадраторе 30 из выборки 7 подаваемой на его вход с выхода регистра 4 сдвига, Сумма А + А2 с подается на вход дешифратора 22, с выхода которого сигнал А 1 поступаетана первый вход умножителя 23. На выходе умножителя 23 появляется значение порога Ь = 1 сА Я, которое переписывается задержанным на время вычисления Ь в блоке 25 задержки тактовым импульсом в регистр 24 сдвига и подается с его выхода на второй вход цифрового компаратора 15. Таким обра-, зом при вхождении в рабочий режим в выражении порога в каждом такте будет...
Устройство для функционального контроля линейных цифровых блоков
Номер патента: 1631545
Опубликовано: 28.02.1991
МПК: G06F 11/26
Метки: блоков, линейных, функционального, цифровых
...1 сигнатур Устройство работает следующим обяЦиа 1 - состояние Формировате- разом.ля 4 сигнатур. Первоначально формирователь 4В общем случае информация в блок 8 сигнатур и группа из и Формироватепамяти вводится следующим образом. лей 1 сигнатур, сумматор 5 и группа.50По первым Я - Я - 1 адресам по . из и сумматоров 2, счетчик 9 и объектвсем выходам программируются нули. С 15 контроля, представляющий много(Я - Я)-го адреса по 0-й по (и+1)-му канальную цифровую систему, по цепивыходу 19 и группе из и выходов 20 внешнего сброса устанавливаются в нупрограммируются соответственно коэф- левое исходное состояние. После этофициенты полиномов Р(с 1) и С(с 1) с = го формирователь 4 сигнатур готов к1,й (в порядке убывания степеней),. приему...
Устройство для диагностирования цифровых блоков
Номер патента: 1631546
Опубликовано: 28.02.1991
Авторы: Данилов, Колпаков, Тяжев, Умнов
МПК: G06F 11/26
Метки: блоков, диагностирования, цифровых
...рования. Нули, хранящиеся в некоторых разрядах регистра 15, означают, что эти разряды соответствуют либо двунаправленным, либо входным контактам эталонного блока 8 и объекта 11 диагностирования. Коммутационный тест КТ 5, хранящийся в регистре 16, из оставшихся незадействованными на КТ 4 коммутаторов выделяет те, которые должны открываться только по разрешающему сигналу ЧТК, поступающему от блока 9 задания режима, Вэтом случае единица поступает с соответствующего выхода регистра 16 на вход элемента И 18, разрешая прохождение через него единичному сигналу ЧТК. Сигнал ЧТК, поступая че 5 рез элементы И 18, ИЛИ 19 на управляющие входы трехстабильных элементов :20 и 21, разрешает считывание эталонному блоку 8 и объекту 11...
Регенератор цифровых сигналов
Номер патента: 1631740
Опубликовано: 28.02.1991
Авторы: Норакия, Сирбиладзе, Угрелидзе, Хомерики, Чорбачиди
МПК: H04J 3/06
Метки: регенератор, сигналов, цифровых
...появляются нормированные по высоте и подлительности импульсы цифрового информационного сигнала (фиг, 2 в), которые далее усиливаются в формирователе 5 и передаются в линию,Нормированные импульсы с выходаблока восстановления 4 подаются навходы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 иблока совпадения 2 и на 0-вход Ртриггера 9, на тактовый вход которого действуют импульсы (фиг,2 б) тактовой частоты, На выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 вырабатываются импуль"сы (фиг,2 г, элемент ИСКЛ 1 ОЧАЮ 111 ЕЕ ИЛИ 6работает по несовпадению), а на выходах 0-триггера 9 возникают сигналы,показанные на фиг,2 д и е. Сигнал(фиг.2 е) с инверсного выхода В-триггера 9 подается на другой вход блокасовпадения 2, на выходе которого приэтом имеет место сигнал, показанныйна...
Устройство для контроля цифровых последовательностей
Номер патента: 1633410
Опубликовано: 07.03.1991
Авторы: Гомон, Косинов, Кулида, Куценко
МПК: G06F 11/16
Метки: последовательностей, цифровых
...в режимах записи и считывания для последовательного ввода и сдвига всего числа на один разряд с каждым перепадом 0,1.Каждый из блоков Зь 3 выделения фронтов (импульсов) работает следующим образом.При формировании короткого импульса по перепаду 0,1 на входе элемента НЕ 13 и первом информационном входе селектора 17 устанавливается единичный уровень напряжения. На втором информационном входе селектора 17 на время задержки перепада 0,1 на элементах НЕ 14 и 15 еще остается единичный уровень напряжения, что обеспечивает формирование на выходе селектора 17 короткого нулевого импульса. При этом на второй группе входов селектора постоянно присутствует нулевой уровень напряжения хотя бы по одному входу из них.Формирование короткого нулевого...
Устройство коммутации асинхронных цифровых сигналов
Номер патента: 1633525
Опубликовано: 07.03.1991
Авторы: Леонов, Питиримов, Стеценко, Чуркин
МПК: H04Q 1/50
Метки: асинхронных, коммутации, сигналов, цифровых
...с (Х - 1) или (Б + 1)ячейки регистра 8.При продолжительном смещении тактовых частот считывание постепенно переместится в 1-ю или 2 И-ю ячейку регистра 8, а на вход анализатора 2 с выхода счетчика 10 поступает соответствующий номерам этих ячеек код считывания,укаэьвающий на то, что запас емкостирегистра для компенсации дальнеРшегорасхождения тактовых частот соответствует их относительному смещению наодин период. С выхода блока 6 на входанализатора 2 постоянно поступаютсигналы системы единого времени. Анализатор 2 при наличии на его входеанализатора задержки сигнального кода,указывающего на считьвание информации,с одной из крайних ячеек регистра 8формирует и подает на вход управленияпереключателя 3 в ближайшем...
Устройство для контроля цифровых узлов
Номер патента: 1636811
Опубликовано: 23.03.1991
МПК: G01R 31/28
Метки: узлов, цифровых
...1001 светятся сегменты,л В, 6 и Е; 1000 - светятся сегменты А, В, О, Е и Н; 0011 - светится сегмент А; 0010 - светятся сегменты А и Н;0111 - светятся сегменты А и В; 0110 - светятся сегменты А, В, и Н; 1101 - светятся сегменты 6 и Е: 1100 - светятся сегменты 6, Е и Н.Если входы 1 и 2 устройства отключены;подключены к цепям, в которых обрыв, напряжение больше уровня "Лог.0" или меньше уровня "Лог;1". то после подачи отрицательного импульса с входа 3 устройства на установочные Я-входы триггеров 8 - 11 на соответствующих входах блоков 15,1 и 15,2 индикации имеется кодовая комбинация 1011, при которой сегменты индикато 1636811ров 18 блоков 15.1 и 15,2 погашены (фиг.2, й.1),При подключении входа 1 к какой-либо точке проверяемой схемы, в...
Способ проверки параметров цифровых сейсморегистрирующих каналов
Номер патента: 1636820
Опубликовано: 23.03.1991
Автор: Арутюнян
МПК: G01V 1/24
Метки: каналов, параметров, проверки, сейсморегистрирующих, цифровых
...каналом. Эти соотношения на графике соответствуют значениям чисел: и =3; 1=+3.ГраФическое изображение выходногосигнала представлено с интервалом дискреТ Гтизации - = - , последовательностью1( 3оцифрованных выборок с периодом Т, е частности отрезки 1.1 - 1.4. Из графика такжевиднО, чпго Г 10 лный период Выходного сигнала канала мож 8 т быть представлен всег 4 иОтсчетами, производимыми каналом всмежных периодэх сиГнала. 10При отрицательных значениях выходной сигнал представляется с отрицательньм временным шагом.Предлагаемый способ на примере проверки линейности канала записи цифровой 15сейсмостанции типа "ПРОГРЕСС" осущестВляют следующим Образом.Электронно-счетным частотомер 014 измеряют значение установленного периода квантования сигнала,...
Устройство для обработки цифровых изображений
Номер патента: 1636848
Опубликовано: 23.03.1991
МПК: G06F 15/353, G06F 15/66
Метки: изображений, цифровых
...на пересечении первой строки и второ го стол бца матрицы исходно го изображения) во время третьего периода тактовой частоты через вход мультиплексора 3 поступает на выход устройства. Зто значение является значением третьего элемента первой строки выходной матрицы. Одновременно на выходе блока интерполяции формируется значение нового проинтерполированйого отсчета, которое в четвертом периоде тактовой частоты через мультиплексор 3 передается на выход устройства и является значением четвертого элемента первой строки выходной матрицы.Формирование последующих элементов первой строки выходной матрицы производится подобным образом. С приходом 551-го импульса тактовой частоты на выходе триггера 29 происходит переход из состояния...
Устройство для воспроизведения цифровых сообщений
Номер патента: 1638730
Опубликовано: 30.03.1991
Авторы: Залялов, Савельев, Толов, Щетинин
МПК: G11B 20/00
Метки: воспроизведения, сообщений, цифровых
...соответственно первого декодера 4,второго декодера 5 и кодера 8.После окончания обработки каждого кодового блока в реверсивномсчетчике 9 Фиксируется код Д 11= 111 - 11, где 11 - число единицв дноичной последовательности,формируемой компаратором 3; 11 - числоединиц в двоичной последовательности, Формируеой кодером 8, Такимобразом, код11 несет информациюо достоверности Формируемой двоичной последовательности сигналов ком.паратором 3. Если Д 11 = О, то ука -занные двоичные последовательностисовпадают. В этом случае можно считать, что компаратор 3 работает врежиме, когда уровень опорного сигнала располагается симметрично относительно сигнала П . Происходит достоверное Формирование компаратором3 двоичной последовательности,Если Д Ы ) О или Ь...
Устройство для отладки программ цифровых процессоров обработки аналоговых сигналов
Номер патента: 1640696
Опубликовано: 07.04.1991
Авторы: Журавлев, Трахтенберг, Шор
МПК: G06F 11/28
Метки: аналоговых, отладки, программ, процессоров, сигналов, цифровых
...сигналы управпеция блоком 9 вырабатываются блоком 2 и поступают в блок 9 по шине 15 данных при выборе блока 9 сигналом с дешифрлтора 11Возмущающие воздействия на объект управления организуются путем использования блоков тестовых напряжений, имеющихся на серийных аналоговых вычислительных машинах и управляемых с ее клавиатуры, либо переключениями в схеме моделирования, управление которыми осуществляются по шине 15 при наличии сигнала с дешифратора 11,либо подачей возмущающих воздействий с выходов коммутирующей матрицы 18.Процессоры управления наблюдаются в реальном масштабе времени на сьетолучевом многоканальном индикаторе например, ИМ). Необходимые процессы записываются в память блока 2,причем с целью сжатия информации в памяти...
Устройство для контроля цифровых блоков
Номер патента: 1642471
Опубликовано: 15.04.1991
МПК: G06F 11/00
Метки: блоков, цифровых
...контролируемого блока 3 и сигналы разрядных выходов регистра 2 формируют в каждом такте содержимое регистра 4, Поскольку совоО купность регистра 2 и контролируемого блока 3 можно рассматривать как конечный автомат, в регистре 4 в каждый момент времени й фиксируется состоя,ние этого конечного автомата. Разряд ные выходы регистра 4, поступая на настроенный специальным образом формирователь 5, вызывает на его выходе появление конкретного символа - контрольного бита. Этот символ поступает на вход элемента 6, на другой вход которого подается символ с контрольного выхода контролируемого блока 3. Этот контрольный выход образуется некоторым конкретным информационным выходом контролируемого блока 3.При неисправности символы на входах элемента...