Патенты с меткой «цифровых»
Способ формирования компенсирующих мер в цифровых измерительных приборах
Номер патента: 597087
Опубликовано: 05.03.1978
Автор: Яхнис
МПК: H03K 13/02
Метки: измерительных, компенсирующих, мер, приборах, формирования, цифровых
...нли действующего значения нестабильных сигналов произвольной Формы,Предлагаемый способ, основанный на введении компенсирующей величины неравными ступенями, зависящими от разности между входными сигналами и компенсирующей величиной, отличается тем, что в компенсирующую меру вво дят дополнительный сигнал и изменяют его на каждом такте компенсации в соответствии с членами расходящегося ряда типа 1/ И , где М - номер такта компенсации.Благодаря такому способу формирования хотя и складываются Ф ступеней, но каждая последующая уменьшается в и раз соответственно. Поэтому сумма а ступеней, представляющая собой компенсирующую меру, помещает.ся в первоначальной разнорядной сетке. Эта компенсирующая мера равна среднему значению случайного...
Устройство для тестового контроля цифровых узлов
Номер патента: 598082
Опубликовано: 15.03.1978
МПК: G06F 11/04
Метки: тестового, узлов, цифровых
...4 на нулевые входы триггера 10 каждого блока распознавания 2 подается импульс сброса, который устанавливает их в нулевое состояние. Затем па первый вывод делителя напряжения 8 каждого блока распознавания 2 с блока управления 4 поступает импульс, соответствующий логической единице, Если первый контакт контролируемого узла 1 является входом, то на третьем выводе делителя напряжения 8 появляется единичный импульс, который через узел дифференцирования 9 поступает на единичный вход триггера 10 н устанавливает его и единичное состгяние. С выхода триггера 10 потенциал логической единицы поступает через усилитель 11 на обмотку реле 12, которое, срабатывая, подключает вход контролируемого узла 1 к соответствующему ему выходу регистра теста...
Устройство для синхронизации контрольного и эталонного цифровых сигналов
Номер патента: 598226
Опубликовано: 15.03.1978
МПК: H03K 5/153
Метки: контрольного, сигналов, синхронизации, цифровых, эталонного
...НЕТ 4, 10 Вб, - триггер 5, элементы И 6, 7, элемент НЕ 8, дешифратор 9, счетчик импульсов 10 и шину контрольного сигнала 11.Устройство работает следующим обра- )6 зом.Контрольный сигнал по шине 11 одновременно поступает на блок 1 и блок 3. Блок 1 запускает генератор 2 и сЧетчик 10. На блоке 3 производится поразрядное сравнение контрольного и эталонного слова длиной 2 д разрядов (бит). Сигнал наличия первого несовпадения в выделенном слове устанавливает на выходе триггер 5 в единичныйИ потенциал (фиг, 2, вых. 5), В этом случае при поступлении сигнала с выхода а дешифратора 9 на элемент 6 формируется сигнал сдвига эталонной последовательности на такт.Сигналу наличия несовпадений разрешается устанавливать на выходе триг-. гера 5-единичный...
Устройство для бесконтактного контроля цифровых интегральных схем
Номер патента: 599236
Опубликовано: 25.03.1978
Автор: Макавеев
МПК: G01R 31/307, G01R 31/312
Метки: бесконтактного, интегральных, схем, цифровых
...переменного напряжения 28 А Е выбрана так, чтобы она лежала в пределах допустимой пульсации питающего напряжения контролируемОго объекта.Информацию о логическом состоянии контролируемого объекта будет нести 80 амплитуда переменного напряжения частоты тВыходная цепь. контролируемого объекта представляет собой делитель напряжения для напряжения питания, причем коэфФициент деления зависит от логического состояния контролируемого объекта. Емкостной чувствительный элемент 5, не осуществляя гальванического контакта с контролируемым объектом 4 Ф ФО снимает с выхода кОнтролируемого объекта переменное. напряжение частоты 1амплитуда которого несет йнформацию о логическом состоянии контролируемого объекта.. Переменное напряжение с...
Способ уравновешивания цифровых модуляционных экстремальных мостов переменного тока
Номер патента: 600456
Опубликовано: 30.03.1978
Автор: Гриневич
МПК: G01R 17/10
Метки: модуляционных, мостов, переменного, уравновешивания, цифровых, экстремальных
...блок уравновешивания 16 и вызывают изменение регулируемого параметра 11 в направлении уравновешивания, Ритм работы моста задаст тактовый генератор 12.Уравновешивание моста по предлагаемому способу происходит следующим обр азом. Пусть триггер реверса 8 находится в состоянии, при котором регулировка параметра 11 будет осуществляться в положительном направлении (увеличение), При этом будет включен элемент 7, осуществляющий отрицательное модуляционное воздействие на - Й шагов дискретности, и будет открыта схема совпадения 2. Очередное срабатывание тактового генератора 12 вызовет запуск кипи-реле 9, которое через схему 2 включит модулирующий элемент 6, осуществляющий модуляционное воздействие на + (21+и) шагов дискретности, Следовательно,...
Измеритель дрейфа цифровых вольтметров и цифровых счетно импульсных частотомеров
Номер патента: 600722
Опубликовано: 30.03.1978
Авторы: Кутыркин, Регеда, Темногрудов, Шлыков, Шляндин
МПК: H03K 13/02
Метки: вольтметров, дрейфа, измеритель, импульсных, счетно, цифровых, частотомеров
...12 распределитель 4 подключает на вход прибора 6 один из выходов цепочки 3, причем нулю счетчика 12 соответствует подключение среднего выхода цепочки 3, Поэтому до конца опорного интервала времени Т, на вход контролируемого цифрового прибора 6 будут поступать импульсы с одного и того же выхода цепочки 3.По окончании периода Т результат измерения в виде кода поступит на устройство 7 и сигналом Конец измерения сбросится триггер 18. На второй вход устройства 7 подается код У, соответствующий номинальному значению частоты ,. Устройство 7 выдает импульс на своем первом выходе, если значение кода У; прибора 6 больше значения кода У, и на втором выходе - если У; меньше У. Выделе 10 15 20 25 30 35 40 45 50 55 60 65 ние дрейфа осуществляется а...
Управляемый делитель частоты для цифровых синтезаторов частоты
Номер патента: 601829
Опубликовано: 05.04.1978
МПК: H03K 23/02
Метки: делитель, синтезаторов, управляемый, цифровых, частоты
...счетчика 2, Программирующий счетчиках и делитель частоты 4 имеют предварительную установку, которая производится одновременно.В исходном состоянии программирующий счетчик выдает команду делителю частоты двумя коэффициентами деления на работу с большим коэффициантом 1+1. После необходимого количества отсчетов программирующий счетчик, вырабатывает команду на,работу с меньшим коэффициентом Й и этой же командой блокирует,собственный вход от по ступления запускающих сигналов.После, заполнения делителя частоты 4 с переменным коэффициентом деления выраоатывается сигнал, который используется в качестве выходного и выводится по .шине 8 и одновременно поступает для предварительной установки и разблокировки входа программирующего счетчика через...
Преобразователь цифровых кодов в частоту импульсов
Номер патента: 604147
Опубликовано: 25.04.1978
МПК: H03K 13/02
Метки: импульсов, кодов, цифровых, частоту
...частоту преобразователя и , зависит только отбыстродействия применяемых полупроводниковых или других компонентов (микро, схем), принципиальной схемы сумматора,количества циклов деления и значительно меньше, чем у известного устройства. Если в известном устройстве причастоте генератора 1 МГц и погрешностиустановления частоты 0,1 время определения кода коэффициента деления, азначит и время установления новой частоты, равно 1 с , то в предлагаемомпреобразователе при той же частоте ипогрешности это время равно десяткаммикросекунд, что дает выкгрыш 191-10 фраз. Это позволяет использовать его вбыстродействующих автоматизированныхсистемах управления и контроля. Код Юг, как окончательный результат, заносится в процессе деления в регистр 3,...
Устройство для контроля и диагностики цифровых блоков
Номер патента: 605216
Опубликовано: 30.04.1978
Авторы: Ганул, Кононенко, Савченко, Сова
МПК: G06F 11/00
Метки: блоков, диагностики, цифровых
...2 ЛОВ:3 Пт"1 РСПИИХ КО.1 опт.ИТ ДТ 2 ЛОН- ного блока используются упрд 3 л 0 ццс входы эталонного блока. Соот)стст)уоцпс иходы контролируемого блок и зтдлоп ного блока СОСДИ и СП Ы ДРтГ Г;РтГО 3, Д БЫ Х ОД 11 ПО:КЛ 10- чспы к блоку 3 Гравпсппя Бь.ход блока С Р 2 И 1 С П И 51 С 0 (ЛИ Ц С И Ы С 1 ц ф 0 Р Х Ц И О тЯ 11 3 ( 0 - ддМИ 1(ОММт"1 ЗТОрд "1 фП(цпяМИ ЕОТОро О является распрсделсп ис Гигп дло 3 ср аг,:сп я и ПССР БПСПИ 51 ОТ О.ОЕД Э (.Р с; Бпп И ИО ЦО)1 ЕРаМ ВНУтРСППИХ КО)ПОПСПГОВ Эс)ЛОПИОО ОЛОка и соотвстствсппо контролируемого олока, С 1(ГИ д;1 ы ср ЗБП(.и и 51 после еоххт"1 дП 1 поддотся нд вход региср;5 псГр 3 постс, Быхо,ь ео 1 ОроГО ПОкотГ 1, к ог)01(у б) 1.ц;.К 21( ИИ.УцрдБЛяСМЬй ГсиердОр 7 СОсд ПС: с )3 ХО,О) стсттпк 2 8,...
Устройство для контроля цифровых блоков
Номер патента: 607218
Опубликовано: 15.05.1978
Автор: Дубров
МПК: G06F 11/00
Метки: блоков, цифровых
...состоянии блок памяти 2, регистры контроля 6, 7 по командам с блока 50 управления 8 установлены в нулевое состояние (цепи сброса не показаны).По команде с блока управления 8 тестовая информация (стимулы и эталоны) записываются в блок памяти 2. Стимулы из блока памяти 2 поступают через коммутатор 3 на входы55 проверяемого узла 9, а эталоны на первые входы блока сравнения 4. Реакция на тест проверяемого узла 9 через коммутатор 3 поступает на вторые входы блока сравнения 4, Управление работой коммутатора 3 осуществляется по бо 4сигналам из блока управления 8. По результатам сравнения в зависимости от состояния провсряемого узла (исправен или неисправен) появится высокий потенциал на одном из вы.:одов блока сравнения 4, После подачи...
Устройство для сопряжения цифровых вычислительных машин
Номер патента: 608151
Опубликовано: 25.05.1978
Авторы: Иванов, Смичкус, Тимашов
МПК: G06F 3/04
Метки: вычислительных, машин, сопряжения, цифровых
...по входу-выходу 19 считывается в малую ЦВМ н анализируется. Если малая ЦВМ имеет возможность в данный мо мент выполнить принятую команду, то по сигналам по входу-выходу 19 и входу 20 в регистре 2 слова состояния она устанавливает признак подтверждения, если нет - то признак отказа, формируя,тем самым, код второго слова состояния, Код второго слова состояния нз40 регистра 2 слова состояния передается в формирователь 5, где формируется контрольный .признак, и в блок 4. Как только код второго слова состояния сформирован, он .передается нэ формирователя 5 на выход 26 аналогично 45 передаче первого слова состояния. Малая ЦВМ по содержимому управляющего слава определяет наличке признака подтверждения или отказа о приеме слова состояния и...
Устройство для моделирования цифровых объектов
Номер патента: 610114
Опубликовано: 05.06.1978
МПК: G06F 11/25, G06N 1/00
Метки: моделирования, объектов, цифровых
...3), в которой каждая команда 18 подержит адресцое поле 19 и разряд признака 20.В первой команде цепочки в разряде 20 записывается 1, что является признаком начала цепочки команд, в остальных командах цепочки в разряде 20 записывается О. В адресном поле 9 первой команды указываетгя.адрес; который служит для увравлелий коммутатором 3 и определяг-.источник сигнала (выход интегральной-схемы или одни из входов 4), а в ад. ресном поле каждан последующей команды цепочки - адреса, которые используются для управления блоком переклочення разрядов 6 и определяют приемники сигнала (входы интегральных схем, с которыми связан данный ис. точник, т,е. разряды регистра 5, подключениые к этим входам), Первая команда ценочкн яме ет дополнительный...
Устройство для связи цифровых вычислительных машин
Номер патента: 611203
Опубликовано: 15.06.1978
МПК: G06F 3/04
Метки: вычислительных, машин, связи, цифровых
...1 оступает на второй вол слока оомеца 20 и пулевой вход триггера запрося 3, устанавливая ео в состояние О. По этому сигналу с псрВОГО выхола Олок;1 Обл/сца 20 выраотыв- ется сигнал, поступающий ца первый Вол счетчика б, второй Вхол первого элсмега И 10 и третий вход лсшифратора 11 соот/етст/)снДешифратор 1 согласно состоя/шю счетчика 6 и сОст 051 ци 10 три/1 ерд напр)115 л.цця Оомеи 5 вырабатывает тактовые импульсы передачи слова обмен).11 рц вволе информации 15 ЦВМ (,"с) тактовые импульсы с третьего иьлхо;1 а леНифраторд 1 разрешаОт проожленис информации обмега, шстусющей черсз вторую шину обмена 22 и пятЙ/ выход второго блока соглсования 19, ца четвертый вход олока обмсца 20, а с /ре/,сО вьола блока об 1 на 20 ца вп- рой ял ьтороп...
Устройство для контроля цифровых управляющих систем
Номер патента: 613323
Опубликовано: 30.06.1978
Авторы: Вершков, Дюков, Парфенов, Тарасов
МПК: G06F 11/02
Метки: систем, управляющих, цифровых
...принудительный запуск контролируемой части программы. Если возникшая неисправность пе допускает генерирования в естественном режиме, то оператор использует режим принудительного запуска. Данный режим выполняется следующим образом. Оператор блоком 3 задания операций набирает адрес первой команды контролируемой части программы, органами блока 4 управления задает режим Внешний запуск. При этом с четвертого выхода блока 4 управления на вход сдвигающего регистра 6 попадает потенциал, разрешающий поступление тактовой частоты в него из блока 5 переключения частоты и поступление сигналов с выхода сдвигающего регистра б в блок 5 переключения частоты по цепи двусторонней связи и в блок команд на четвертый вход контролируемой цифровой...
Устройство для обработки цифровых данных
Номер патента: 613326
Опубликовано: 30.06.1978
МПК: G06F 9/22
Метки: данных, цифровых
...и постоянный запоминающий блок с электрической сменой информации, входы которого подключены соответственно к выходам генератора тактовых импульсов и регистра адреса,выход через дополнительный коммутатор соединен с входом регистра команд, а выход коммутатора через блок формирования зременныхинторвалоз - с управляющим входом дополкительного коммутатора,На чертеже приведена стр ктургная схемаустройства,Она содержит генератор 1 тактовых импульсоз; постоянный запоминающий блок 2 сэлектрической сменой информации, включающий узел 3 формирования сиггнала алроса, накопитель 4 и буферный регистр 5; блок 6 фоомирозания временных интервалоз; регистр 7базового адреса; регистр д адреса; колглутатор 9; постоянный заполгинаго 1 гггйлок 10 зь:...
Устройство для динамического контроля цифровых микросхем
Номер патента: 614436
Опубликовано: 05.07.1978
Авторы: Дозморов, Козлов, Лябин, Сутягин
МПК: G06F 11/00
Метки: динамического, микросхем, цифровых
...управления входными сигналами 2, .регистра управления синхронизации 3, регистра управления эталонными уровнями 5, регистра результата 6 и . с пусковым входом блока синхронизации 4, Выходы триггеров регистра 2 подключены к раз. решавшим входам блока формироваийя входИЫксигналов 9, к логическим входам блока контроля входных сигналов 1 О, к входам блокасравнения 7 и непосредственно ко входу блокауправления 1, Выходы регистра 3 подключенык управляющим входам блока синхронизации 4,Выходы регистра 6 подключены к логическимвходам блока формирователя выходных сигналов 11 и ко входам блока сравнения. Выходыблока сиихронизации Ф подключены к стробируемым входам блока формирования входныхсигналов 9, блока контроля входных сигнал лов 10, блока...
Устройство для тестового контроля цифровых узлов цифровой вычислительной машины
Номер патента: 618742
Опубликовано: 05.08.1978
МПК: G06F 11/04
Метки: вычислительной, тестового, узлов, цифровой, цифровых
...узлом 11.Один разряд регистра тестов 3 и один разряд регистра управления 4, выходы которых подключены ко входам дешифратра. 5,соединенного через переключатель б со входом схемы сравнения 8, выходы которой подключены к формирователю 9 и индикато-ру 10, образуют один канал. Устгайство содержит С каналов.Перед контролем из блока памяти 1 через блок ввода 2 одно информационное слово поступает в регистр управления 4 и запоминается в нем. Затем из блока памяти 1 тестовое слово поступает в регистр тестов 3 и запоминается в нем. Рассмотрим ра". боту устройства на примере одного канала, например первого, так как все каналы устройства Функционируют .аналогично.Если первый внешний контакт контролируемого узла-входной, то в процессе контроля...
Устройство для контшля цифровых датчиков
Номер патента: 622060
Опубликовано: 30.08.1978
Автор: Шуленин
МПК: G05B 23/02
Метки: датчиков, контшля, цифровых
...и второго б регистров, блока 7 сравнения кодов, генератора 8, счетчика 9, элемента И 10, запомцнаюшего блока 11, цнд"катора 1 эРаботает устройство следующим образом.Контролируемый 4 ц эталонный 8 датчикц крепятся на одной осп в одинаковомположении. Датчики, вращаются электродвигателем 1, подключенным через редуктор 2 к осц датчиков. Код, считываемый сдатчиков, через регистры 5 ц б поступает наблок 7 сравнения кодов. Одновременно сначалом вращения датчиков по сигналу свыхода генератора 8 на счетчик 9 начинаютпоступать импульсы, Сцетчнк 9 производитподсчет импульсов, В случае неравенствазначений кодов с вы.,слов регцстров 5, б навыоде блока 7 появляется сигнал наличия622060 Составитель Н. БелинковаТехред А. Камышникова Редактор И. Грузова...
Устройство для контроля цифровых устройств
Номер патента: 624370
Опубликовано: 15.09.1978
Автор: Генин
МПК: H03K 21/30
Метки: устройств, цифровых
...3 и 5 соединены с шиной питания, через ключи 4 и 6-с общей шиной и через диоды 7 и 8 - свходомпорогового5 элемента 1. Управляющий вход ключа 4 непосредственно, а ключа 6 через инвер;- тор 9 соединеныс входной клеммой, подключенной к выходу контролируемого устройства 10.1 ОВ случае одновременного контроля нескольких устройств (или одного устройства в нескольких точках) число устройств контроля увеличивается, однако мо 15 жет быть использован один пороговый элемент. Ус тройс тв о работае т следуюшим образом.При нормальном функционировании конт ролируемого цифрового устройства 10 на его;, выходе происходит непрерывная смена логических .состояний "О" (низкий уровень) в "1" (высокий уровень), Выходной сигнал контролируемого...
Устройство для проверки цифровых приборов
Номер патента: 625171
Опубликовано: 25.09.1978
Авторы: Дзюба, Москаленко, Хутский
МПК: G01R 35/00
Метки: приборов, проверки, цифровых
...аказ 5393/38 7 ираж 1112 Подписное . ИИ улаПроектяая,4 Патент, г. Ужгоро илиал ПП выхода поверяемого прибора 2 с периодомимпульсов, поступающих с Выхода управляемого генератора 4. Для этого с квантующего выхода поверяе мого прибора 2 импульсы поступают на вход блока 3. В блоке 3 производится выделение периода сигнала, который поступает на запускающий вход управляемого генератора 4, с выхода которого импульсы поступают на счетный вход блока 3 контроля кратности периода, заполняя интервал периода 10По окончании периода с в блоке .3 происходит контроль кратйости перйодас периодом , Если кратность не сЬблюдается, то с регулирующего выхода блока 3 производится подстрой" )5 ка периода следования импульсов путем ВоздейсВня па...
Устройство для прошивки матриц цифровых накопителей
Номер патента: 627536
Опубликовано: 05.10.1978
Автор: Цаплин
МПК: G11C 5/08
Метки: матриц, накопителей, прошивки, цифровых
...является пэочередная прошивка провэдэв второй кээрдинаты, что не пээволяет существенно пэднять производительность трудапри прошивке запоминающих матриц. На чертеже схематически пэк предлагаемое устройство. Устройствэ содержит стол 1 с у связанный с технэлэгическэй пласт 2, с укрепленными на ней сердечник и одним концом виброжелобов 4, в рые уложены кээрдинатные прэвэда Вибрэжелэбы 4 и стол 1 с упэр пэдвешенына наклонных пружинах 6 нэвании 7, на кэтэром установлен э магнит 8. Якорь 9, нахэдпцийся на торомрасстоянии эт электромагни жестко скреплен со стэлэм 1. Устройство работает следующим627536 Составитель В. ГуркинаРедактор И. Марховская Техред Э. Чужих Коррехтор Д. ничеиио Тираж 717 дарственного комите лам изобретений и о ,...
Приемное устройство в системах асинхронного сопряжения цифровых сигналов
Номер патента: 628619
Опубликовано: 15.10.1978
Автор: Картюшов
МПК: H04J 1/02
Метки: асинхронного, приемное, сигналов, системах, сопряжения, цифровых
...сигналов работает следукнцим образом.Информационный сигнал с входа 11 за 30 писывается в запоминающий блок 3 при помощи тактовой частоты записи, поступающей с входа 12 через, первый алемент ИЛИ 1 и первый элемент НЕТ 27 на первый вход запоминающего блока 3, Декодер 6 команд из последовательности чередующихся команд с входа 13 выделяет парные команды одного знака и в случае пары отрицательных команд формирует40 на своем первом выходе сигнал, производящий дополнительную запись в запоминающий блок 3 через разрешенный второй элемент НЕТ 7 и первый алемент ИЛИ 1.В случае обнаружения пары положительных45 команд сигнал со второго выхода декодера 6 команд через разрешенный третий элемент НЕТ 8 запрещает первый алемент НЕТ 2 на время, равное...
Способ оценки точности цифровых измерительных двухфазных генераторов
Номер патента: 629512
Опубликовано: 25.10.1978
Авторы: Маграчев, Маслов, Шалдыкин
МПК: G01R 25/00
Метки: генераторов, двухфазных, измерительных, оценки, точности, цифровых
...налами имеет вид360 а ЗбОоое 3 иЗм Т " Та 360где б - точность оценки погрешности й,При измерении временного интервала (или фазового сдвига) между импульсным и гармоническим сигналами каждого канала генератора получим следующие результаты для опорного и задающего ка 20 налов соответственно:4 Й =Ч , ,1 1 а 1(а 1) ф 8Озмь 2 ъ 360 , г60деоЗМ оо и иьм,Ъ - измеренное значение интервала (или фазового сдвига . ТролЮ- постоянный фазовый сдвиг меж г 3ду импульсным и гармоническим сигналами опорного и задаюшего каналов соответственно;61 го - погрешность задания фазового сдвига между гармоническими сигналами с учетом погрешности преобразования цифровой информации в гармоническое напряжение в опорном канале генератора и влиянием "паразитной"...
Способ цикловой синхронизации в цифровых системах связи
Номер патента: 633153
Опубликовано: 15.11.1978
МПК: H04L 7/08
Метки: связи, синхронизации, системах, цикловой, цифровых
...ступени, объединенияи 2 цифровых сигналов первой и второй ступени 5 соответственно, ступени разъединения 3 и 4 цифровых сигналов второи и первой ступени соответственно. Каждая ступень объедине- ния 1, 2 содержит блоки сопряжения 5 пере. дачи, блок объединения б, геиераторное обо рудование 7, передатчик 8 синхросигнала, Каждая ступень разъединения 3, 4 содержит блоки сопряжения 9 приема, блок разъединения 10, геиераторное оборудование 11, приемник 12 синхросигнала, ступень разъеди нения 3 содержит передатчик 13 сигнала прерывания контроля, а ступень разъединения 4 - приемник 14 сигнала прерывания контроля.Устройство работает следу 1 о щи м обра зом,о Прн отсутствии сбоя циклового синхронизма приемниками 12 ступеней разъединения 3, 4...
Устройство для сопряжения двух цифровых вычислительных машин
Номер патента: 634265
Опубликовано: 25.11.1978
Авторы: Большанин, Гаврилюк, Долбилов, Медведев, Медведевских
МПК: G06F 13/00, G06F 15/16
Метки: вычислительных, двух, машин, сопряжения, цифровых
...слвига 42 поступает сигнал цз блока синхронизации ц управления 1 цкросц 1 срациями 27 на вход 17 четчцка сц)гов 16, после чего в ЦВМ 68 цз блока ицроццзации и управления мцкроопера Прц домене информацией по цццццытцве Ц В 51 )9стройство л ) я соГ ряжс)1 51 р 5100 т 1)ст сселуюлц оорызом.В с.учае наличия в ЦВМ 69 массива 11 цформациц, подготовленного к передаче в ЦВМ 68, ЦВМ 69 выставляет на вход 61 устройства команду Полво 1 зоны. которая здшцфровывдстся в шифраторе кссанл 11 в кол комдщы Запись в формате команлы 11 ВМ 68. РГ)зрешеццс на цп 1ы,)цк) цоступые" цд цхол 13 шифратор;1 к)ман,;1, 1 цз б.оКЫ Ицрпццэаццц ц уцрдц,1 ц 11 я МцнрОО Ц С Р 111 151 :5 10 15 20 25 30 35 40 45 50 55 1.:1 ямц 26 и:цт сцгцыл о готовности стройств 11...
Устройство для селекции цифровых каналов
Номер патента: 634489
Опубликовано: 25.11.1978
Автор: Коротун
МПК: H04Q 11/04
Метки: каналов, селекции, цифровых
...на вход первого элемента И 2. На управляющие входы которого и второго элемента И 5 с синхронизатора 4 подаются импульсы, соответствующие во времени информационным каналам, причем на каждый управляющий вход поступают импульсы только одного канала. С помощью этих управляющих импульсов первый элемент И 2 заносит результаты де-. шифрации сигналов в каждом канале на соответствующий счетчик блока 3 счетчиков. Накопление результатов в блоке счетчиков происходит в течение интервала анализа, рассчитываемого из условий обеспечения заданных характеристик селекции, при этом,. если число накопленное в каком-либо счетчике превысило наперед заданное значение, то счетчик блокируется, а на его выходе появляется сигнал потенционального типа, По...
Устройство автоматического выбора пределов измерения для цифровых вольтметров
Номер патента: 636542
Опубликовано: 05.12.1978
МПК: G01R 15/09
Метки: вольтметров, выбора, пределов, цифровых
...со вторым Выходом управляющего блока 12 и выходом триггера 11, Второй вход которого соединен с Выходом формирующего блока 9 и вторым входом триггера 8, выход котерого соединен со вторым входом элемента совпадения 3. Выход элемента совпадения 3 подключен к счетному входу счетчика импульсОВ 4, а первый вход его соединен с Выходом преобразователя напряжения В частоту 2, вход которого подключен к Вы-ходу декадногС ДЕЛИтЕЛя НаПРЯжения 1, а выход соединен со входом полосового фильтра 10, Выход которого подключен ко Входу формирующего блока 9.Работаетустройствоследующимобразомб 0Измеряемое напряжение О поступает на входной декадный делитель напряжения 1. С началом цикла измерений управляющее устройство 12 устанавли,мпульсов 4 и цифровой...
Устройство синхронизации цифровых сигналов
Номер патента: 640438
Опубликовано: 30.12.1978
Автор: Израйлит
МПК: H04L 7/04
Метки: сигналов, синхронизации, цифровых
...колограмма содержит 15 символов со структурой 000010100110111 и дублируется трн раза, начиная с 1 б символа блока (в общем случае длина блока, длина сннхронизируощей кодограммы и ее структура и лру гие параметры могут быть иными). При приеме из совокупной импульсной последовательности происходит выделение информационных значений цифровых сигналов. Кроме того, для обеспечения синхронной работы временного распределителя передающей стороны и временного распределителя 5 приемной стороны на основе приема во время пауз синхроппзпрующнх кодограмм вырабатывается сигнал фазнрования, подаваемый на временной распределитель 5 приемной стороны,Цифровой сигнал, принимаемый нз ка. нала связи, поступает на сумматор 2 по модулю два, приемный...
Устройство для сопряжения основной и вспомагательных цифровых вычислительных машин
Номер патента: 641438
Опубликовано: 05.01.1979
Авторы: Бахчисарайцев, Васильев, Горелик, Гуревич, Кожаев, Козлов, Митюк, Овсищер, Сокол, Чуманов
МПК: G06F 3/04
Метки: вспомагательных, вычислительных, машин, основной, сопряжения, цифровых
...машину из оче.реди и разрешит обмен следуопей в оцере.ди вспомогательной машине, открыв соот.5 ветствующие цепи коммутатора 9, Блоки4 и 11, в свою очередь обеспечат откры 1 ие (закрытие) цепей коммутаторов 7. 8.Сформированный адрес памяти вспомогательных машин хранится в блоке 21. Блок 22 формирует команду записи содержимого регистра 13 (или 12 в режиме 111) в память соответствующих машин. Контрольные разряды приформировывает блок 20 по сигналу генератора 5. Этим же сигналом синхронизируется выдача через коммутаторы7, 5 8 информационного слова с регистра3н команды из блока 22 в блоки 8 и 9 н далее в первую и вторую вспомогательные машины. Коммутаторы 1, 18 обеспечивают согласование форматов передаваемых кодов,Информация на регистр 13...
Устройство для контроля цифровых узлов
Номер патента: 643876
Опубликовано: 25.01.1979
Авторы: Бондаренко, Меркин, Подкольский
МПК: G06F 11/22
Метки: узлов, цифровых
...управление однократным и циклическим режимом работы.дешифратор режимов 9 подключен кблоку сравнения 5 для определения моментов выдачи и снятия сигналов "Блокировка записи", он определяет такжемомент времени, после которого фиксируется результат контроля. Контрольпроверяемого узла осуществляется с помощью тестов, включающих в себя стимулы и эталоны, Стимулы-совокупностьсигналов, одновременно подаваемых навходные контакты, эталоны - совокупность сигналов, которые должны появиться на выходах исправного узла приподаче на его входы стимулов,Устройство работает следующим образом.По сигналам управления с блока 7 командная информация из блока ввода 1 поступает в блок управления и вклю чает команды "Начало", фЗапись 1", Запись 2 ф, Запись 3",...