Патенты с меткой «цифровых»
Многоканальное устройство для сжатия цифровых данных
Номер патента: 919115
Опубликовано: 07.04.1982
Авторы: Гарипов, Добрица, Махарашвили, Онищенко, Попов, Свалов, Силаев, Тихонов
МПК: H04J 6/00
Метки: данных, многоканальное, сжатия, цифровых
...для осуществления переключения режимов работы Передача-прием 1. По сигналам с приемника 5 происходит перестройка программы управления в блоке6 при помощи дешифратора 14, осуществляющего селекцию сигналов, поступивших с приемника 5 и управляющегоработой распределителя 13 импульсов,питающегося от генератора 12 импульсов. Блок 6 управления осущестнляет также фуйкции временной синхронизации, обнуления и запрещенияпередачи несущественных коэффициентов разложения и канал связи,того, поскольку многоканальная инфор- пмация поступает от одного объекта, из- емеряемые сигналы коррелированы между лсобой и при сжатии сохраняется избыточность, связанная с этим эффектом.Цель изобретения - повышение коэфФициента сжатия без снижения достоверности данных...
Устройство передачи цифровых сигналов
Номер патента: 919129
Опубликовано: 07.04.1982
Авторы: Ладомирски, Оганян
МПК: H04L 7/08
Метки: передачи, сигналов, цифровых
...о состоянии БАС Пер. 15 и входного линейного тракта на противоложную станцию не требует выделения дополнительного цифрового канала. Информация в виде 000 при исправной аппаратуре либо 111 в случае 20 возникновения неисправности со второго входа блока 7 контроля поступаетна второй вход второго элемента И 12,на первый вход которого подается стробирующая импульсная последовательность с выхода второго элемента ИЛИ 11,Данная стробирующая последовательность формируется на временных позициях в моменты введения положительной вставки и в моменты отсутствия З 0информационных символов отрицательного согласования скорости, Это обеспечивается тем, что на один из входоввторого элемента ИЛИ 11 поступает сигнал с выхода формирователя 5 сигнала З...
Устройство для контроля работы цифровых ячеек
Номер патента: 920545
Опубликовано: 15.04.1982
МПК: G01R 31/3177
Метки: работы, цифровых, ячеек
..."1") 1 и 2,формирователи 3 и ч импульсов (одно-.35вибраторы), логические элементы И-НЕ5-7, индикаторы 8-12. Дополнительнов данное устройство включены блок 13сравнения, формирователь 1 ч импульсов и индикатор 15, обеспечивающиеюсравнение рабочего поверяемого)сигнала с образцовым. Позициями. 16и 17 обозначены на схеме входные щу,пы.Работа устройства происходит следующим образом.Если уровень входного сигнала постоянно находится ниже определенногоуровня логического "0", то включается индикатор 8. Если же уровень50входного сигнала постоянно превышает определенный уровень логической"1", то, включенным оказывается индикатор 12, При переходе уровня входного сигнала через уровни логического "0" и логической "1" срабатывают пороговые...
Устройство для контроля многовыходных цифровых узлов
Номер патента: 928367
Опубликовано: 15.05.1982
Авторы: Николаев, Храпко, Щербаков
МПК: G06F 11/263
Метки: многовыходных, узлов, цифровых
...цля контроля многовыхоцных цифровьгх узлов.Устройство для контроля цифровых узлов 1 содержит генератор 2 тестов, рещстры 3 спвига; первый и вторые сумРматоры 4 по модулю пва, индикатор 5.Устройство работает слецующим образом,Генератор 2 тестов выдает нв вхоаыпроверяемого узла 1 контрольные последовательности сигналов в вице епиниц инулей.Савиговые регистры 3 в каждом изпроверяемых каналов, охваченные обратнойсвязью через сумматоры 4 по модулюпва и соединенные в кольцо, осуществля-45ют сжатие цифровой последовательности вдвоичный цифровой коа, снимаемый с выходов сумматоров по модулю ава последних каналов. На разрядность регистровне накладываются никакие ограничения,поэтому. они могут соцержать 1-5 разрядов.Индикатор 5 преобразует...
Устройство для контроля цифровых узлов
Номер патента: 932497
Опубликовано: 30.05.1982
Автор: Вилесов
МПК: G06F 11/22
Метки: узлов, цифровых
...несравнение. Блок 7 управления организует работу всех блоков устройства, т.е. управляет записью информации из блока 1 ввода в блок 2 памяти и регистр 3 настройки, управляет работой блока 6 индикации, блока 9 разрешения выдачи тестов и осуществляет управление однократным и циклическим режимами работы. Блок 9 разрешения выдачи тестов разрешает выдачу тестов в контролируемый узел 8 по положительным результатам контроля блока 5 сравнения по стимулирующим стробам.Контроль осуществляется с помощью тестов, включающих в себя стимулы и эталоны. Стимулы - совокупность сигналов, одновременно подаваемых на входные контакты, эталоны - совокупность сигналов, которые должны появиться на выходных контактах исправного узла при подаче на его вход...
Устройство для измерения длительности цифровых сигналов
Номер патента: 932540
Опубликовано: 30.05.1982
Авторы: Брякин, Вашкевич, Говоров, Степашин, Шмелев
МПК: G11B 5/46
Метки: длительности, сигналов, цифровых
...2 выделения временного интервала, третий вход которойсоединен с входом дешифратора 8, выходы которого подключены к Р-входамвторого регистра 7 сдвига, а четвертый вход схемы 2 выделения временного интервала соединен с Т-входомТ-триггера 11, В-вход которого сое динен с и-м выходом регистра 7сдвига. Выход Т-триггера 11 подключен к С-входу РЯ-триггера 10,Р-входкоторого соединен с шиной Земля,Выход синхронизируемого генератора 10 12 соединен с С-входами первого би второго 7 регистров сдвига.Устройство работает следующимобразом.На дорожке диска производитсязапись кодовой комбинации (фиг.2).На управляющем входе Код выставляется код записанной информации.Науправляющем входе Номер интервала выставляется номер временногоинтервала,...
Устройство для телеконтроля регенераторов цифровых систем связи
Номер патента: 932626
Опубликовано: 30.05.1982
МПК: H04B 3/46
Метки: регенераторов, связи, систем, телеконтроля, цифровых
...контролируемого регенератора 2стробируется с помощью элемента И 4 импульсами удвоенной тактовой частоты, которыепоступают с выхода блока 3. Благодаря этому на выходе элемента И 4 формируется сигнал, структура которого эквивалентна квази- .троичному коду.Ошибки в цифровом сигнале выделяютсяблоком 13 и подсчитываются счетчиком 8.При этом с появлением первой ошибки делитель 7 сбрасывает счетчик 8 и триггер 9 висходноесостояние,Емкость и счетчика 8 выбирается исходяиз заданной статистической погрешности измерения достоверности передачи. Измерениепроизводится эа определенный интервал времени, величина которого постоянна и определяется делителем 7. Длительность указанногоимпульса соответствует выбранной величинедостоверности и определяется...
Способ передачи и приема асинхронных цифровых сигналов
Номер патента: 936461
Опубликовано: 15.06.1982
Авторы: Гиринович, Иерусалимская, Колтунов, Коновалов
МПК: H04Q 11/04
Метки: асинхронных, передачи, приема, сигналов, цифровых
...смены знака сигнала. При наличии сигнала о смене знака и импульса с Формирователь 14 команд работает следующим образом. При отсутствии сигналов с реверсивного счетчика 5 и определителя 9 крайних положений управляемый делитель 15 на 2 выдает последовательность чередующихся символов 0101 на выход 22. Переход из одного состояния в другой происходит по приходу каждого канального импульса. Блоки 16 и 17 установок нулевого и единичного состояний делителя на 2 устанавливают соответствующую фазу управляемого делителя 15. При отсутствии сигнала с определителя 9 крайних положений работа управляемого делителя 1535 на 2 определяется импульсами с реверсивного счетчика 5. При поступлении импульса с реверсивного счетчика 5 на блок 16, т.е. импульса,...
Способ преобразования цифровых данных в информационные сигналы для получения растрированных цветоделений в многоцветной печати
Номер патента: 938735
Опубликовано: 23.06.1982
Автор: Армин
МПК: B41C 1/02
Метки: данных, информационные, многоцветной, печати, преобразования, растрированных, сигналы, цветоделений, цифровых
...что получается ортогональный растр развертки,Для того, чтобы возможно больше растровых точек печатного растра попадало на растровые точки мелкого растра и цтобы число растровых точек мелкого растра оставалось в допустимых пределах, в предлагаемом случае в направлении развертки и подачи выбирается растровое расстояние в виде утроенного общего делителя.В развертывающем устройстве для мелкого растра (фиг, 2) оригинал 1 закреплен на вращающемся развертывающем барабане 2 с помощью установочных штифтов 3. Барабан 2 приводится . в движение от двигателя 1. Развертка оригинала 1 осуществляется с помощью электрооптической развертывающей головки 5, которая смещается подающим устройством 6 по оси вдоль барабана. Развертывающая головка выдает...
Устройство для адаптивной обработки магнитной записи цифровых сигналов
Номер патента: 940217
Опубликовано: 30.06.1982
Авторы: Гитлиц, Деминский, Четкин
МПК: G11B 5/09
Метки: адаптивной, записи, магнитной, сигналов, цифровых
...и импульсный регенератор 7, выход которого подключен к входу вто-рого регистра 4 сдвига, блок 8 логических элементов И, информационные входы которых подключены к выходам второго регистра 4 сдвига, г синхронизирующий вход подключен к третьеЗО му выходу блока 5 синхронизации, цифро-аналоговый преобразователь 9, информационные входы которого подключены к выходам блока 8 логических элементов И и к информационным входам первого регистра 1 сдвига, синхронизирующий вход соединен с четвертым выходом блока 5 синхронизации, а выход соединен с управляющим входом усилителя 3 записи.Устройство работает следующим образом.Сигнал с выхода аналога тракта б записи-воспроизведения, амплитудно-частотная характеристика которо" го...
Устройство для контроля цифровых блоков
Номер патента: 943733
Опубликовано: 15.07.1982
Авторы: Живуцкая, Печенко, Попов
МПК: G06F 11/26
Метки: блоков, цифровых
...управления осуществляется запускустройства, при этом из блока 11 памяти на входы контролируемых блоков выдается первый контрольный тест, ана один из входов блока 7 сравненияэталон реакции контролируемых блоковна этот тест из блока 6 памяти, Посигналам блока 10 управления коммутатор 8 осуществляет последовательное 50подключение выходов контролируемыхблоков ко второму входу блока 7 сравнения. Одновременно в счетчике 5 осуществляется счет подключаемых к блоку 7 сравнения контролируемых блоков. При положительных результатахсравнения реакций контролируемых блоков с эталонами блок 7 формирует запрещающий сигнал на управляющих входах групп логических элементов И 2 и 37 937В результате со счетчиков 1 и 7в блок 1 индикации никакая информация не...
Устройство для контроля цифровых интегральных схем
Номер патента: 943747
Опубликовано: 15.07.1982
Авторы: Гасенегер, Микушин, Ростовцев
МПК: G06F 11/22
Метки: интегральных, схем, цифровых
...признак последовательной загрузки и позиционный код номера сдвигового регистра памяти 7, В буфер 47 4ный регистр 12 параллельным кодомзаписывается часть тестовой последовательности для одного выводаконтролируемой схемы 13, равная подлине формату машинного слова ЦВИ 1,Триггер 8 устанавливается в состояние, соответствующее режиму записиинформации в память 7.Затем в регистр 2 из ЦВИ 1 записывается код конечного адреса па мяти ИК, где И - количество разрядовбуферного регистра 12 (или Форматмашинного слова ЦВИ 1), К=1,2,3, -номер цикла зписи информации в буферный регистр 12,Схема сравнения 3 открывает элемент И 4, через который тактовыеимпульсы от генератора 5 поступают навходы счетчика б, буферного регистра12 и через коммутатор 9 на вход...
Устройство для сжатия цифровых телевизионных сигналов
Номер патента: 944145
Опубликовано: 15.07.1982
Авторы: Игнатьев, Смирнов, Сорин
МПК: H04L 25/49
Метки: сжатия, сигналов, телевизионных, цифровых
...подается с выходов регистров 9-11. Сигналы с выходов 1 з блоков сравнения разрешают запись разрядов кода в блок 21 памяти и блок 4 коммутации, Информация о состоянии цетырех старших разрядов через первый блок 17 разрешения записи20 записывается в блок 21 памяти в соответствии с сигналом, поступающим от формирователя 3 интервалов времени. Если в одном из четырех старших разрядов соответствующих сигналов д произошли изменения, то код с выхода третьего регистра 11 поступает на первый вход блока 12, на второй вход которого поступают разряды кода из блока 21 памяти. Результаты сравнения в виде уровней логического "0" при отсутствии изменений символов или логической "1" при наличии изме" нений подаются в блок 19 выбора передаваемого символа,...
Устройство для обнаружения неисправностей цифровых систем
Номер патента: 949659
Опубликовано: 07.08.1982
Автор: Машкин
МПК: G06F 11/00
Метки: неисправностей, обнаружения, систем, цифровых
...действий. Выход одного иэ триггеров 26 используется для управлениякоммутатором 20 самопроверки. 65 Таким образом, блок 3 управленияпредлагаемого устройства отличаетсяот блока управления прототипа наличием одного дополнительного триггера и одной дополнительной связи ккоммутатору 20 самопроверки.Устройство работает следующимобразом.При нажатии кнопки 14 "Пуск" начинается выполнение программы самопроверки устройства для нахождения неисправностей. В режиме самопроверкина управляющий вход коммутатора 20самопроверки поступает сигнал из блока 3 управления, по которому выходныешины проверяемой системы 2 отключаются от входов коммутатора 20 самопроверки и подключаются выходные шинывходного коммутатора 6. Информацияиэ постоянного...
Способ воспроизведения цифровых данных с магнитного носителя
Номер патента: 949679
Опубликовано: 07.08.1982
Авторы: Дралин, Князев, Михайлов, Сурков
МПК: G11B 5/02
Метки: воспроизведения, данных, магнитного, носителя, цифровых
...разрядным позициям в исходных 35 данных, т.е. имеют место фазовые искажения. На Фиг. 2 б символами Т,обозначены интервалы времени междумоментами пересечения первого сигнала с нулевым уровнем и следующим за 4 О ними моментами появления пиков первого сигнала, а символами Т обоэначены интервалы времени между моментасерединам разрядных интервалов, показан на фиг. 2 г. Сигнал, пропорциональный отношению интервалов Т 1 иТ, условно изображен на фиг. 2 д,Выходной сигнал приведен на фиг. 2 е. При воспроизведении данных в соответствии с предлагаемым способом определяется направление смещения пика. Выполнение условия Т 7 Т означает, что пик в воспроизводимом сигнале сместился вправо по временной оси от своего истинного положения, а выполнение...
Коммутационная система для асинхронных цифровых сигналов
Номер патента: 949839
Опубликовано: 07.08.1982
Автор: Чуркин
МПК: H04M 3/00
Метки: асинхронных, коммутационная, сигналов, цифровых
...и код времени из формирователя 5 кода времени. Блоки 4 записывают в свои ячейки код сигнала и код времени. При этом каждая входящая линия связи имеет свою ячейку памяти в блоках 4. Код времени, записываемый в ячейки блока 4, фиксирует момеНты времени поступления кода сигналов в блоки 4.Блок 6 считывания циклически считывает информацию из ячеек памяти блоков 4 и выдает ее в блок 7 управления. Каждая ячейка считывается в определенном пнгсрвале времени работы группового тракта коммутационной системы, В этом интервале производится также передача кода сигнала и кода времени из блока 6 в блок 7 и далее в распределитель 9. В этом же интервале производится считывание из соответствующей ячейки блока 8 памяти адреса исходящей линии связи, в...
Устройство для контроля цифровых объектов
Номер патента: 951313
Опубликовано: 15.08.1982
Авторы: Данилов, Соловей, Филиппов
МПК: G06F 11/10
Метки: объектов, цифровых
...выходы основного цифрового объекта 1 и инверсные выходы генератора 3 ортогональных функций, Сумматоры 7 по пой 2 образуют вторую группу сумматоров по вой 2, входами которых являются выходы сумматоров б по вой 2 первой группы и выходы вспомогательного цифрового объекта 2. Входами элемента ИЛИ 4 являются выходы сумматоров 7 по вод 2 второй группы, а его выход является первым выходом устройства, Генератор 3 ортогональных функций состоит из группы последовательно соединенных счетных триггеров 8.1-8.п и является делителем частоты с числом разрядов, равным числу контролируемых выходов основного цифрового объекта 1. Вход генератора 3 ортогональных функций соединен с выходом синхронизации основного цифрового объекта 1. Сигналы, снимаемые с...
Устройство ортогонального преобразования цифровых сигналов по уолшу-адамару
Номер патента: 951320
Опубликовано: 15.08.1982
Авторы: Докучаев, Зенцов, Свиньин, Смолов
МПК: G06F 17/14
Метки: ортогонального, преобразования, сигналов, уолшу-адамару, цифровых
...25 граф преобразования для и=3.Устройство содержит блок формирования временных интервалов 1, блокиэлементов И 2, блоки элементов ИЛИ 3,регистры 4, сумматоры-вычитатели 5) ЗО 2 значений дискретного входного сиг 951320нала параллельно обрабатываются эа и итераций методом быстрого преобразования Уолша-Адамара, Обработка происходит эа и тактов работы устройства.Как видно по конфигурации сигналь ного графа (фиг.2), вычислительный процесс для реализации быстрого преобразования Уолша-Адамара должен содержать п одинаковых итерационных циклов. Существенно, что оказывается 10 )возможным испольэовать для хранения исходного вектора, промежуточных векторов и, наконец, результирующего вектора одни и те же регистры.Устройство работает следующим...
Установка для автоматической поверки цифровых приборов
Номер патента: 954914
Опубликовано: 30.08.1982
Авторы: Анохин, Курганцев, Чинков
МПК: G01R 35/00
Метки: автоматической, поверки, приборов, цифровых
...значением абсолютной погрешности прибора и невысокими требованиями по точности. Основная мера 2 подключена к дополнительной мере 3,которая подключена к поверяемому прибору 6, кодовые выходы которого соединены с блоком 4 сравнения. Выходблока 4 сравнения через блок 5 логического анализа подключен к входупрограммного блока 1,Установка работает следующим образом,По,командам программного блока1 на выходе основной меры 2 устанавливаются значения выходного сигнала; соответствующие поверяемымотметкам цифрового прибора 6. Одновременно программный блок 1 вводитв блок 4 сравнения номинальные коды,этих значений а поверяемых отметках.При поступлении образцового сигналана прибор 6 на кодовых выходах последнего образуется определенныйкод,...
Устройство для контроля цифровых систем
Номер патента: 955073
Опубликовано: 30.08.1982
Авторы: Горелик, Митюк, Никитин, Федин
МПК: G06F 11/16
Метки: систем, цифровых
...коммутатор 4 и константы в счетчик 1 из блока 6 памяти констант (константа указывает длительность до момента выдачи очередной команды), Кроме этого, при возбуждении любой шины дешифратора 8 срабатывает элемент ИЛИ 9, обеспечивая запись в регистр 16 блока 5 команды выдаваемой в систему (сигнал записи поступает по тракту: выход элемента ИЛИ 9, второй выход блока 2, третий вход блока 5, код команды поступает на регистр 16 с первого входа блока 5). Сигнал с выхода элемента ИЛИ 9 устанавливает триггер 1 О в состояние, при котором потенциал на его выходе обеспечивает подбор на втором входе элемента И 12, разрешая прохождение импульсов от генератора 13 на пятый выход блока 2, который соединен со счетным вхо5 1 О Формула изобретения 5 дом...
Устройство для диагностирования цифровых систем
Номер патента: 955075
Опубликовано: 30.08.1982
Авторы: Курт-Умеров, Сахно
МПК: G06F 11/26
Метки: диагностирования, систем, цифровых
...будет появление на ее выходах определенных сигналов, которые коммутнруются коммутатором 3 на входы блока 4 сравнения. Последовательность эталонных сигна.мв. характеризующих реакцию исправной первой подсистемы на тестовые комбинации, записана в блоке 7. Эти сигналы синхронно с сигналами, поступающими с выхода первой подсистемы через коммутатор 3, поступают на другие входы блока 4, где сравниваются. После выдачи последней тестовой комбинации из набора на выходе памяти 2 появляется сигнал Конец набора. Этот сигнал поступает на первый управляющий вход блока 4, Блок 4 по сигналу Конец набора может выдать результат сравнения в виде двух сигналов - Совпал или Не совпал, вырабатываемых соответственно в случае правильной или неправильной...
Устройство для диагностики цифровых блоков
Номер патента: 959085
Опубликовано: 15.09.1982
Авторы: Пьянков, Сороколетов
МПК: G06F 11/00
Метки: блоков, диагностики, цифровых
...сигналов. Из описанного принципа преобразования следует,что каждому значению счетчика соответствует появление значения определенного контролируемого элемента на выходе преобразователя параллельного кода в последовательный,Таким образом, Фиксируя значение счетчика, можно следить за изменением состояния любого контролируемого элемента.Устройство работает следующим образом.Контролируемый массив данных от диагностируемого блока 3 поступает на информационный вход преобразователя 8 параллельного кодав последовательный, на управляющий вход которого поступают сигналы от счетчика 7 тактов.Количество контролируемых точек в диагностируемом устройстве равно 4096, что определяет 4 уровня 8 входовых мультиплексоров в преобразователе 8...
Устройство для контроля цифровых блоков
Номер патента: 960826
Опубликовано: 23.09.1982
Авторы: Петренко, Сахно, Фролов
МПК: G06F 11/16
Метки: блоков, цифровых
...который разу40 решает работу счетчика 6 . Одновременно на первом выходе блокауправления появляется сигнал "Начало контроля", который поступает на вход генератора 2 тестов. По этому сигналу ге 45 нератор 2 тестов начинает вырабатывать последовательность контрольных импульсов (тестовые воздействия), которые поступают на входы блока 3. На выходах блока 3, в ответ на контИ рольные импульсы, появляются импульсы или последовательности импульсов, которые поступают на входы блока 4.В общем случае импульсы или импульсные последовательности на отдельных выходах блокамогут совпадатьИ л поэтому могут быть неразличимы на входах элемента ИЛИ 5, так как перекрываются во времени. Введенные элементы задержки в блоке предварительной обработки...
Устройство для контроля цифровых датчиков
Номер патента: 960897
Опубликовано: 23.09.1982
Авторы: Алиев, Амиров, Гусейнов
МПК: G08C 25/00
Метки: датчиков, цифровых
...к повышениюп омехоустойчивостй.2 Как показывает практическая реализация устройства, количество использованных элементов уменьшается на 306 1 ф 40% в сравнении с известным устройстй вом, а это. приводит также к снижениюстоимости устройства в соответствующемб- порядке. соединен с блоком питания, выход содинен с шиной питания блока индикации, а управлякщий вход - с выходомконтролируемого датчика, выходы распределителя импульсов соединены сс оответствующими входами блока яндикации,На чертеже показана структурнаясхема устройства для контроля цифродатчиков.Устройство содеркит генератор 1тактовых импульс ов, распределительимпульсов, блок 3 индикации, выполненный из элементов 4 индикации и.ключей элементов 5 индикации, ключи источник 7...
Устройство для поиска дефектов цифровых узлов
Номер патента: 962957
Опубликовано: 30.09.1982
Авторы: Данилов, Костанди, Мозгалевский, Соловей, Тяжев
МПК: G06F 11/16
Метки: дефектов, поиска, узлов, цифровых
...элемент 13 задержки вьщаетсигнал КОНТ.2 через четвертый выходблока 6 управления. Последний сигналво-первых, разрешает сравнение ожидаемых реакций, записанных в блоке2 памяти. и ответных реакций.с проверяемого блока 7 и, во-вторых, через элемент 14 задержки подготавливает путь прохождения сигнала несрав нения НЕСРАВ через элемент И 16.Элемент 14 задержки, рассчитанныйна время сравнения реакций, предназначен для устранения ложных срабатываний элемента И 16,Результат сравнения может бытьдвояким, поэтому рассмотрим обаслучая.При совпадении ответных реакцийс ожидаемыми сигнал,НЕСРАВ. с блока 4 сравнения отсутствует., В этомслучае на выходе элемента НЕ присутствует единица, которая в моментвремени, определяемый элементом...
Устройство для обнаружения неисправностей в блоках коммутации цифровых интегрирующих структур
Номер патента: 962961
Опубликовано: 30.09.1982
Авторы: Кравченко, Криворучко, Крюков
МПК: G06F 11/22
Метки: блоках, интегрирующих, коммутации, неисправностей, обнаружения, структур, цифровых
...разрешающий сигнал на коммутаторы 5-7. В результатеблок 1 подает сигналы через коммутатор 5 на все информационные шины 19контролируемого блока, а коммутаторы 6 и 7 снимают сигналы соответственно с контрольных точек 21 и их инверсные значения с выходов блока инверторов 8 и йодают их на входы блока14 анализа и регистрации сигналов. Этот блок производит выявление не-исправностей, В случае отсутствиянеисправностей в первом коммутирующем элементе блок 1 начинает второйцикл проверки, в течение которогопроверяется второй коммутирующий эле.мент, соответствующий второй строчке первого столбца матрицы коммутации. При этом в первом такте второгоцикла блок 1 сдвигает на один разряд единицу в регистре 9 и устанавливает счетчик 2 в единичное...
Устройство для сопряжения цифровых измерительных приборов с эвм
Номер патента: 964617
Опубликовано: 07.10.1982
Авторы: Амиян, Нартов, Чухаджян
МПК: G06F 3/00
Метки: измерительных, приборов, сопряжения, цифровых, эвм
...5 импульсов, третий формирователь 6 им-пульсов, первый триггер 7, второй триггер 8, дешифратор 9, регистр 10, первый вход 11 устройства, второй вход 12 устройства, третий вход 1355 устройства, четвертый вход 14 устройства, первый выход 15 устройства, второй выход 16 устрЬйства, третий выход 17 устройства. 4Устройство работает следующим образом,В основном состоянии счетчик 3 импульсов обнулен, второй триггер 8(готовности) сброшен. С первого выхода счетчика 3 импульсов на первыйформирователь 4 импульсов подан импульс нулевого состояния, На установочный вход первого триггера 7 поступает низкий потенциал. Сигнал с выхода триггера 7 разрешает запись информации в кодовый регистр 10.При программном запросе ввода ин".ормации на...
Устройство для тестового контроля цифровых вычислительных машин
Номер патента: 964647
Опубликовано: 07.10.1982
Авторы: Андронатий, Афанасьев, Белых, Бурдиян, Грин, Логвиненко
МПК: G06F 11/16
Метки: вычислительных, машин, тестового, цифровых
...программы на устройство 20 управления ЦВМ 2 и производится запуск программы контроля. (фиг. 4). Контролируемая ЦВМ 2 на.чинает работу по программе контроля, реализующей многократное исполнением50 .каждои команды из системы команд ЦВМ 2 с изменением адресной части команды и записью результатов каждого исполнения в ячейки ОЗУ ЦВМ. После исполнения группы команд содержимое указанных ячеек ОЗУ ЦВМ суммируется и сравнивается с эталоном, полученным на заведомо исправной ЦВМ8Одновременно с запуском программы контроля в ЦВМ 2 сигнал с второго выхода блока 3 задания начального адреса программ:,устанавливает. в единичное состояние триггер 4 и сигналы с выхода генератора 5 через элемент И 6 поступают на установочный вход первого разряда регистра...
Устройство для обработки цифровых данных
Номер патента: 964650
Опубликовано: 07.10.1982
Авторы: Будовский, Смирнова, Сташков
МПК: G06F 15/04
Метки: данных, цифровых
...2 1.Недостатком известного устройстваявляется то, что время выборки блокаотладочной памяти должно быть не менее времени выборки постоянной памяти, что требует применения более современных и совершенных, а значит, более дорогих блоков памяти,Цель изобретения - повышение экономической эффективности за счет обеспечения возможности йрименения отладочной памяти с низким быстродействием.30Поставленная цель достигается тем,что в устройство, содержащее генератор тактовых импульсов, соединенный спервым входом блока микропрограммногоуправления, группа выходов которогоподключена к выходам устройства, первый выход - к управляющему входу бло"ка оперативной памяти, второй выходуправляющему входу блока постояннойпамяти, адресный вход...
Способ воспроизведения цифровых сигналов и устройство для его осуществления
Номер патента: 966728
Опубликовано: 15.10.1982
МПК: G11B 5/02
Метки: воспроизведения, сигналов, цифровых
...26 и 27, а выход - с их 3 входами. Выходы триггеров 26 и 27 подключены к входам схемы 28 не равнозначности. Входы синхронизации триггеров подключены к тактовым входам 13 и 14 фазового детектора 7. 0Коммутатор 3 содержит триггер 29 с раздельными входами, схемы И 30 и 31 и схему ИЛИ 32, Входы триггера 29 подключены к входам 20,1 и 20.2 коьммутатора 3, а выходы - к первым вхо 1 дам схем И 30 и 31 и к управляющим выходаМ 17.1 и 17.2, Вторые входы схем И 30 и 31 соединены с тактовыми входами 19.1 и 19.2 коммутатора 3. Выходы схем И 30 и 31 подключены к 20 входам элемента ИЛИ 32, выход которого является тактовым выходом коммутатора 3, подсоединенным к выходу 33 синхронизации устройства.Иа фиг. 2 показана с 1 - записанная И информация, б -...