Патенты с меткой «цифровых»

Страница 25

Устройство для контроля группы идентичных цифровых схем

Загрузка...

Номер патента: 1513451

Опубликовано: 07.10.1989

Авторы: Аспидов, Гусев, Мисько, Селетников

МПК: G06F 11/30

Метки: группы, идентичных, схем, цифровых

...8 (выход 9 устройства) меняет свое состояние с единичного на нулевое.Длительность задержки элемента 7 35выбирается из условия, чтобы к времени изменения сигнала на его выходеиз единичного в нулевое сигнал навыходе элемента РАВНОЗНАЧНОСТЬ 2 ужеизменился, т.е, изменил свое состоящ ние из единичного на нулевое, С другой стороны длительность задержкиэлемента 7 определяет длительностьнулевого состояния на выходе устройства. Для надежной работы устройства 5 длительность задержки элемента 7составляет не более (2-3)0, где 7 -средняя задержка на элементе, Дляопределенности длительность задержки элемента 7 взяга равной 3 С(фиг. 2) .При изменении состояния элементаРАВНОЗНАЧНОСТЬ 2 с единичного на нулевое состояние элемент И-НЕ 3 меняется...

Устройство для одновременного наблюдения -цифровых сигналов на экране осциллографа

Загрузка...

Номер патента: 1516986

Опубликовано: 23.10.1989

Авторы: Петренко, Шипулин

МПК: G01R 13/20

Метки: наблюдения, одновременного, осциллографа, сигналов, цифровых, экране

...указана последовательность возникновения на экране осциллографазаевечиваемых пунктиров", Количество пунктиров в каждой из отсвечиваемых линийна экране осциллографа зависит отразвертки, устанавливаемой на осциллографе. При их значительном количестве пользователь видит на экранесплошную линию,Первой ступени изменяющегося напряжения на выходе ЦАП 3 соответствует каждый пунктир, например, нижнейпунктирной линии с на экране осциллографа, Второй ступени изменяющегося напряжения на выходе ЦАП соответствует каждый пунктир пунктирнойлинии о на экране осциллографа и т,д,11 редполагают,что на входы 1 - 11-и устройства одновременно поступают исследуемые импульсные сигналы,В этом случае на выходах каждого изэлементов И 5, соответствующих...

Устройство для оценки качества цифровых сигналов

Загрузка...

Номер патента: 1518891

Опубликовано: 30.10.1989

Автор: Воробьев

МПК: H04B 3/46

Метки: качества, оценки, сигналов, цифровых

...в счетчике 12имеется число, на единицу меньшее,чем для канала с абсолютным качествомсигнала, т,е. предлагаемое устройство работает аналогично прототипу приоценке качества канала по потенциальной помехозащищенности,При возникновении в цифровом канале сосредоточенной импульсной помехи(фиг.За) оценка качества пифровогоканала ведется следующим образом.Сигнал ( фиг,Зб) после разделительного блока 2 .поступает на дифференциатор 15, а с его выхода сигнал -на второй усилитель ограничитель 16и на второй счетчик 17 - счетчикударных звонков (фиг.Зв). На разрешающий счет вход второго счетчика 175 15188поступает сигнал (фиг.Зг) разрешенияподсчета числа импульсов сосредоточенной помехи. Накопленное число импульсов сосредоточенной помехи(фиг.Зд)...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1518906

Опубликовано: 30.10.1989

Авторы: Гурвиц, Гуревич, Ефимова, Мещеряков, Филимонов

МПК: H04L 11/08

Метки: узлов, цифровых

...5 1518906 время Тэ - длительность сигналов опроса реакции проверяемого узла. При исполнении одной команды "Проверка11логики на все контакты проверяемого . узла одновременно подаются тестовые5 сигналы с одинаковыми временными параметрами. В любой команде "Проверкалогики могут быть записаны свои временные параметры. 1 ОВозможность задания каждого иэ временных параметров позволяет тестировать как комбинационные, так и последовательные схемы, При проверке комбинационных схем опрос реакции 15 проверяемого узла производится во время подачи входных сигналов, для чего интервал Т, должен быть не менее суммы Т и Т (фиг.4 а, первая козманда). Для повышения достоверности 20 при проверке последовательных схем опрос должен производиться после...

Устройство для диагностирования цифровых узлов

Загрузка...

Номер патента: 1520517

Опубликовано: 07.11.1989

Авторы: Вагарин, Костанди, Призенко, Тяжев, Якушенко

МПК: G06F 11/00, G06F 11/30

Метки: диагностирования, узлов, цифровых

...10 диагностирования через коммутатор 17 поступает сигнал ОР ответной реакции. Затем через время, необходимое для устанавления ОР в объекте 10 диагностирования, на выходе блока 19 синхронизации появляется сигнал РЗС разрешения срав-. нения, который поступает к блоку 18 сравнения и разрешает сравнение ЭР и ОР. Возможны два варианта продолжения работы узла контроля.Если ЭР и ОР не равны, то сигнал СРВ сравнения с выхода блока 18 сравнения отсутствует и блок 19 синхронизации заканчивает работу узла 9 контроля, а также выдает на блок 6 индикации сигнал НИСП - неисправно, по которому в узле индикации блока Ь индикации, соответствующем проверяемому объекту 10 диагностирования, обеспечивается индикация сообщения"Неисправно :Если ЭР и ОР...

Устройство для поиска дефектов цифровых блоков

Загрузка...

Номер патента: 1520519

Опубликовано: 07.11.1989

Авторы: Колпаков, Курылева, Тяжев

МПК: G06F 11/22

Метки: блоков, дефектов, поиска, цифровых

...разрешая индикацию номера класса дефектов, поступающего из счетчика, 15 в блок 5 индикации.После устранения обнаруженного дефекта процесс диагностирования может быть продолжен путем нажатия клавиша "Продолжение" 14. В результате обеспечиваются действия по считыванию очередного тестового набора и устанавливается в ноль триггер 12.Если тест поиска дефектов прошел до конца, т.е, считана метка КТПД, то дешифратором .10 вырабатывается сигнал КТПД, который устанавливает в единицу триггер 11С выхода триггера 11 единичный сигнал ИНД поступает в блок 5 индикации, разрешая индикацию информации об отсутствии дефектов в проверяемом блоке 7 и об окончании,: процесса диагностирования.Блок 1 формирования тестовых воздействий работает следующим...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1520521

Опубликовано: 07.11.1989

Автор: Ткачук

МПК: G06F 11/25

Метки: блоков, цифровых

...нОвой сигнатуры. По третьему импульсу50синхронизации производится запись новой сигнатуры на место старой вблок 4.Если контакт, адрес которого выбран счетчиком 21, является выходным,то триггер 32 находится в единичномсостоянии, элемент 33 - в режиме передачи сигнала и на контакт передает 521 6ся состояние, записанное в регистре 31.Мультиплексор 2 в этом случае закрыт сигналом, поступающим с третьеговыхода блока 7 управления и на выходе мультиплексора устанавливается высокий потенциал, который также подается на вход формирователя 5 сигнатур. Считывание, сдвиг и запись нового состояния производятся аналогично рассмотренному выше случаю.Поскольку при формировании даннойсигнатуры на вход формирователя 5всегда подан высокий...

Устройство для контроля цифровых схем

Загрузка...

Номер патента: 1522130

Опубликовано: 15.11.1989

Авторы: Боровский, Духовской, Курбатов, Резников

МПК: G01R 31/317

Метки: схем, цифровых

...сумме с напряжением высокого уровня обеспечивает на клемме 10 низкий уровень.Если подключенный вывод контролируемой цифровой схемы является выходом, сигналом блокировки открываются транзисторы 13 формирователей 1 и 2 импульсов и через резистор 7 протекают выходные токи формирователей 1 и 2 импульсов, первый из которых пропорционален разности заданных напряжений высокого и низкого уровней, а второй - разности заданных напряжения низкого уровня и напряжения смещения. Сумма 0 6токов, протекая через резистор 7, создает на нем падение напряжения, равное разности заданных напряжения высокого уровня и напряжения смещения, и обеспечивает на клемме 1 О напряжение, равное напряжению смещения. Выходной сигнал контролируемой цифровой схемы с клеммы...

Генератор цифровых сигналов

Загрузка...

Номер патента: 1522187

Опубликовано: 15.11.1989

Авторы: Бархоткин, Бельц, Шамаева

МПК: G06F 1/02

Метки: генератор, сигналов, цифровых

...на первый вход узла 3управления запуском счетчика, управляющий нход второго нычитающегосчетчика 9 и третий вход узла 10управления выдачей адреса. По коман"де запуска первый вычитающий счетчик2 начинает работать на вычитание ивьщает сигнал на выход заема, когдакод на информационном выходе счетчика 2 равен нулю. Этот сигнал черезблок 3 узла управления запускомсчетчика поступает на управляющийвход первого вычитающего счетчика 2и происходит запись кода по входупредварительной записи, а также поступает на счетный. вход второговычитающего счетчика 9, задающеготекущий адрес для блока 8 памяти.При поступлении следующего импульсана счетный вход второго вычитающегосчетчика 9 генератор цифровых сигналов выдает информацию по следующему адресу и...

Устройство для согласования сигналов в цифровых системах

Загрузка...

Номер патента: 1522219

Опубликовано: 15.11.1989

Автор: Лаврищев

МПК: G06F 13/00

Метки: сигналов, системах, согласования, цифровых

...абонент А 1 должен выставить навход 6.1 код (информационную посылку), после чего подать импульсный сигнал на вход 71, После снятия сигнала "Готовность" с выхода 8.1 абонент должен иметь на своих выходахнизкий уровень (логика работы всех абонентов должна быть такой же), Импульсный сигнал с входа 7.1 поступит на вход записи блока памяти 1 ( в него запишется информация с информационноговхода 6) и через элемент ИХК 3 наединичный вход триггера 2, которыйбудет переведен в единичное состояние, Нулевой сигнал с его нулевоговыхода переведет электронньй кляч13 в нормально замкнутое состояниеи все устройство перейдет на напряжение питания, равНое напряжению питания абонента. На выходе устройства появится сигнал Готовность", пополучении которого...

Способ отбраковки потенциально нестабильных цифровых интегральных микросхем

Загрузка...

Номер патента: 1525637

Опубликовано: 30.11.1989

Авторы: Воинов, Исаенко, Кругликов, Ледовской

МПК: G01R 31/317

Метки: интегральных, микросхем, нестабильных, отбраковки, потенциально, цифровых

...на испытуемую 4 и эталонную 6 ЦМС. Одновременно напряжение с преобразователей 7 и 8 подается на блок 9 вычитания, который вырабатывает напряжение прямо пропорци. ональное разности токов потребления50 обеими микросхемами, Флуктуации напряжения усиливаются широкополосным усилителем 12 и усилителем 13 с регуфлируемым коэффициентом усиления.Регулировка коэффициента усиления 55 обеспечивает нормальную работу квадра" тицного детектора 14, усредняющего блока 15 и индикатора 16. Время усреднения мощности флуктуаций при контроле надежности устанавливается равнымвремени действия входного кодовоговоздействия. Для обнаружения неис"правной цепи оно равно времени включения цепи после начала действия тестаСпособ осуществляется в...

Устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1527636

Опубликовано: 07.12.1989

Авторы: Казанцев, Мансуров, Синтюрев

МПК: G06F 11/26

Метки: блоков, цифровых

...блока 4 и на суммирующий вход счетчика 12, инициируя их работу.Двоичные числа, порождаемые автономным генератором, состоящим из регистра 2, блока 1 и контролируемогоблока 4, с группы выходов регистра 2поступают на группу входов контролируемого блока 4 и на вторую группувходов блока 1, Реакции контролируемого блока 4 на входные тестовые воздействия поступают в виде двоичныхкомбинаций на первую группу входовблока 1, участвуя тем самым в формировании очередного тестового числав регистре 2, Таким образом, регистр2 с блоком 1 представляют собой сигнатурный анализатор, сворачивающийвыходную информацию контролируемогоблока 4,Через определенное количество тактов испульс с выхода переполнениясчетчика 12 поступает на вход считывания блока...

Двухканальное устройство взаимной задержки цифровых сигналов

Загрузка...

Номер патента: 1529428

Опубликовано: 15.12.1989

Авторы: Бучкин, Павлов

МПК: H03K 5/153

Метки: взаимной, двухканальное, задержки, сигналов, цифровых

...элементов 3 и 4 задержки и вход третьего элемента 6 задержки соединени с выходом генератора 5 тактовых импульсов. Виход третьего элемента 6 задержки соединен с тактируемыми входами ЦАП 7 и 8, выходи которых являются соответственно первым р вторим виходами двухканального устройства взаимной задержки цифровых сигналов,Устройство работает следующим образом,1529428 деляет величину регулируемой взаимной задержки цифровых сигналов. Формула изобретения Составитель С.ШимковичРедактор Л,Пчолинская Техред Л,Сердюкова Корректор О,Ципле Заказ 7759/55 тираж 884 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г.ужгород,...

Устройство для измерения динамической погрешности аналого цифровых преобразователей

Загрузка...

Номер патента: 1529453

Опубликовано: 15.12.1989

Авторы: Готлиб, Загурский, Зарумба, Семенова

МПК: H03M 1/10

Метки: аналого, динамической, погрешности, преобразователей, цифровых

...действительнойширине 1-го кванта характеристикипреобразования Ь = Ф (Ц) (на фиг.2 )Так как на вход испытуемого АЦП поступает линейно изменякщийся сигнал А,его амплитудные значения.распределены равномерно, и, следовательно, Приидеальной характеристике ЬФ(У)АЦП 3 все значения, зафиксированныев блоке 9 памяти, должны совпадатьмежду собой с точностью до заданнойдопустимой методической ошибки ибыть равными величине 1(1;/2где 1 - содержимое 1.-й ячейки бло 1ка 9 памяти. Отношение д1,./1будет характеризовать определяемуюдинамическую погрешность испмтуемого АЦП 3Задавая Е= 1 О з,Б1,2,получим, что содержимоеячеек блока 9 памяти представляет собой непосредственно с учетом расположения десятичной запятойД 1 ф 1, 10Чем меньше динамическая...

Устройство для индикации экстремального значения последовательности цифровых величин

Загрузка...

Номер патента: 1529461

Опубликовано: 15.12.1989

Авторы: Деев, Осинов, Солнцев

МПК: H04B 3/46

Метки: величин, значения, индикации, последовательности, цифровых, экстремального

...присутствуют логическссе уровни второго и"ретьего разрядг я двоичного слова,прц этом ца выходах кодируюпсего элеЪ.) лента 13 устассавлцвается двоичная инфогсмасия в соответствии с кодировкойинформационных ходов кодирующегоэлемента 3. По спаду следующего инверс -ного тактового им сульса на выходах 25 первого ц второго регистров 14,15 сдвигаустассавлссваются уровни логических 1и реверсивцые регистры 17, 16 сдвига переводятся в режим записи. Па шис е даспсых устанавливаются все раэря- Л дьс двоачцо;о слова, Заканчцвзетсялейстнссе о входам ЕВ импульса словасс первьцс ц второй регцс гры 14, 15сдвссс а переводятся в ргжссм сдвига. Вследуюсвем так 1 е работы блока 6 деком.рессцсс по фронту прямого тактовогоимпульса происходит запись...

Устройство для передачи и приема сигналов вызова в цифровых системах передачи

Загрузка...

Номер патента: 1529465

Опубликовано: 15.12.1989

Авторы: Левин, Ленчик, Старостин

МПК: H04J 3/12

Метки: вызова, передачи, приема, сигналов, системах, цифровых

...элементов кода,формируемого Формирователем 5,определяется генератором 2 и совпадаетс тактовой частотой информационногосигнала, Блок 7 производит Фазирование сигнала с выхода Формирователя5 так, чтобы первый элемент в первой п-элементной кодовой комбинациисовпадал с началом вызывного сигнала,На приемной стороне вся поступающая информация с помощью приемногорегистра 8 на и разрядов преобразуется в параллельный код, Дешифратор 9 следит за появлением в поступающей информации кодовых комбинаций, совпадающих с прямыми кодовыми комбинациями, выбранными для кодирования вызывных сигналовИмпульсы с выхода дешифратора поступают через первый элемент И 11 на суммирующий вход реверсивного счетчика 13, увеличивая его содержимое на единицу. При...

Устройство для сжатия цифровых телевизионных сигналов цветного изображения

Загрузка...

Номер патента: 1529471

Опубликовано: 15.12.1989

Авторы: Антоненко, Королев, Огарок, Остроумов, Петухов, Сидоренко

МПК: H04N 7/18

Метки: изображения, сжатия, сигналов, телевизионных, цветного, цифровых

...блока 6 сравнения Формируется единичный импульс, обнуляющий первый счетчик 7 и увеличивающий состояние второго счетчика 10 нл единицу. Если коды цветности соседних элементов совпадют, то под воздействием нулевого потенциала, поступлн - щего с выхода блока 6 сравнения, вто510 5 20 25 30 35 40 45 ся. 50 55 11 152 рой счетчик 10 сохранит свое состоягние неизменным, а первый счетчик 7 под воздействием импульсов с ныхода 7 блока 21 управления увеличит свое состояние на единицу. Параллельный код цветности элемента (.7,) с выхода первого регистра 3 через первый блок 5 задержки одновременно поступает на первые групповые входы блоков памяти (16, 7).Г 1 араллельный код длины полосы (П;) с группового выхода первого счетчика 7 одновременно...

Устройство для сопряжения ведущей и n ведомых цифровых вычислительных машин

Загрузка...

Номер патента: 1531104

Опубликовано: 23.12.1989

Авторы: Думинова, Жиляев, Казанцев, Печенкин

МПК: G06F 13/32

Метки: ведомых, ведущей, вычислительных, машин, сопряжения, цифровых

...режима ПДП вьбранной ведомой 1 ВМ 2, тогда во время прохождения сигнала ВЫВОД 3 1 н, первый вход элемента И-НЕ 55 поступает активный уровень сигнала кода режима.0-триггер 59 фронтом сигнала с выхода элемента И-НЕ 55 устанавливается, и с выхода триггера 59 на шину сигналов приостанова 14 выбранной ведомом ЦВМ 2 поступает сигнал ТПД 67. Селектор адреса 6 выдает сигкал СИП 33. По сигнаяу ТПД 67 процессор 77 выбранной ведомой ЦВМ 2 приостанавливает выполнение текущей программы, отключается от шины 15 информации и управления и выдает сигнал П 1 Щ 66 на шину 14 сигналов приостакова. Сигнал ППД 6 Ь сбрасывает Э-триггер 59, при этом снимается сигнал ТПД Ь 7, а также фронтом сигнала П 1 Щ 66 устанавливается 0-триггер 60, с выхода...

Устройство для контроля группы цифровых узлов

Загрузка...

Номер патента: 1534461

Опубликовано: 07.01.1990

Авторы: Бордыков, Мазитов

МПК: G06F 11/22

Метки: группы, узлов, цифровых

...селекторапо длительности, Амплитуда сигналана их выходах превышает определенное (пороговое) значение в том случае, если длительность входного сигнала больше определенного напередзаданного значения. Роль пороговыхэлементов могут выполнять входныеэлементы регистров 53, если не требуется высокой точности. Если нужна1534высокая точность контроля, то вместоинтегрирующих цепей 52 можно ввестиселекторы импульсов по длительности,которые выдают сигнал при равенстведлительности входного сигнала определенному значению, равному длительности импульса с эталонного узла 4,Выходные сигналы интегрирующихЦепей 52 (селекторов по длительнос 10ти) поступают (при исправных узлах5) на входы регистров 53, которыенаходились в исходных (нулевых) состояниях после...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1539782

Опубликовано: 30.01.1990

Авторы: Борисенко, Рябцев, Чернышев

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...14, осуществляющего логическое умножение тактового сигнала, поступающего от блока 26 синхронизации, и дешиф- .рованной команды "Сдвиг 2", поступающей с дешифратора 24.Затем содержимое счетчика 8 логических номеров увеличивается на единицу, а содержимое счетчика 11 умень шается на единицу, что обеспечивает коммутацию информации нового логического номера. Процесс заполнения реги-. стра 15 набора и записи в сигнатурный оанализатор 17 выходных наборов продолжается до тех пор, пока содержимоесчетчика длины векторов не станет равным нулю. По этому сигналу блок 3 микропрограммного управления вырабатыва-ет сигнал Сравнение , который, поступая на вход блока 18 сравнения, разрешает сравнение сигнатур входного ивыходного тестовых наборов,Если...

Регенератор цифровых сигналов

Загрузка...

Номер патента: 1543562

Опубликовано: 15.02.1990

Авторы: Алексеев, Ольшевский, Хижняк, Шутов

МПК: H04L 25/06

Метки: регенератор, сигналов, цифровых

...которые соответственно прибавляются или вычитаются из уровня на- З 0 чального порога (начального числа,).Первый 19 и второй 21 счетчики осуществляют подсчет интервала усреднения, задаваемого формирователем 20 кодовых комбинаций начального числа. При подсчете определенного числа информационных импульсов какой- либо полярности по сигналу с выхода соответствующего счетчика прекращается прохождение импульсов через 40 элемент И 9 или 10 При заполнении другого счетчика (т,е. по окончании интервала усреднения) по сигналу с выхода элемента ИЛИ-НЕ 22 число с выхода реверсивного счетчика 11 пере пишется в блок 11 памяти и через некоторое время, определяемое задержкой сигнала, вносимой элементом 23, начинается новый интервал анализаВыход блока 11...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1545222

Опубликовано: 23.02.1990

Авторы: Бабердин, Балахнин, Брусов

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...разрешающего один из дешифраторов денифратора 27, на соотнетствуюгем выходе которого 20 формируется "0", определяемый номером выходного коцтакта контролируемого блока, "0" формируется при наличии сигнала "запись" ца входе дешифратора 27, поступаюгего через элемент 104 И-НГ селектора 26 с элемента ИЛИ-НГ 18 блока 1. На выходе элемента 18 сигнал "запись" формируется при совпадении "0 восьмого выхода блока 7 и "0" с гекератора 12. "0" 30 с выхода дешифратора 27 сбрасывает соответствующий триггер регистра 28.На восьмом такте работы счетчика 13 происходит сцена адреса счетчика 4 адреса и переход к следующему слову 35 диагностической программы, в котором записан следующий выходной коцтакт контролируемого блока. Заполнецие регистра 28 будет...

Устройство для диагностирования цифровых блоков

Загрузка...

Номер патента: 1548789

Опубликовано: 07.03.1990

Авторы: Колпаков, Костанди, Призенко, Тяжев, Якушенко

МПК: G06F 11/26

Метки: блоков, диагностирования, цифровых

...от блока 4 сравнения на входвторого узла 12 синхронизации во время формирования тактовых сигналов.При этом на выходах второго узла 12синхронизации прекращается формирование тактовых сигналов, на выходеИНД 1 - разрешение индикации появляется единичный сигнал. Сигнал ИНД 1, поступая на вход блока 6 индикации,разрешает индикацию НЦ - номера цикла, присутствующего на группе выходоввторого узла 12 синхронизации, а такжесодержимого счетчика 7 режимов.При считывании метки КТПД - конецтеста поиска дефектов. Метка КРПДпоявляется на информационных выходахузла 11 задания режима при попыткеочередного считывания УКТ 1 - коммутационного теста и распознается вторымузлом 12 синхронизации. При этом навыходе КТПД второго узла 12 синхронизации...

Система передачи цифровых сигналов

Загрузка...

Номер патента: 1548849

Опубликовано: 07.03.1990

Автор: Сафаров

МПК: H03M 13/51

Метки: передачи, сигналов, цифровых

...входы элемента ИЛИ 7, а сигнал сумматора 22 поступает на второй дополнительный вход генератора 6. Если этот сигнала+ а г + + а= О, то генератор 7 выдает кодовую комбинацию прямого кода ЬЬЬЬ,1 ЬЬЬ. Если- 1то выдается инвертированная комбинация Ь 1 ЬгЬЪЬЬЬт.На вход линейного сумматора кроме. проверочных символов ки а, ага 9 с выхода преобразователя 2.В результате образуется словоВыходы семи сумматоров первогоблока сумматоров 16 присоединены ксоответствующим вторым входам коррелятора 13 и второго блока сумматоров17, На первые входы коррелятора 13с выхода генератора 14 подается кодовое слово прямого кода Ь, Ъ. ,Ь 7,если на третьем выходе первого блокасумматоров 16 сигнал= О, и кодовое 10слово обратного кода Ь, ЬЬ 7,если= 1Сигналы с...

Способ контроля технического состояния цифровых блоков

Загрузка...

Номер патента: 1552138

Опубликовано: 23.03.1990

Авторы: Воронов, Огиенко, Соловьев, Тарашкевич, Шаповал

МПК: G01R 31/317

Метки: блоков, состояния, технического, цифровых

...55 5 155 ционная функция являлась д-функцией, используя для этой цели псевдослучайную последовательность, которую легко реализовать с помощью сдвигового регистра, коррелятором, подключенным к цепи питания, измеряют импульсную характеристику цифрового блока по цепи питания. В обшем случае импульская характеристика по цепи питания цифрового блока с неисправным элементом отлична от импульсной харак теристики по цепи питания исправного цифрового блока. Импульсная характеристика по цепи питания цифрового блока определяется как интеграл (1), значение которого получено коррелятором на конечном интервале измерения, является импульсной характеристикой по цепи питания, которая позволяет оценить техническое состояние цифрового блока, Для...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1552184

Опубликовано: 23.03.1990

Авторы: Дьяченко, Зосимова, Майдыковский, Тарасенко

МПК: G06F 11/22

Метки: узлов, цифровых

...входов , на их выходы и обеспечивает таким образом работу первого 1 и второго 2регистров в качестве регистров сдвига с линейными обратными связями. Запрещается прохождение информации через элементы И-НЕ 4 второй юруппы,В этом режиме перед началом работы 25 устройство устанавливается в исходное состояние с помощью импульса, который поступает на вход 23 начальной установки устройства и через элемент ИЛИ . 16 проходит на входы сброса первого 1 30 и второго 2 регистров.После этого информация, поступающая на информационные входы 19,1- 19,п устройства,. при появлении синхроимпульса на входе 20 устройства пере 35 дается через элементы И-НЕ 3 первой группы и элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 5 первой группы на информационные входы первого регистра...

Устройство для демодуляции цифровых сигналов с частотной модуляцией

Загрузка...

Номер патента: 1552397

Опубликовано: 23.03.1990

Авторы: Васильев, Доронин, Дубовик, Котенко

МПК: H04L 27/14

Метки: демодуляции, модуляцией, сигналов, цифровых, частотной

...заданной точности демодуляции.Если (ч + ъ;(Ь, то цифровой компаратор 15 выдает высокий потенциал на блоки 12 и 13 запрета, которые в этом случае пропускают коды, соответствующие ч + 2 чэ + ч и 2(ч + ч ) на входы блока 16 деления, Код, соответствующий результату деления, поступает в декодирующий блок 17, на выходе которого появляется код значения частоты демодулир уемог о сиг нала, определяемой в соответствии с алгоритмом1 ч +2 ч э+чуХ = в в агссоз27 Та 2(ч+ч )Если же условие (ч+ ч )Ь невыполняется, то цифровой компаратор15 выдает на управляющие вторые входыблоков 12 и 13 запрета низкий потенциал. В этом случае результаты суммирования, соответствующие данному такту опроса, через блоки 12 и 13 запрета не проходят, а на их выходах...

Устройство контроля состояния цифровых объектов

Загрузка...

Номер патента: 1553976

Опубликовано: 30.03.1990

Автор: Шумов

МПК: G06F 11/16

Метки: объектов, состояния, цифровых

...и тактовый вход регистра 1через элементы И .15 и 16 блока 5 поступают соответственно информация и синхроимпульсы с объекта контроля.Сигнал "Сброс" поступает на третийвход регистра .1, через элемент 11задержки и элемент ИЛИ 12 - на пятыйвход блока 5, сбрасывая его содержимое и прекращая установкой в нольтриггера 14 блока поступление на входсумматора 4 и регистра 1 информации 25и .синхроимпульсов.По отрицательному фронту сигнала"Сброс" устанавливается в единицутриггер 9 блока 6, удерживая черезэлемент ИЛИ 12 триггер 14 блока 530в состоянии логического нуля. По сигналу "Стоп" с объекта контроля воз"вращаются в исходное состояние триггеры 9, 10, сигнал установки в нольснимается с триггера 14, и при поступлении первого импульса "Старт"серии...

Устройство для тестового контроля цифровых блоков

Загрузка...

Номер патента: 1553978

Опубликовано: 30.03.1990

Авторы: Борисенко, Рябцев, Чернышев

МПК: G06F 11/26

Метки: блоков, тестового, цифровых

...теста продолжается до тех пор, пока содержимое адресного регистра модификатора 36 адреса узла памяти не станет равно Коду регистра конечного адреса тестоого набора. Сигнал результата срав" ,ения с выхода элемента ИЛИ 21 постуает на управляющий вход мультиплекора 35, что обеспечивает фиксирование результата "Годен" или "Брак"триггерах 32 и 33, сброс триггера 37 пуска и выдачу сообщения элементами индикации (не показаны), На индикацию можно передавать данные, поступающие с выходов коммутатора 20 40 результата и выходного коммутатора 7.Для выдачи данных блока 10 обмена С контролируемым цифровым блоком необходимо в счетчик 2 логических номеров занести начальный логический но мер контакта объекта контроля, а в Счетчик 6 длины...

Тестер для контроля цифровых блоков

Загрузка...

Номер патента: 1555704

Опубликовано: 07.04.1990

Авторы: Баранов, Краснов, Уваров

МПК: G06F 11/26

Метки: блоков, тестер, цифровых

...вывод,а на вывод, на который подавался "О",подается высокоимпедансное состояниеи т.д, При каждом новом положении"О" на выводах ИС блоком 9 компараторов производится контроль искажения уровней подаваемых напряжений,Для этого информация с выходов блока9 через блок 3 по сигналам Р 4 считывается в УТР, При обнаружении замыканий номера выводов фиксируются, За 1 11тем 1 передвигается на следующийвывод и процесс повторяется до окончания контроля замыканий всех выводов.щая информация подается на один вход,Если среди замкнутых выводов есть выход, то высокоимпедансное состояниеподается на все выводы, а тестирующаяинформация на входы ИС поступает сзамкнутого с ними выхода,Далее производится коммутация выводов ИС 11, встроенной в цифровойблок, с...