Архив за 1990 год

Страница 1008

М-разрядный комбинационный сумматор

Загрузка...

Номер патента: 1580348

Опубликовано: 23.07.1990

Авторы: Ильин, Кравченко, Юсупов

МПК: G06F 7/50

Метки: комбинационный, м-разрядный, сумматор

...И нулевого узла суммирования, вторые входы которых соединены с входом нулевого разряда второго слагаемого сумматора, выход первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ каждого узла суммирования соединен с первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ этого узла суммирования, выходкоторого является выходом соответствующего разряда суммы сумматора, выход первого элемента И -го узласуммирования соединен с первым входом первого элемента ИЛИ -го узласуммирования, второй вход которогосоединен с выходом второго элементаИ -го узла суммирования, вход переноса сумматора соединен с первымивходами третьих элементов И 1-х узлов суммирования и первым входомэлемента И узла переноса, выход которого соединен с первым входом элемента ИЛИ узла переноса, второй...

М-разрядный комбинационный сумматор

Загрузка...

Номер патента: 1580349

Опубликовано: 23.07.1990

Авторы: Ильин, Кравченко, Юсупов

МПК: G06F 7/50

Метки: комбинационный, м-разрядный, сумматор

...бы одно значение Р0 (1 с = О 1.-1), т.е. хотя быв одном разряде, предшествующем -му,разряды слагаемых имеют одинаковыезначения (А 1, = О, В = О или А = 1,В 1, 1). При этом входной переносне оказывает влияния на формированиео = Ао Во 6 С Выходной перенос сумматора формируется на элементах И 13 и ИЛИ 14 в соответствии с выражениемоСон = С м+ СдиРо Р,Р и выдается на выход 15. 30 Формула изобретенияМ-разрядный комбинационный сумматор, состоящий из М узлов суммирования и узла переноса, содержащего элемент И и элемент ИЛИ, выход кото - рого соединен с выходом переноса 4 О сумматора, причем все узлы суммирования содержат два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент И, а д-й узел суммирования (где= 1,2. М) дополнительно содержат три элемента И 45 и...

Устройство для суммирования последовательных чисел

Загрузка...

Номер патента: 1580350

Опубликовано: 23.07.1990

Автор: Дровянников

МПК: G06F 7/50

Метки: последовательных, суммирования, чисел

...импульс,который осуществляет прибавлениеединицы к его содержимому, если данное число относится к первым К числам, или осуществляет вычитание единицы, если данное число относитсяк последним (ис) числам. После выработки и сигналов распределитель 3импульсов останавливается, а послеокончания сигнала синхронизации подачи последовательных чисел на входе1.0 он устанавливается в исходное положение. Частота генератора 1, задающего длительность и частоту сигналовна выходе распределителя 3 импульсов,выбирается исходя иэ быстродействияэлементов, а длительность сигналасинхронизации подачи последовательных чисел на входе 1 О формируется стаким расчетом, чтобы за время егодействия успевали выработаться всеп сигналов распределителя 3 импульсов.При...

Конвейерное устройство для деления итерационного типа

Загрузка...

Номер патента: 1580351

Опубликовано: 23.07.1990

Автор: Варакин

МПК: G06F 7/52

Метки: деления, итерационного, конвейерное, типа

...при этом в регистры 6 и 7возможен прием следующей пары операндов, сопровождаемых сигналом "Пуск".В следующем машинном такте в блоке22 значение ДТ 1 (содержимое регистра 15) умножается на значение регистра 11 и формируется значение ДТ 2(точность приведения ДТ к единицеудваивается). Одновременно в блоке8 формируется значение промежуточного делимого ДМ при воздействиитех же управляющих сигналов, что ипри формировании значения ДТ 1. Аналогично происходит преобразованиеделителя и делимого на следующей итерации в блоках 23 и 22 умножения, Впоследней итерации с выхода блока24 умножения формируется значениеДТ 4, равное единице в пределах разрядной сетки. В последующем машинномтакте на выходе блока 24 умноженияформируется значение ДМ 4,...

Устройство для умножения

Загрузка...

Номер патента: 1580352

Опубликовано: 23.07.1990

Авторы: Вышинский, Тихонов, Фесенко

МПК: G06F 7/52

Метки: умножения

...соответствующих разрядов управляющего регистра 15. В момент поступления синхро-сигнала 8, нулевой сигнал с выходаэлемента И 16 второй группы эакрыва"ет элемент И 17 третьей группы,Еди"ничный сигнал с выхода элементаИ 16 второй группы обнуляет дополнительные триггеры фиксаторов 25,2,26.2, 27.2, 28.2 суммы и переносасоответствующей распределительнойячейки 1 4 группы в момент перезаписиинформации из основных триггеров.Округление и младших разрядоэ выполняется их отбрасыванием, так как выходы соответствующих им вторых фиксаторов 26 сумм не подключены к выходуустройства.50Первые фиксаторы 25.1 сумм распределительных ячеек 14 группы послепоступления в них старших разрядоврезультата, подключаются к выходуустройства для вывода результата,причем...

Устройство для деления чисел

Загрузка...

Номер патента: 1580353

Опубликовано: 23.07.1990

Авторы: Батюков, Шостак

МПК: G06F 7/52

Метки: деления, чисел

...навыходах 43 второго коммутатора 15формируется остаток такой, какой онполучается в процессе деления по методу с восстановлением остатка приопределении одной цифры частного,Коммутатор 5 может быть реализованна элементах 2 ИИЛИ,С помощью первого коммутатора 14осуществляется передача на информационные входы первого регистра 1 остатка либо значения делимого с входа18 данных устройства, когда натретьем выходе 48 блока 17 управления присутствует сигнал логическойединицы, либо значение разности свыходов 40 первого вычитателя 11,когда на втором выходе 47 блока 17управления формируется сигнал логической единицы, или же значения,образованного на выходах 43 второгокоммутатора 15, когда на первом выходе 46 блока 17 управления присутствует сигнал...

Устройство для суммирования частичных произведений

Загрузка...

Номер патента: 1580354

Опубликовано: 23.07.1990

Авторы: Вышинский, Тихонов, Фесенко

МПК: G06F 7/52, G06F 7/544

Метки: произведений, суммирования, частичных

...хранимой в нечетных разрядах регистров 5 и б информации и с нулевым значением, хранящимся.во втором разряде регистра 6. При подаче синхросигналапроизводит 1580354ся запоминание полученных значений сумм и переносов в нечетных разрядах регистров 5 и 6.Во втором полутакте второго такта первое частичное произведение записывается в регистре 5 суммы, а в регистр 4 хранения частичных произведений записывается второе частичное произведение.В первом полутакте третьего такта на входы 1 подается младшая часть третьего частичного произведения, Под воздействием синхросигнала ь, младшая часть третьего частичного произведения записывается в четные разряды регистра 4 Сумматоры 7 суммируют младшую часть второго частичного произведения, хранящуюся в...

Устройство для воспроизведения функции

Загрузка...

Номер патента: 1580355

Опубликовано: 23.07.1990

Авторы: Лясковский, Хмельник

МПК: G06F 7/544

Метки: воспроизведения, функции

...Другими словами, количество точек, изображающих полуэллипс,не должно быть строго пропорционально длине его контура. При этом можно принять, что число этих точек(16) где р - заданое целое число, а р принимает ограниченный ряд целых значений в зависимости от величины в (например б= осой СЬ/Ь 3 (17) и при этом 6= (0,1,2,3), где Ь - вертикальный размер экрана; . - целая часть числа).Учитывая (8) и (16), из (14) и (15) получаемх;=х-2 У; (18) у, =у+г Д (19) где =-6 - в +А,причем о, р, 6 - целые числа и,кроме того, числа Ы и р принимают (как указывалось) ограниченный ряд значений,Для получения координат очередной -й точки полуэллипса на первый тактовый вход устройства подаетсяЗаказ 2012 Тираж 566 Подписное ВНИИПИ Государственного комитета по...

Устройство для вычисления суммы квадратов трех величин

Загрузка...

Номер патента: 1580356

Опубликовано: 23.07.1990

Автор: Баранов

МПК: G06F 7/552

Метки: величин, вычисления, квадратов, суммы, трех

...двоичный пульсов сдвигается в регистр 3 сдвикод сдвигается из регистра 2 сдвига га. Так как в .и-х разрядах двоичначиная с младших Разрядов, то на ных кодов отрицательных величин,сумвыходе элемента 23 задержки Формиру мируемых сумматором 6, содержатсяи55ется последовательный двоичныи код единицы, то на выходе переноса суммавеличины 2 Х; в младшем разряде тора 6 формируется сигнал переноса,которого всегда содержится нулевой поступающий в следующем шаге вычискод. Импульс первого Разряда Распрелений по цепи переноса на вход сумма(5) 9 158тора 6 в качестве единицы младшегоразряда, Это позволяет преобразоватьобратный код результата, сформированный сумматором 6 на предыдущем шагевычислений, в дополнительный кодза счет прибавления единицы...

Генератор случайных чисел

Загрузка...

Номер патента: 1580357

Опубликовано: 23.07.1990

Авторы: Анисимов, Борисов

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...короткий импульс, который черезэлемент ИЛИ 8 поступает на Вход делителя 9 частоты на два.Кроме того, сигнал треугольногоимпульса сравнивается в схеме 14 сравнения с сигналом с выхода преобразоБОвателя 13, Но результатам сравненияв формирователях 15 и 16 импульсаформируются короткие импульсы по заднему и переднему фронту импульса,образованного на выходе схемы 14 срав 55нения, Импульсы поступают на входыэлемента ИЛИ 8.Делитель 9, при поступлении второГО из трех Возможных импульсОВ пропускает его на свой выход, в результате чего сигнал с выхода счетчика 2 проходит на выход генератора и являет" ся генерируемым случайным числом.Кроме того, этот импульс обнуляет счетчик 2, интегратор 11 и перезапускает датчики 4 и 12 и генератор 10Формула...

Генератор случайных чисел

Загрузка...

Номер патента: 1580358

Опубликовано: 23.07.1990

Авторы: Анисимов, Галимзянов, Тищенко, Шевчик

МПК: G06F 7/58

Метки: генератор, случайных, чисел

...входы сумматора 8. На. выходе блока 8 сложения формируетсями случайное число Е = Х х. и (1-Х)к -макс1х х мфк с законом распределения, оп 3ределяемым конфигурацией порождающей области,Действительно, если сгенерировать два случайных числа У, равномерно распределенное от 0 до 1, и Х, равномерно распределенное на отрезке(х (У) хм" к (уЦ, определяемым как сечение линией уровня у = У, порождающей области С, границы которой определяются условием уя,(х), У 8 (х)ОУ 1 то плотность распределения х совокупности х,хопределяется из ус- ловия(х . ).25 1п макс мннх - х ЗО Формула изобретения Составитель Д.феликсонРедактор Г.Гербер Техред А,Кравчук Корректор Т. Палий Заказ 2013 Тираж 566 ПодписноеВНИИПИ Государственного комитета по изобретениям и...

Цифровой интегратор

Загрузка...

Номер патента: 1580359

Опубликовано: 23.07.1990

Авторы: Береговенко, Воробьева, Гершгорин, Саух, Федотов

МПК: G06F 7/64

Метки: интегратор, цифровой

...тактовых импульсов генератора 4,Импульс генератора устанавливаетразрешающий сигнал на первом выходераспределителя 5, Этот сигнал распределителя 5 является разрешающим сигна-лом считывания из регистра 6 начальных значений начального значения интеграла и подачи его на входы всехсумматоров 24-26, Этот же сигналраспределителя через элемент ИЛИ 13и элемент И 16 устанавливает распределитель 5 в следующее состояние,Очередной сигнал распределителя яв35 40 И(4 Ь)24 ай а я аа ю о При определении значений интер ла х(щ) по значениям интегрируем Функции у(щ) реализуется параллел но-последовательная вычислительная процедура, На первом подынтервале интегрирования (а,) необходимо дать постоянную интегрирования х(а = с и с помощью (4) найти...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1580360

Опубликовано: 23.07.1990

Автор: Гремальский

МПК: G06F 9/22

Метки: микропрограммное

...причем выдача кода микроопераций очередной микрокоманды происходит при наступлении хотя бы одного из событий, указанных в микрокоманде.В исходном состоянии триггер 5пуска, регистр 3 микроопераций, регистр 4 маски находятся в нулевомсостоянии, Цепи приведения схемы висходное состояние на фиг, условноне показаны,При подаче сигнала на вход 16пуска коммутатор 6 адреса переключается на передачу кода с входа 18кода операций на инФормационный входрегистра 2 адреса, Одчовременно триг.гер 5 пуска устанавливается н единичном состоянии, Сигнал с входа 16пуска, проходя через первый элемент13 задержки и второй элемент ИЛИ 12поступает на синхровход регистра 2адреса и н регцстре 2 заносится адрес первой микрокоманды,При изменении...

Устройство микропрограммного управления

Загрузка...

Номер патента: 1580361

Опубликовано: 23.07.1990

Автор: Криворучко

МПК: G06F 9/22

Метки: микропрограммного

...выходом регистра условий, выхрд коющему выходу регистра команд поступает код настройки, настраивающий запоминающие узлы регистра адреса натот набор типов триггеров, которыйявляется оптимальным с точки зрения достижения минимального объемаПЛМ данного фрагмента команды, состоящей, например, иэ четырех микрокоманд, По сигналу г информация записывается в регистры 3 и 5. С выхода регистра 5 микрооперации выдаются на выход устройства. Коды адреса на первых и третьих входахадреса блока 2 памяти, а также значения логических условий записываемыев регистр 6 условий по сигналу 2,после выполнения микрокоманды определяют значение адреса следующей выполняемой микрокоманды микропрограммы, На второй адресный вход блока 4памяти перенастройки поступает...

Устройство для арбитража запросов

Загрузка...

Номер патента: 1580362

Опубликовано: 23.07.1990

Авторы: Бобровник, Широгоров

МПК: G06F 9/50

Метки: арбитража, запросов

...входе 7 ( единица навыходе 17); , на входе 8 соответствующего блока 1 имеется хотя бы один запрос, а на входах 8 остальных запросовнет (единица на выходе 1 б) соответствующего блока 1 и на выходах 18остальных блоков 1; на выходах 8соответствующего блока 1 имеетсяхотя бы один запрос, а на входах 8предыдущего блока 1 нет запроса, номер которого больше, чем код навходах 7 (единица на выходе 1 б)соответствующего блока 1 на выходе 20предыдущего блока 1 и на выходах 4 и 5или 6 регистра 2, показывающая, чтодо этого был выбран запрос из предыдущего блока 1,Одновременно единица может появи-ться на выходе только одного из трехэлементов И-ИЛИ 19, В регистр 2 заносится код с выхода, выбранного блока 1 (выходы 1-3 регистра 2) и выходы элементов...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1580363

Опубликовано: 23.07.1990

Авторы: Богатырев, Щеглов

МПК: G06F 13/36, G06F 9/50

Метки: многоканальное, приоритета

...управляет триггер 11, который установлен в единицу сигналом запроса и в нуль может быть установлен только по отрицательному перепаду напряжения с входа 32 устройства выбранного ка" нала, до этого он поддерживает высокий потенциал на выходе элемента ИЛИ 24 выбранного канала, При этом низкий потенциал на управляющем входе мультиплексора 2 б выбранного канала появляется в момент появления низкого потенциала на входе элемента НЕ 15, При снятии запроса запускается одновибратор 17 - опрос каналов возобновляется, Если содержимое счетчика 27 равно единице первый в оче 3 4реди), то он выбирается первым сигналом опроса, если равно двум то вторым и т,д. фоРмул а из обретенияМногоканальное устройство приоритета, содержащее, триггер, элемент...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1580364

Опубликовано: 23.07.1990

Авторы: Грушевой, Расторгуев

МПК: G06F 9/50

Метки: многоканальное, приоритета

...При закрытых каналах демультиплексоров на логичес- ЗО ких шинах присутствует "О", которое поступает через соответствующие резисторы Выделение приоритетного запроса обеспечивается предлагаемой схемой объединения соответствующих выходов демультиплексоров на логических шинах и схемой управления их работой, Номера объединяемых на логической шине выходов демультиплексара определяются из выраженйя Й = 402 + 2 (1-1) где х = , 2, 3ш-(2 ), а номер логической шины р - 1 р 2, Зсшс Так например, на логической шине 16, 1 объединены каналы демультиплексора 19,1, которые открыты при логических комбинапиях 001, 011, 101 и 111 на выходах А 2, А 1 и АО, т,е. каналы Х 1, ХЗ, Х 5 и Х 7. Характерная особенность этих комбинаций - наличие "1" на входе...

Устройство для обработки запросов

Загрузка...

Номер патента: 1580365

Опубликовано: 23.07.1990

Авторы: Ледерер, Поленов

МПК: G06F 9/50

Метки: запросов

...сигналом схемы 15 сравнения, а элемент И 18 открыт. Тогда проинвертированный тактовый сигнал с выхода элемен - та И 8 проходит через элемент И 18, 30 записывает в регистр 14 информационную часть управляющего слова и устанавливает триггер 27 в единичное состояние, Сигнал с прямого выхода триггера 27 разрешает работу дешифратора 24, на соответствующем выходе которо.го;появляется информационный сигнал, поступающий на выход 1 группы устройства, Кроме того, сигнал с инверсного выхода триггера 27, задержавшись 40 элементом 28 задержки на время, необходимое для записи информации в регистр 14 и установки триггера 27 в устойчивое единичное состояние, закрывает элемент И 18, предотвращая дальнейшее изменение информации в регистре 14,...

Сигнатурный анализатор

Загрузка...

Номер патента: 1580366

Опубликовано: 23.07.1990

Авторы: Баран, Веселовский

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...и т.д,Таким образом, для получения сиг-мнатры первого порядка и всех шест -.5надцати сигнатур второго порядка впредлагаемом анализаторе требуетсявсего один цикл контроля. Программнаяобработка не требует многократногоповторения запуска объекта испытаний, 10что повышает достоверность контроля.Выполнение счетчика номеров тактовв виде двух ш/2-разрядных счетчиковпозволяет в 2раз уменьшить пропlг,цолжительность цикла очистки и каждо"го цикла опроса блоков памяти, что дополнительно повыШает быстродействиеанализатора, Очевидно, что счетчикможет быть выполнен и как четыре ш/4 разрядных счетчика, при этом целесообразно использовать "деление" вектора номера такта соответственно на четыре части и блоки памяти с произвольной выборкой одного из 2 "...

Имитатор канала

Загрузка...

Номер патента: 1580367

Опубликовано: 23.07.1990

Авторы: Баштан, Имангулов

МПК: G06F 11/32

Метки: имитатор, канала

...4 микропроцессором 16, регистра 6 информационныхшин абонента с помощью дешифратора22) узла 7 контроля четности с помощью дешифратора 23, регистра 8 инФормационных шин канала с помощью дешифратора 24, регистра 9 идентификаторов абонента с помощью дешифратора 25, установки и сброса триггероврегистра 10 идентификаторов канала спомощью дешифраторов 261- 261 ХРегистр 6 информационных шин абонента осуществляет передачу информации от ПУ через регистр 27 и узел 28на шину данных МПМ 4.Узел 7 контроля четности проверяет поступившую с шин абонента информацию на четность с помощью элемента29 сложения и в случае неправильнойчетности Фиксирует ошибку с помощьюрегистра 30 Фиксации ошибок для передачи ее на шину данных МПМ,4.Регистр 8 информационных...

Устройство для предсказания четности результата сдвигателя

Загрузка...

Номер патента: 1580368

Опубликовано: 23.07.1990

Авторы: Лопато, Шостак, Шпаков

МПК: G06F 11/10

Метки: предсказания, результата, сдвигателя, четности

...-20 и поступивших насоответствующие информационные входы5блока 6, в соответствии с его работой(табл.З). На выходах блока б в рассматриваемом примере формируются следующие контрольные разряды: О, О, Кии и иКзК, ь КхК . Эти контрольныеразряды, поступающие на выход 15 контрольных разрядов устройства, являютсяпредсказанными четностями результатасдвигателя,Несовпадение хотя бы для одногобайта результата сдвигателя значенийего фактической и предсказанной четностей указывает на наличие ошибки либово входной информации сдвигателя, либо в его аппаратуре.20Сдвиг вправо арифметический,В этом режиме устройство работаетаналогично предыдущему, Отличие состоит только в том, что коммутатор 7,формируя четность вдвигаемых в стар в 25ший байт разрядов,...

Устройство для контроля информации по модулю три

Загрузка...

Номер патента: 1580369

Опубликовано: 23.07.1990

Автор: Хельвас

МПК: G06F 11/10

Метки: информации, модулю, три

...фронтом с выхода вто-,рого разряда счетчика 3 устанавлива -ется в единичное состояние триггер 5.Для вычисления контрольных разрядовпоступивпего кода производится последовательное суммирование поступившихна регистр 1 сдвига двух разрядов (диад) кода с предыдущей суммой, хранящейся в триггерах21 и 22 Формирователя 2, При этом выходным сигналом триггера 5 на элементе И 23 исключаются из процессасуммирования контрольные разрядыПри суммировании запись результатав триггеры 21 и 22 осуществляетсяположительным фронтом сигнала на ихтактовых входах.Суммирование последней диады кода осуществляется сигналом "КСл",который через элементы ИЛИ 27, И 23поступает на тактовые входы триггеров 21 и 22, После этого суммирования в триггерах 21 и 22...

Устройство для контроля последовательности синхроимпульсов

Загрузка...

Номер патента: 1580370

Опубликовано: 23.07.1990

Авторы: Ази, Куракин, Мажников, Туравинин

МПК: G06F 11/16

Метки: последовательности, синхроимпульсов

...в единичноесостояние, Нулевой сигнал с инверсного выхода триггера ЗЪ запрещает прохождение синхроимпульсов через элементы группы 4 элементов И, на Ь-мвыходе группы 7 выходов устройствапоявляется единичный сигнал, свидетельствующий о наличии ошибки в цеписинхронизации, .Номер выхода показывает в какой цепи синхронизациипроизошла ошибка,Блок синхронизации работает следующим образом.Импульс с установочного входа 5 .устройства запускает генераторы группы 8. Импульсы генераторов группы 8поступают на элементы группы 9 элементов задержки, а с выходов на соответствующие Формирователи группы 1 Оформирователей с выходов которыхснимаются сигналы синхронизации, имеющие заданные параметры (длительность,период, задержка).Работа Ь-го блока...

Устройство для контроля последовательностей импульсов

Загрузка...

Номер патента: 1580371

Опубликовано: 23.07.1990

Авторы: Лукаш, Ткачев

МПК: G06F 11/16

Метки: импульсов, последовательностей

...н таблице, 1 ри этом разрядность счетчи 1580371ка 2 адреса должна быть не меньшечетырех.Пусть контролируемая последовательность формируется без искажений.По заднему фронту сигнала "Пуск" свходов устройства в регистр 1 записывается код адреса страницы блока 3соответствующей контролируемой последовательности. Сигнал "Пуск", пройдя 10через элемент ИЛИ 6, обнуляет счетчик 2 адреса. На выходах блока 3 приэтом сигналы .имеют значения, соответствующие первому слову .страницы(таблица), Нулевой сигнал с выхода 1512.1 блока 3 запрещает прохождениеимпульса с входа 9,1 на выход 10ошибки, Единичным же сигналом с выхода 12.2 блока 3 разрешается прохождение через коммутатор 4 сигнала с вхо - 20да 9.2 на выход 10 и если на нем появляется в этом такте...

Устройство для управления включением-отключением электропитания внешних устройств в вычислительной системе

Загрузка...

Номер патента: 1580372

Опубликовано: 23.07.1990

Авторы: Кешишян, Пекелис, Шпота

МПК: G06F 11/22

Метки: включением-отключением, внешних, вычислительной, системе, устройств, электропитания

...вследствие чего оканчивается сигнал на выходе селектора 80. Окончание выборки по окончании сигнала "Запуск ВУ" происходит аналогично режиму выборки с включе - нием электропитания.Если предшествующий режим мультиплексный (фиг.10), то первая фаза выборки вплоть до включения триггеров 60 и 64 не отличается от описанного режима выборки ВУ по инициативе центрального процессора свключением электропитания с аналогичным предшествующим режимом. На выходе переключателя 79 установлен нулевой потенциал.Дальнейшее протекание режима не отличается от предыдущего.В режиме выборки ВУ по требованию ВУ (фиг.11) устройство работает следующим образом. Если предшествующий режим монопольный, инициируемый ЦП, то при переключении потенциала "Запуск ВУ" в...

Устройство для адресации блоков памяти

Загрузка...

Номер патента: 1580373

Опубликовано: 23.07.1990

Авторы: Козелков, Лозбенев, Пархоменко, Черняев, Шашкин

МПК: G06F 12/00

Метки: адресации, блоков, памяти

...с первогоинформационного входа блока 5 1-йгруппы на первый информационный входблока 5 (1+1)-й группы.Если же в цепи адресации отсутствуют неисправности, то происходитпередача кодов с второго информационного входа блока 5 1-й группы на первый информационный вход блока 5Ц+1)-й группы,После проверки адресации блоковпамяти внутри группы и установкина входе 7 контроля устройства сигнала низкого уровня устройство начинает работу в режиме присвоения годнымблокам памяти непрерывных адресов,При этом функциональный контрольпроводится только для тех блоковпамяти, которые находятся в неотключенных группах Формирователей 1 адреса, При этом соответствующий проверяемому блоку памяти переключатель12 устанавливается в единичное состояние, если блок...

Устройство управления памятью

Загрузка...

Номер патента: 1580374

Опубликовано: 23.07.1990

Автор: Тюрин

МПК: G06F 12/00

Метки: памятью

...поэто му на выходах мультиплексора 4 устанавливается информация с выходов счетчика 6, который адресует ячейки 30 памяти блока 2.Передним фронтом первого импульса, формируемого генератором 13, стробируется вход элемента И 17, Если в нулевой ячейке, адресуемой нулевой инйормацией на выходе счетчика 6, информация совпадает с той, что записана в регистре 10, то возбуждается выход схемы 12 сравнения и соответственно выход элемента И 17, Если 40 же информация различна, то выход элемента И 17 не возбуждается, Допустим, во .второй ячейке информация совпадает с информацией, подлежащей записи. Поэтому возбуждается выход схемы 12 45 сравнения, элемента И 17 и устанавливается триггер 9, что приводит к блокированию элемента И 16. Задним Фронтом...

Устройство для адресации блоков памяти

Загрузка...

Номер патента: 1580375

Опубликовано: 23.07.1990

Авторы: Козелков, Лозбенев, Морской, Пархоменко

МПК: G06F 12/00

Метки: адресации, блоков, памяти

...системы 4 памяти, по второму адресу - второго блока и т,д,Го окончании контроля последнегоблока памяти блок 3 памяти хранит последовательность кодов адресов годных блоков системы 4 памяти, т,е.пох-му адресу в блоке 3 памяти хранится -й код (адрес),)-го годного блока системы 4 памяти,В режиме обращения к годным бло"кам системы 4 памяти с входа 11 режи-ма работы устройства сигнал "Контроль"убирается и счетчики 1 и 2 устанавливаются в "третье состояние",На адресный вход 10 устройства поступает текущий адрес обращения, Навход 7 устройства поступает синхросе"рия сигналов считывания (считывание +синхроимпульс). По -му логическомуадресу из блока 3 считывается 1-й физический адрес годного блока системыпамяти, который с адресного выхода...

Устройство для адресации блоков памяти

Загрузка...

Номер патента: 1580376

Опубликовано: 23.07.1990

Авторы: Козелков, Лозбенев, Морской, Пархоменко

МПК: G06F 12/00

Метки: адресации, блоков, памяти

...сумма где А = 000,на выходе второго сумматора сумма и так далее, причем ца выходе последнего сумматора сумма 45 По окончании процесса суммировация на первом и третьем входах блоков 3 сравнения находятся коды: на первомблоке 3 000 и Л, = " , ца втором блоке 3 Р и 5 , на и-м блоке 3 Яи 2Следовательно, 1.-й сумматор складывает начальный адрес с общей емкостью55 1-го блока, чтобы получить цачальныи адрес следующего блока,При обращении к блокам памяти ца вход 5 устройства поступает текущий адрес, а блоки 3 сравнения определя -ют, находится ли текущий адрес в заданных (сумматором) диапазонах или нетЕсли входной адрес А удовлетворяет требованию то возбуждается первый блок памяти,Если входной адрес удовлетворяет требованиюто...

Матричный распределитель

Загрузка...

Номер патента: 1580377

Опубликовано: 23.07.1990

Автор: Витиска

МПК: G06F 13/00

Метки: матричный, распределитель

...КБ-триггера 30, Б-вход которого подключен к выходу второго элемента ИЛИ 29,а К-вход - к входу сброса узла; При этом Б-выход КБ-триггера 30 связан с первым входом двухвходового элемента И 26, а К-выход - с выходом включения узла 8 фиксации канала, выход 21 блокировки которого подсоединен к выходу первого двухвходового элемента ИЛИ 28, первый вход которого соединен с выходом первого многовходового элемента И-НЕ 24, а второй вход - с выходом второго многовходового элемента И-НЕ 25, вторым входом двухвходового элемента И 26 и входом инвертора 27, выход которого подключен к первому входу второго 0377 6в в регистр 31 по импульсу на входе 19 синхронизации через входы 20 записи. Тогда в тот момент, когда в счетчике 33 сформируется нулевой код,...