Патенты с меткой «схем»
Устройство для синтеза электронных схем
Номер патента: 860001
Опубликовано: 30.08.1981
Авторы: Афонина, Глориозов, Иванников, Ссорин
МПК: G05B 13/04
Метки: синтеза, схем, электронных
...узловых потенциалов для каждого из М внутренних узлов (внутренним узлом называется узел, к которому не подключен источник напряжения). На АВМ набираются также уравнения для узла, образованного подключением блока 7 ограничителя тока и одного из выводов полупроводниковой структуры. Чтобы иметь возможность изменять модель 1 исходной схемы путем подключения к внутренним узлам различных выводов полупроводниковой структуры, необ,ходимо в каждое уравнение расширенной таким образом системы добавить по й слагаемых, соответствующих этим выводам.И результате решения данной системы могут быть вычислены наиболее важные характеристики схемы: время переходных процессов, потребляемая схемой мощность, нагрузочная способность, помехоустойчивость Ч,+, ,...
Устройство установки триггерных схем
Номер патента: 864579
Опубликовано: 15.09.1981
Авторы: Байле, Бехер, Кузнецов-Пущинский, Курушин, Свинороев
МПК: H03K 21/32
Метки: схем, триггерных, установки
...элемент б и дополнительный интегрирующий элемент 7, выход интегрирующего элемента 6 соединен с первым входом первого элемента 2 И-.НЕ, второй вход которого соединен с выходом согласующего элемента 1 и первым входом второго элемента 3 И-НЕ, второй вход и выход которого соединены соответственно с выходом первого элемента 2 И-НЕ и первым входом третьего элемента 4 И-НЕ, а 15 вход согласующего элемента 1 соединен с шиной питания 8, выход дополнительного интегрирующего элемента 7 соединен с первым входом четвертого элемента 5 И-НЕ, второй вход и вы- щ ход которого соединены соответственно с выходом согласующего элемента 1 и вторым входом третьего элемента 4 И-НЕ.В качестве интегрирующих элементов можно использовать РС-цепочки,...
Компаратор для устройств допускового контроля параметров электронных схем
Номер патента: 866485
Опубликовано: 23.09.1981
МПК: G01R 17/02
Метки: допускового, компаратор, параметров, схем, устройств, электронных
...выполнен на конденсаторе 15. Аттенюаторы 9 и 10 выполнены на резисторах 16, 17 и 18, 19 соответственно.Компаратор работает следующим образом. Входной сигнал контролируемого четырехполюсника постоянное напряжение) подается на клемму 1 и через контакты 4 и 5 переключателей в позиции 1 поступает в элемент 8 памяти - операция ".запоминание", Этот сигнал в дальнейшем является опорным напряжением, относительно которого производится допусковый контроль коэффициента передачи четырехполюсника. Зафиксированное в элементе памяти опорное напряжение через истоковый повторитель 6 поступает на вход аттенюатора 9, который устанавливает нижнюю границу поля допуска коэффициента передачи контролируемого четырехполюсника на инвертирующем входе операционного...
Многоканальное устройство для контроля логических сигналов цифровых схем
Номер патента: 868606
Опубликовано: 30.09.1981
Автор: Люверович
МПК: G01R 31/3177
Метки: логических, многоканальное, сигналов, схем, цифровых
...на вход 13 (2) осциллографа с выхода блока9 управления подано напряжение, гасящее луч с целью получения более четкой картины иэображения контролируемых сигналов.В то же время код со счетчика 3импульсов по управляющей шине постуПает на цифроаналоговый преобразователь 4, с выхода которого на вход Х осциллографа подается первая ступенька напряженияКод с выхода счетчика 3 по управляющей шине поступает также на входымногоканальных коммутаторов 1 и 5 и распределительного коммутатора 6, 20Первой ступеньке напряжения преобразователя 4 соответствует код счетчика 3 импульсов, открывающий первые каналы многоканального коммутатора 1, дополнительного коммутато ра 5 и распределительного коммутатора б.Хотя на время измерения один из каналов...
Устройство для проведения матричных испытаний микроэлектронных схем
Номер патента: 868778
Опубликовано: 30.09.1981
Авторы: Колпаков, Семенов, Сычев, Шевелев
МПК: G06F 17/16
Метки: испытаний, матричных, микроэлектронных, проведения, схем
...оптимальное двумерное сечение допусковой области. Параллельно с работой вычислительного блока 13 продолжается случайный перебор квантов первого и третьего внутренних параметров схемы, первого и четвертого и т.д. Таким образом, получают серию оптимальных двумерных сечений допусковой области относительно первого параметра. Первый вычислительный блок 13 проводит совместную обработку всей серии сечений, определяя максимально допустимый диапазон изменения первого параметра и его оптимальное для этой серии сечений номинальное значе"ние. При получении сечения области работоспособности первого и последнего параметров первый вычислительный блок 13 останавливает работу устройства домомента выдачи оптимального номинального значения первого...
Устройство для демонтажа интегральных схем с печатной платы
Номер патента: 868892
Опубликовано: 30.09.1981
МПК: H01L 21/77, H05K 13/00
Метки: демонтажа, интегральных, печатной, платы, схем
...сподпружиненным штоком.На фиг. 1 изрбражена кинематическаясхема предлагаемого устройства; нафиг.2 - узел 1 на фиг,1.Устройство для демонтажа инте-.гральной схемы с печатной платы содержит ванну 1,с расплавленным припоем, в которой размещены нагревательные элементы 2, механизм 3 подачиприпоя, Ванна окружена слоем теплоизоляции 4, Над ванной крепится стол5, окно 6 в котором соответствуетгеометрии мест паек ИС и сопла 7.Механизм удаления ИС 8 с выводами9, установленной на печатной плате10, состоит из захвата 11, жесткосвязанного с подпружиненным што.ом12, на котором укреплен якорь 13электровибратора 14 с частотой колебантлй 10-20 Гц, Над электровибратором14 закреплен микропереключатель 15.В верхней части штока установленавозвратная...
Устройство для пайки и лужения плат печатных схем
Номер патента: 872085
Опубликовано: 15.10.1981
МПК: B23K 3/06
Метки: лужения, пайки, печатных, плат, схем
...припоя 12):Часть окислов, образующихся при взаимодействии припоя с кислородом воздуха, 1 О захватывается потоком припоя. Налипая наповерхность ротора, окислы загрязняют ее.В результате увеличивается трение ротора с основанием сопла, и, следовательно, увеличивается износ в месте соприкосновения, что приводит к снижение давления припоя в 1 сопле, вследствие вытекания припоч черезнижнюю часть сопла. Из-за этого трудно поддерживать высоту волны на постоянном уровне, что отрицательно сказывается на качестве паяных соединений.Указанная цель достигается тем, что ро 2 ф тор выполнен полым, а на его поверхностивыполнены сквозные отверстия.На чертеже изображено устройетво дляпайки и лужения плат печатных схем.872085 Формула изобретения...
Устройство установки схем цифровой автоматики в исходное состояние
Номер патента: 873390
Опубликовано: 15.10.1981
МПК: H03K 3/57
Метки: автоматики, исходное, состояние, схем, установки, цифровой
...транзистора 8,а большая часть - по цепи эмиттерколлектор второго транзистора 8.При этом первый транзистор 7 находится в режиме насыщения, а второйтранзистор 8 - в усилительном режимес малым значением напряжения между 40базой и коллектором, равным падению напряжения на втором резисторе6. Эти режимы первого 7 и второго 8транзисторов сохраняются вплоть додостижения на потенциальном выходе , 65 источника питания зыачения напряжения, равного значению максимально допустимого постоянного обратного напряжения стабилитрона 5.Увеличение значения силы тока нагрузки, происходящее одновременно с нарастанием значения напряжения на потенциальном выходе источника питания, не приводит к какому-либо осуществленному увеличению напряжения на коллекторе...
Съемный держатель для термостатируемых в термостате интегральных схем
Номер патента: 881707
Опубликовано: 15.11.1981
МПК: G05D 23/30
Метки: держатель, интегральных, схем, съемный, термостате, термостатируемых
...4, связанные с ними блокировоч . ные органы 5 и выдвижные съемные держатели 6. Съемный держатель 6 состоит из корпуса 7 с кронштейнами 8 для крепления контактного элемента 9, на котором размещена испытуемая и интегральная схема 10, теплопроводящая ,пластина 1, шарнирно установленная. на,механизме поджатия теплоносителя, состоящем из подпружиненного кронштей 7 4на 12, кинематически связанного с рычагом 13. Кроме того, на корпусе 7 установлен разъем 14, электрически соединенный с контактным элементом 9 и служащий для подключения к измерите" лю или подачи электрического режима при установке держателя в камеру.Устройство работает следующим образом.Испытуемая интегральная схема 10 размещается на контактном элементе 9. Пластина 11 на...
Устройство для контроля монтажных схем
Номер патента: 883917
Опубликовано: 23.11.1981
Авторы: Деркач, Московкин, Образцов, Оськин
МПК: G01R 31/02, G06F 17/00
Метки: монтажных, схем
...б и выдает их на коммутаторы 7 н 8, через которые одноименные точки проверяемого объекта 12 и блока б подключаются ко входам схемы сравнения 2. Несоответствие электрических связей проверяемого объекта электрическим связям эталона выявляются схемой сравнения 2 и.фиксируют ся блоком 4.По окончании цикла работы (переполнению счетчика 9 выдается со вто(рого выхода импульс переключения счетчика 3, после чего возбуждающее напряжение подается на следующие одноименные точки проверяемого объекта 12 и блока б. Одновременно этот же импульс счетчика 9 попадает на второй вход блока 13, который разрешает переписьсодержимого счетчика 3 в. счетчик 9.В результате, в каждом цикле проверки очередного контакта осуществляется опрос адресов, больших по...
Устройство для контроля монтажных схем
Номер патента: 888136
Опубликовано: 07.12.1981
Авторы: Александров, Глевенко, Гранкин, Ровинский
МПК: G01R 31/02, G06F 17/00
Метки: монтажных, схем
...на два, сумматора 20и регистра 21 сдвига.Устройство работает следующим образом.Генаратор 1 своими импульсами изменяет состояние счетчика и соответственно коммутатора опроса 3. По переполнениям счетчика 2 изменяется состояниесчетчика 4 и соответственно коммутато О ра входного адреса 5, Таким, образом,для кажцого входного адреса проверяе-мого обьекта 8 осуществляется опросвсех его точек, которые могут иметьэлектрическую связь по монтажным це пям с данным входным адресом.При наличии электрической связимежду заданными входным и выходнымадресами проверяемого обьекта 8 блок9 формирует контрольное число(, например по формуле:1 Д25 где 4 - номер входного адреса,- номер выходного адреса, =У, и.)- число точек опроса проверяемого обьекта...
Устройство для контроля логических схем
Номер патента: 892364
Опубликовано: 23.12.1981
Авторы: Карташов, Кузнецов, Пункевич
МПК: G01R 31/3177
Метки: логических, схем
...элемента И-НЕ 10от щупа 13.РаботоспособностЬ устройства обеспечивается только при условии, когдадлительность короткого импульса навыходе элемента И 8 меньше, чем времясрабатывания элементов 2 и 9 (или10). При нарушении этого условиявместо одного короткого импульса на ф щуп 13 поступает пачка импульсов.Таким образом, введение элементаИ 9 и дополнительных связей позволяет исключить из устройства, посравнению с известным одну цепь пос ледовательно соединенных инверторови повысить его надежность за счетсокращения числа элементов. Формула изобретения ческих схем, содержащее первый вентильный элемент, элемент отрицанияравнозначности, первый вход которого соединен со щупом, другой входс выходом Д-триггера, а первый выход - со входом...
Способ получения комбинационных логических схем с безопасным отказом
Номер патента: 892731
Опубликовано: 23.12.1981
МПК: H03K 19/22
Метки: безопасным, комбинационных, логических, отказом, схем
...прохождения к его входу сигнала, сформированного на выходе. В случае, если сигнал с выхода блока б контроля приходит к его входу, считают, что сигналы на выходах соответствующих логических элементов каналов совпадают, и на выходе блока б Формируют очередной контролирующий сигнал, фПод влиянием сигналов с выхода блока б контроля на выходах 1=1- 1=4 блока 1 формируют для каждого канала 2 и 3 логики входные последовательности, соответствующие аргументам реализуемой функции, сос" тоящие не менее, чем из и+2 временныя интервалов (в нашем случае и максимальное количество входов логического элемента канала, равно двум, и количество временных интервалов выбраноравным 4). Для случая, когда на выходах 1=1- 1=4 присутствует код 1011, характер...
Каталитический лак для изготовления печатных схем
Номер патента: 893136
Опубликовано: 23.12.1981
МПК: C09D 11/00
Метки: каталитический, лак, печатных, схем
...она содержится в количестве 3 г; когда связующее - смесь метилцеллюлозы и гуара в соотношении 2:1 количество его составляет 3 г, когда связующим является смесь крахмала и акриловой эмульсии в соотношении 5:20 - количество его составляет 25 г.Каталитический лак дополнительноможет содержать 5 г метиленхлоридаи 0,0001 г лаурилэфирсульфата,Предлагаемый лак позволяет сократить количество технологических стадий, по сравнению с известным способом изготовления проводящего слоя,так как после нанесения лака, преимущественно путем трафаретной печати, и сушки этого лака, образуемыйметаллический слой усиливается привоздействии ванны, осаждающей металл.При этам отпадает требуемое образование отростков при помощи палладия,а также...
Устройство для контроля цифровых схем
Номер патента: 894682
Опубликовано: 30.12.1981
МПК: G01R 31/28
Метки: схем, цифровых
...образом.В режимах "Обрыв", "Логический нуль",Логическая единица" и Генер.ция" предлагаемое устройство работает аналогично М известному, эа исключением того, что в режимах "Логическая единица и "Генерация" десятичный сегмент 14 индикатора не светится из-за нулевых уровней сигнала на выходах вентилей 3 и 4. Свечение де сятичного сегмента 14 индикатора осуществляется в режиме Обрыв через вен- тиль 5, когда на выходах вентилей 3 и 4 присутствуют высокие уровни сигналов, так как потенциал входа сегмента 14 со й впадает с потенциалом выхода вентиля 23. Если вход устройства находится под потенциалом шины питания (+5 В), то через эмиттерный повторитель включается пороговый элемент 22, построенный на эле- ф менте И и двух резисторах, В...
Устройство для контроля цифровых схем
Номер патента: 900260
Опубликовано: 23.01.1982
Авторы: Агадов, Алиев, Лавров, Сколецкий
МПК: G06F 11/00
Метки: схем, цифровых
...0,7 .в . 1,7 В.Это напряжение больше Б, поэтому навыходе вентиля 3 - фЛогическийнульфф и вентили 4 и 5 закрыты. Таккак вентили 2 и 4, выходы которыхобъединены по схеме Проводное ИЛИ,закрыты, то на шине 14 - высокийуровень и сегменты О. и В индикатора6 не светятся.Так как на выходе закрытого вентиля 5 - высокий уровень, то сегменты с, с(, 6 итакже не светятся. 40Напряжение на выходе эмиттерногоповторится 9 равно напряжению нашине 13, так как, повышаясь на 0,7 Вна змиттере транзистора Ч, оно понижается на 0,7 В на эмиттере транзистора Ч . Из-за того, что в состоянии Обрыв входное напряжениеменьше Б, вентиль 11 закрыт. Следовательно, все три входа вентиля 10имеют высокие уровни и он открыт, 5 Очто вызывает свечение сегмента уиндикатора 6...
Способ изготовления интегральных схем на цилиндрических магнитных доменах
Номер патента: 902072
Опубликовано: 30.01.1982
Авторы: Иванов, Ломов, Новиков, Сбежнев, Чиркин
МПК: G11C 11/14
Метки: доменах, интегральных, магнитных, схем, цилиндрических
...отравливается также и слой резиста. Интенсивность экспонирования Э выбирается таким образом, чтобы непроэкспонированный слой 11 при проведениитравлении сошел, образуя сквозное окно 12 не раньше, чем протравится слой 6 магнитомягкого материала (фиг. 6) . Далее травление про 3 травлении пленочных слоев, все пленочные слои наносят последовательно слой за слоем, например, катодным распылением, при формировании маски резиста устанавливают толщину резиста и глубину экспонирования резиста пропорционально глубине травления пленочных слоев под маской резиста и проводят сквозное травление всех пленочных слоев, не защищенных маской резиста.На фиг. 1 - 8 показана последовательность технологических операций по изготовлению ИС на ЦМД,...
Устройство для контроля электрических параметров электронных схем
Номер патента: 905820
Опубликовано: 15.02.1982
Автор: Марченко
МПК: G06F 11/00
Метки: параметров, схем, электрических, электронных
...блока 0, По команде установки коммутатора 1 производится начальная установка триггеров 6 одного из регистров 14 хранения информации и соответствующего источника 3 и 4 или блока 5 сигналом начальной установки, поступающим по шине 1 из блока 10. После установки производится запись информационного кода, поступающего на входе регигтров 14 хранения информации по шинам 13 с выходов блока 10, а один из регистров хранения информации по сигналу синхронизации записи, поступающему из ЭВИ по шине 12 с третьих выходов блока 10. Одновременно сигнал синхронизации поступает на вход соответствующего формирователя импульсов 8. Формирователь 8 вырабатывает сигнал, запрещающий передачу записанного в триггеры 6 информационного кода на коммутатор 1 во...
Устройство для измерения электрических параметров интегральных схем
Номер патента: 906045
Опубликовано: 15.02.1982
Автор: Харитонов
МПК: H05K 13/08
Метки: интегральных, параметров, схем, электрических
...искобы 15 к пластине 2, а винты 16,17 и 18 служат для регулировки положения зондодержателя 3,Устройство работает следующимобразом.При касании контактной частью 11зонда 4 пластины с интегральнымисхемами 19, лежащей на предметномстолике 20, зонд 4 деформируется,при этом установленный в месте максимальной деформации зонда 4 тензорезистор 13, преобразуя деформациюв электрический сигнал, выдает егона вход порогового элемента 7. Вслучае повышения или уменьшения этого сигнала в заданных пределах разностный сигнал с выхода пороговогоэлемента 7 поступает на вход вычислительного блока 8, который динеаризует зависимость величины усилия прижатия зонда 4 к пластине с интегральными схемами 19 от угла вращениязондодержателя.3 относительно оси 14,и...
Способ подгонки симметричных интегральных схем
Номер патента: 911633
Опубликовано: 07.03.1982
Авторы: Водяников, Водяникова, Лопухин, Явнов
МПК: H01C 17/245
Метки: интегральных, подгонки, симметричных, схем
...от номинала, затем изменяют величину подстроечного резистора другой части и доводят до получения номинала, выходного параметра этой части.На фиг. 1 изображена принципиальнаяэлектрическая схена симметричного мультивибратора, подлежащего подгонке; на Фиг,2 - процесс подгонки по известному способу; на фиг.3 - то же, по предлагаемому способу; наФиг,4 - пример конструкции двух резисторов с общей стороной, приспособ"ленных для подгонки по предлагаемомуспособу; на фиг.5 - результат,испарения лазером общей стороны при одновременной подгонке резисторов; на Фиг.б - результат дополнительногоиспарения резистивной пленки резистора 8. 55Рассмотрим процесс подгонки наГ примере симметричной интегральной схемы (фиг. 1), содержащей подстроеч 3 4ные...
Способ изготовления интегральных полупроводниковых схем
Номер патента: 912065
Опубликовано: 07.03.1982
МПК: H01L 21/8222
Метки: интегральных, полупроводниковых, схем
...маскирующем покрытии.1 я П р и м е р, На кремниевой подложке 1(фиг, 1) с эпитаксиальной пленкой 2 наносятпервое диэлектричесКое покрытие 3, напримериз двуокиси кремния толщиной 0,5 мкм,Затем проводят вскрытие всех окон 4 яц (фиг, 2) методом фотолитографии дпя созда.ния областей базы, областей управления базойи областей подключения базовых областей, т.е.инжекторы, вторичные инжекторы. Далее про.водят легирование примесью р-типа, например 2 Ь бором 5 .(фиг. 3) методом диффузии или1 Н 1 И 111 :Мкад 1 379/54 Гираж 758 одпигное 1 фичнаи 11 ПЦ "1 Ьфсни", г. Ужгород, ул. Проектная,з 9120ионного легирования, создавая области Р 1, Р 2и РЗ, оследующим окислением выращиваютокиссл 6 в окнах толщиной порядка 0,1 мкм,вновь наносят изолирующее...
Устройство для изготовления печатных схем из фольгированного диэлектрика
Номер патента: 917364
Опубликовано: 30.03.1982
МПК: H05K 3/00
Метки: диэлектрика, печатных, схем, фольгированного
...точности изготовления рисунка печатнойсхемы.Указанная цель достигается тем,что в устройстве для изготовления печатных схем из фольгированного диэлектрика, содержащем размещенные врабочей ванне анод и катод с негативным изображением рисунка печатнойсхемы, установленный с возможностьюперемещения, катод выполнен в видезамкнутой гибкой ленты и снабжен прижимным роликом, уст.ановленным с возможностью перемещения в направлении кобрабатываемой поверхности фольгированного диэлектрика.На чертеже представлено предлагаемое устройство,Устройство содержит рабочую ванну1, в которой на направляющих находится фольгированный диэлектрик 2, злектропроводящий слой котс 1 рого являетсяанодом. Катод 3 представляет собойзамкнутую гибкую ленту, размещеннуюна...
Устройство для контроля больших интегральных схем (бис)
Номер патента: 918904
Опубликовано: 07.04.1982
МПК: G01R 31/307
Метки: бис, больших, интегральных, схем
...устанавливается в контактный блок 10По командам с блока 4 управления памятью физ дополнительного блока 5 памяти вблок 7 памяти через многоразрядныйэлемент б ИЛИ передается адреснаяинформация, которая выводит информа"цию иэ блока 7 памяти в виде кодовойпоследовательности, затем она (информация) подается на блок 8 формирования входных сигналов и компаратора 9. Блок 8 формирования входных сигналов вырабатывает необходимые логические уровни, которые подаются на входы контролируемой БИС;Выходные сигналы БИС (реально получаемая информация - отклик схемы на сигналы воздействия) сравниваются с ожидаемой информацией в компараторе 9. При одинаковой информации БИС считается годной, а при разнойбракованной. При этом, компаратор 9вырабатывает для...
Устройство для контроля монтажных схем
Номер патента: 920747
Опубликовано: 15.04.1982
Авторы: Кузьмин, Прозоров, Хныкин
МПК: G01R 31/02, G07C 11/00
Метки: монтажных, схем
...блока 1 информации поступает в кодах координат контролируемой точки, то блок 3 кодирует 50адреса координат в четырехразрядный коди вь 1 дает их в блок 4,Контактирование коммутаторов 7 и 8выполнено функционально противоположно,а именно; коммутатор 7 выпопнен на ос- з 5нове нормально разомкнутых, а коммутатор 8 - на нормально замкнутых кпючах,соответственно (фиг. 2), где К 11 -К 18- ключи коммутатора 7, а К-К - кпючи коммутатора 8. 40Блок 9 необходим дпя измерения сопротивления контролируемого проводникаипи изопяции и включения соответствующих измерительных приборов. Блок 10распредепения информации может быть,реапизован на основе дешифратора и распределителя тактов, построенного по принципу счетчика. Устройство работает спедуюшим об 50...
Устройство для функционального контроля больших интегральных схем
Номер патента: 922773
Опубликовано: 23.04.1982
Авторы: Грачев, Гузенко, Данилин, Задубровский, Лебедев, Попель
МПК: G01R 31/303, G06F 17/00
Метки: больших, интегральных, схем, функционального
...4 сдвига, блок 5 памяти, группы элементов И 6, блок 15 7 формирования сигналов и сравнения, большую интегральную схему 8.При работе устройства из блока .) программного управления через блок 2 синхронизации информация, например 2 я в виде восьмиразрядных двоичных слов, заносится для хранения в блоки 5 памяти.Непосредственно при контроле цифровых больших интегральных схем ин Формации в виде указанных восьми- разрядных двоичных слов параллельным кодом заносится в регистры 4 сдвига,. После чего блок 2 синхронизации за,пускает по канаам синхронизации. ре- Эа гистры 4 сдвига и информация после довательно разряд за разрядом через элементы И 6 поступает на блоки 7 формирования сигналов и сравнения, а. затем на выводы контролируемой большой...
Устройство для моделирования процессов изменения параметров электронных схем
Номер патента: 924712
Опубликовано: 30.04.1982
Авторы: Велигурский, Фелер
МПК: G01N 1/00
Метки: изменения, моделирования, параметров, процессов, схем, электронных
...положение.В начале цикла моделирования каждой реализации процесса изменения выходных параметров исследуемой схемы производятся две подготовительные операции: яервая - формирование начальных значений и скоростей изменения параметров элементов при номинальных нагрузках; вторая - формирование значений нагрузок, соответствующих моменту времени 10, Для этого по команде из блока 8 дается разрешение на прохождение сигналов 25 в блоки 31-3 и в счетчики 191-19 в. Коммутатор 8 устанавливается в первое положение, а в датчике 1 формируется случайное число, которое через дешифратор 2 поступает на вход. блока 3 1. Для получения заданного значения случайной величины преобразованное число с выхода блока 3 поступает через элемент 5 на элемент 10 и...
Устройство для контроля больших интегральных схем памяти
Номер патента: 926727
Опубликовано: 07.05.1982
Авторы: Данилин, Попель, Простаков
МПК: G11C 29/00
Метки: больших, интегральных, памяти, схем
...венно квыходам элемента 18 .задержки и счетчика 19и четвертому и пятому выходам блока 2,а выходы - ко входам коммутатора 30, выходы которого соединены со вторыми входамиформирователей 6 - 9, В каждом логическомблоке первые входы мультиплексоров 25 и26 объединены и являются первым входомблока 20, вторые входы соединены с первымивыходами соответствующих регистров 21 и 22,а выходы - с тактовыми входами соответствующих. одновибраторов 27 и 28, выходы которых соединены со входами триггера 29 и яв.ляются одними из выходов блока 20, другим 5 1 О 15 20 25 ЭО Э 5 40 50 555 ,9267 выходом которого является выход триггера 29, разрешающие входы одновибраторов 27 и 28 подключены к выходам соответствующих схем 23 и 24 сравнения, первые входы которых...
Носитель с системой выводов для монтажа интегральных схем
Номер патента: 930772
Опубликовано: 23.05.1982
Авторы: Березин, Жора, Тучинский, Шеревеня
МПК: H05K 3/00
Метки: выводов, интегральных, монтажа, носитель, системой, схем
...сил; препятствующих усадке, остается неизменной, так как площадь металлических проводников т.е. элементов, препятствующих усадке) не изменяется. В результате изменяетсясоотношение между факторами, от которых зависит усадка носителя с систеу 45мой выводов в целом и снижается влия-фние усадочных явлений в процессе егоизготовления, что в конечном итогеприводит к уменьшению ухода габаритноприсоединительных размеров. Очевидно,что указанный эффект зависит от соот заношения между размерами окон и расстояний между ними (т.е. перемычек),вытравливаемых в полиимидном диэлектрике. Оптимальные размеры перемычек иокон,в диэлектрике установлены эскпе-риментальным путем,Носитель с системой выводов, у которого диэлектрическое основание вы 2 4полнено...
Устройство для установки триггерных схем в исходное состояние
Номер патента: 936408
Опубликовано: 15.06.1982
Авторы: Кизуб, Костылев, Кутузов
МПК: H03K 5/13
Метки: исходное, состояние, схем, триггерных, установки
...поступает на первый вход элемента 15 И, на второй вход которого также поступает высокий уровень напряжения. В результате на выходе элемента 5 И присутствует высокий логический уровень, который подается на буферньпЪ усилитель 12 При этом выходной транзистор усилителя 12 заперт, а конденсатор 9 заряжен почти до напряжения питания, поэтому второй вход (плюс) компаратора 11 находится под высоким потенциалом относительно первого хода (минус) и на его выходе присутствует высокий логический уровень.Если цепь от источника питания, подключаемого к точке 17, прерывается, потенциал первого входа (плюс) компаратора 1 О скачком понижается почти до нулевого уровня и становит. ся ниже потенциала на втором входе (минус),-удерживаемого на высоком...
Устройство для бесконтактного контроля работоспособности логических схем
Номер патента: 940091
Опубликовано: 30.06.1982
МПК: G01R 31/316
Метки: бесконтактного, логических, работоспособности, схем
...использован плоский 1 енточный электрод, один конец которого подключен к центральной жиле коаксиального кабеля, а другой - к на-, грузке, величина которой равна волновому сопротивлению кабеля. При этом вход кабеля подключен к генератору20 1. Плоский электрод выполняется в виде напыленной на диэлектрической подложке.металлизированной полоски размеры которой должны соответствовать размерам контролируемого участка проводника. Датчик ч может быть ин 25 дуктивного или емкостного типа. Излучающий элемент и дачтик .в принципе.могут объединяться в конструкции выносного щупа.Устройство работает следующим об- зВ разом.Установленная в промежутке между элементом 2 излучения электромагнитных колебаний и датчиком 4 контролируемая логическая схема 3...