Патенты с меткой «схем»

Страница 19

Способ контроля логических схем

Загрузка...

Номер патента: 1479900

Опубликовано: 15.05.1989

Авторы: Линков, Филин

МПК: G01R 31/3177

Метки: логических, схем

...реализующее способ,содержит генератор 1 псевдослучайныхкомбинаций, первый и-канальный усилитель 2 с тремя состояниями, второйи-канальный усилитель 3 с тремя со-,стояниями, группу из и КБ-триггеров 4,генератор 5 тактовых импульсов, элемент И 6, одновибратор 7, делитель 8частоты, блок 9 индикации, кнопку 10начального сброса, управляющий вход11 без инверсии первого усилителя 2с тремя состояниями, управляющий вход12 с инверсией второго усилителя 3с тремя состояниями, тактовый вход 13генератора псевдослучайных комбинаций, установочные входы 14 - 16 соответственно генератора 1 псевдослучайных комбинаций, группы и К 8-триггеров 4 и делителя 8 частоты и исследуемую логическую схему 17, имеющуюи выводов,Устройство, реализующее...

Устройство для контроля контактирования интегральных схем

Загрузка...

Номер патента: 1483411

Опубликовано: 30.05.1989

Авторы: Дворкин, Жигачев, Оркин, Паремский

МПК: G01R 31/04, G01R 31/303

Метки: интегральных, контактирования, схем

...БИС 1.Поскольку на Я-выходе Ю-триггера 13 при отрицательном импульсе с формирователя 10 устанавливается 0, а элемент НЕ 14 выполнен по схеме с общим коллектором закрыт, конденсатор 8 не разряжается через резистор 17 на элемент НЕ 4 и не заряжается от этого элемента, а заряд конденсатора 18 зависит только от потенциала ца контактном элементе 23.Протекание тока по цепи: + источника 24 - вывод 3 - вывод питания Е выходного буферного элемента 9 - вход буферного логического элемента 9 - выход базового логического элемента Йл - вывод 2, обусловлено следующими прцчина ми. 11 апример, пусть в качестве элементов 9 и 8. использованы элементы типа 1 Т, 1 Ш.оскольку установочный тест на БИС 1 е подается, базовый логический элемент 8 можс; быть...

Активная нагрузка цифровых схем с открытым коллектором

Загрузка...

Номер патента: 1497739

Опубликовано: 30.07.1989

Авторы: Трофименко, Фрид, Янина

МПК: H03K 17/60, H03K 19/08

Метки: активная, коллектором, нагрузка, открытым, схем, цифровых

...насьпцения "коллектор - эмиттертранзистора 1 меньше напряжения Отпирания "база - эмиттер" транзистора 2; 94послднес вес гид (ц(ио)им), с спитранзистор 1 г рм(цигцй, л трдцзцстор 2 кремциеый),При Отиир;(ц(ш Оконечного трдцзистора 9 упрдвл)ц)1(ий трлцзигтор 1 остлетгя открытым, д трдцзистор)дигртым, Емкость, ПОд(,пс)ч(1 цндя к них) (ч7, рдзряждс тся через тр п(-игтор 9,При здпирднии с)ктцечцого трднзигтора иироной схемы с момеиту Окоц -чания рдсслсьидния эдрядд егс) базы )напряжение на базе чирдвляюшего трднзистора 1 Фиксируется эдряжгцнь", конденсатором 6, в то время кдк цдиряжение на его эмиттере, соединенном свыходом 7, увеличивдется, н рс дул),тате транзистор 1 злкрывдетгя, а выходной транзистор 2 открыв,(тел токомот источника...

Способ контроля логических схем

Загрузка...

Номер патента: 1499287

Опубликовано: 07.08.1989

Авторы: Линков, Филин

МПК: G01R 31/3177

Метки: логических, схем

...объекта контроля и резистор К. Входы . суммирующей КС-цепи соединяются с входами и выходами объекта контроля. Величины емкостей выбираются такими,3 149928чтобы они не оказывали отрицательноговлияния на работу объекта контроля,Суммарный, сигнал, принимаемый за информативный параметр, снимается с резистора К.Так как С,1С.2 ) .С.п,то и постоянные времени С;С. К,соответствующие каждому выводу объекта контроля различные и С,Ф,с т т Г 10Следовательно, сигналы, проходящиепо каждому выводу объекта контроля,преобразовываются по экспоненциальномузаконуес разными постояннымил,времени У, Этим достигается однознач 1ное соответствие получаемого одноканального сигнала, снимаемого с резис"тора К первоначальной многоканальнойдискретной информации,...

Устройство для анализа состояний логических схем

Загрузка...

Номер патента: 1499350

Опубликовано: 07.08.1989

Авторы: Бобичев, Борщевич, Морщинин, Филимонов

МПК: G06F 11/07, G06F 11/30

Метки: анализа, логических, состояний, схем

...элемент И 2 первой группы, на втором входе которого также установлена ло гическая единица, на вход записи первого триггера 4 второй группы, и этот триггер переключается в единицу, если произошло событие первого уровня в точках "1" и "2", подключенных к входам 1.1 и 1.2 первого канапа устройства. Так как на первом входе первого элемента И 3 второй группы присутствует сигнал логической единицы, то тактовый импульс поступает 25 на счетный вход первого счетчика 5 и в последний записывается информация о том что событие Я произош 1Уло в первом канале.Логическая единица с выхода первого триггера 4 второй группы поступает на третий вход элемента И 2 пер. вой группы второго канала и является сигналом разрешения работы второ- ., му каналу...

Устройство для загрузки плоских изделий, преимущественно выводных рамок интегральных схем

Загрузка...

Номер патента: 1499540

Опубликовано: 07.08.1989

Автор: Рене

МПК: H05K 13/02

Метки: выводных, загрузки, интегральных, плоских, преимущественно, рамок, схем

...19,На плиту 9 стола 4 робот спускаетпустую кассету 56 так, что установочные пальцы кассеты входят в установочные втулки 10 стола. При этомдатчики, установленные на столе, переключают пневмоцилиндры 19 на обратный ход и рамка 18 стола возвращается в горизонтальное положениеи прижимает кассету 56 к плите стола 9, Одновременно рамка 18 столапосредством датчиков (не показаны)производит включение цилиндра 16,который, перемещаясь по штоку 14,перемещает каретку 2 1 по рамке столав сторону одного из магазинов 5 (например, правого), Дойдя до магазина,захваты 24 правого ряда каретки 21 упираются в выводные рамки интегральных схем 30, которые, находясь впазах 29 магазина, удерживаются защелками 31 и остаются на месте, акаретка...

Способ изготовления планарных полупроводниковых приборов и интегральных схем

Загрузка...

Номер патента: 1102416

Опубликовано: 07.08.1989

Авторы: Асеев, Герасименко, Калинин, Федина

МПК: H01L 21/263

Метки: интегральных, планарных, полупроводниковых, приборов, схем

...т междоузельные атомы), Эа счет разной подвижности при комнатной температуре междоузельные атомы выходят на повеохность(если на нейнет окисной пленки и других загрязнений), и в объеме образуется избыточная концентрация вакансий, которыевзаимодействуют со стержнеподобнымидефектами и растворяют их,Энергия электронов должна бытьбольше или равна 220 кэВ, так как при меньших энергиях в объеме не будут создаваться радиационные дефекты. Испольэовать электроны с энергией бо"лее 1 мэВ невыгодно, так как сильно возрастают вес и стоимость ускорителя электронов. Интенсивность пучка электронов должна быть больше или равна 51 О"ф смс-, так как при меньших интенсивностях облучения образующиеся точечные дефекты уходят на другие стоки в объеме...

Устройство для подключения интегральных схем и цифровых блоков к контрольно-испытательной аппаратуре с контролем контактирования

Загрузка...

Номер патента: 1500954

Опубликовано: 15.08.1989

Авторы: Николаев, Храпко

МПК: G01R 31/02, G01R 31/303

Метки: аппаратуре, блоков, интегральных, контактирования, контролем, контрольно-испытательной, подключения, схем, цифровых

...поступает на резисторы 5.1-5.ш, служащие для ограничения тока через р - и-переходы; а также на входы компараторов 7.1-7,ш. С помощью соответствующего выбора величины опорного напряжения 11 О на компараторах 7,1-7,ш поступившие на их входы сигналы идентифицируются как логические "1", которые с выходов компараторов 7.1-7.ш поступают на входы элемента И 8, вырабатывающего на своем выходе сигнал логической "1", переводящий КБ-триггер 9 в нулевое состояние, что свидетельствует об отсутствии неконтактирования. При этом устройство с помощью переключателей 2.1-2,ш подключает контропьноиспытательную аппаратуру 14 к микросхеме 13 для проведения контропя,Устройство для подключения интегральных схем и цифровых блоков к...

Автоматизированная система контроля параметров электронных схем

Загрузка...

Номер патента: 1500996

Опубликовано: 15.08.1989

Авторы: Балдин, Бамбулевич, Зак, Кобзев, Малых, Марков

МПК: G05B 23/02

Метки: автоматизированная, параметров, схем, электронных

...данные с выхода объекта9 контроля через первый коммутатор6 и третий коммутатор 15 поступаютсоответственно на первый и четвертыевходы блока 4, с выхода которого онипоступают в УВМ 2 для обработки в со"ответствии с программой контроля.Блок 7 через первый коммутатор6 выдает необходимые аналоговые,сигналы на аналоговые входы объекта19 контроля, Ответные сигналы с анало"говых выходов объекта 9 контроля через первый коммутатор 6 поступают наизмерительные входы блока 8, где измеряются в соответствии с программойконтроля. В блоке 8 результаты измерений преобразуются в цифровую формуи с его первых выходов поступают навторые входы блока 4, с выходов которого передаются в УВМ 2 для обработки.Блок 1 вырабатывает в соответствиис программой...

Контактирующее устройство для подключения интегральных схем с планарными выводами

Загрузка...

Номер патента: 1506599

Опубликовано: 07.09.1989

Авторы: Корзун, Краснов, Крутских

МПК: H05K 1/02, H05K 7/12

Метки: выводами, интегральных, контактирующее, планарными, подключения, схем

...поле 2, ориентируясьна фиксаторы 23, устанавливается несущая рамка 22 с интегральной схемой21, выводы 20 которой ложатся на контактные площадки 3 - 5 и прижимаютсяэластичным элементом 24 прижимнойрамки 25, посаженной на фиксаторы 26.Под воздействием равнораспределенногодавления, создаваемого эластичнымэлементом 24, выводы 20 продавливаются в более мягкий материал покрытияконтактных площадок 3 -. 5, создаваяпри этом диффузионное соединение. Такое соединение надежно и имеет низкое переходное сопротивление. Позволяет производить испытания на механические и климатические воздействия.После подключения выводов 20 кконтактным площадкам 3 - 5 на интегральную схему 21 подается электропитание и определенная тестовая последовательность....

Устройство для контроля группы идентичных цифровых схем

Загрузка...

Номер патента: 1513451

Опубликовано: 07.10.1989

Авторы: Аспидов, Гусев, Мисько, Селетников

МПК: G06F 11/30

Метки: группы, идентичных, схем, цифровых

...8 (выход 9 устройства) меняет свое состояние с единичного на нулевое.Длительность задержки элемента 7 35выбирается из условия, чтобы к времени изменения сигнала на его выходеиз единичного в нулевое сигнал навыходе элемента РАВНОЗНАЧНОСТЬ 2 ужеизменился, т.е, изменил свое состоящ ние из единичного на нулевое, С другой стороны длительность задержкиэлемента 7 определяет длительностьнулевого состояния на выходе устройства. Для надежной работы устройства 5 длительность задержки элемента 7составляет не более (2-3)0, где 7 -средняя задержка на элементе, Дляопределенности длительность задержки элемента 7 взяга равной 3 С(фиг. 2) .При изменении состояния элементаРАВНОЗНАЧНОСТЬ 2 с единичного на нулевое состояние элемент И-НЕ 3 меняется...

Устройство для контроля электронных схем

Загрузка...

Номер патента: 716266

Опубликовано: 07.10.1989

Авторы: Боровский, Духовской, Попель, Резников

МПК: G01R 31/28

Метки: схем, электронных

...из которве соединены с входа-мент с вторым выводом контактного элеми блока управлЕния й обработки дан- мента, при этом вторые выводы первогоных, контактный элемент каждого из ивторого резисторов соединены сблоков Формирования и сравнения сигна- вторыми выводами йосьмого и девятого35" дом контролируемой электронной схемы, Йа чертеже представлена блок-схемаа каждый блок Формировайия и сравнения устройства.сйгйалов содержит блокикомпенсации, Устройство содержит блок 1 управ 40входы которых соединены с соответст- ления и .обработки даннь 1 х, блоки Форвующими входами блока формйрования имирования и сравнения сигналов 2, кажсравнения сигналов, буферййе усили- . дый из котбрых содержит ключевые зле"тели, первый вхбдкаждого изкоторых "...

Устройство для контроля электрических параметров интегральных схем

Загрузка...

Номер патента: 716507

Опубликовано: 07.10.1989

Авторы: Духовской, Ивашкин, Попель, Резников, Соловьев

МПК: H05K 13/08

Метки: интегральных, параметров, схем, электрических

...снабжены контактами, соединенными с кон,тактами съемных контактных и печатных плат и с магнитоуправляемыми контах"/ тами, соединяющими контактные блоки, причем основание выполнено с замкнутыми полостями для подачи охлаждающе% го воздуха и снабжено ответными разьемами для печатных плат.3единяющими контактные блоки, причемоснование выполнено с замкнутыми полостями для подачи охлаждающего воздуха и снабжено ответными разъемамидля печатных плат.На чертеже изображено описываемоеустройство.Устройство для контроля. электри" .ческих параметров интегральных схемсодержит основание 1, на котором рас"положены печатные платы 2 с электронными элементами и контактами 3,служащими для связи с контактным бло"ком 4, расположеннымоколо печатныхплат 2....

Линия сборки преимущественно больших интегральных схем

Загрузка...

Номер патента: 1517152

Опубликовано: 23.10.1989

Авторы: Быков, Дмитриев, Литвиненко, Новиков

МПК: H05K 13/02

Метки: больших, интегральных, линия, преимущественно, сборки, схем

...платформы 9 выполнены под первичные кассеты 20,Линия работает следующим образом.Вторичная кассета 21 с четырьмя первичными кассетами 20 подается средством 4 транспортирования тары. Манипулятор 18 вилочными захватами 19 снимает кассету 21 со средства 4 транспортирования и помещает ее в од" ну иэ ячеек склада 3 или непосредственно на поворотный стол 6. Фиксаторами 7 закрепляют кассету 21. Фиксаторы 8 фиксируют угол поворота стола 6. Манипулятор 5 последовательно переставляет вилочным захватом 11 на платформу 9 пару кассет 20 Возможна и обратная перегрузка кассет 21. Платформа 9 с двумя кассетами 20 направляется по рельсовым путям 1 О к одному из участков 1 технологической сборки. Манипулятор 5 вилочньщ захватом 11 производит перенос...

Устройство для контроля схем сравнения

Загрузка...

Номер патента: 1520526

Опубликовано: 07.11.1989

Авторы: Домбровский, Дуда

МПК: G06F 11/26

Метки: сравнения, схем

...и "1". В результате на выходеэлемента 10 неравнозначности начинают появляться сигналы "1", которыевключают индикатор 11.При контроле схемы 3 сравнения,реализующей операцию "Не равно", навходах 13 и 14 задания режима работыустройства должны быть соответственно единичный и нулевой сигналы.Перед началом контроля схемы 3сравнения, реализующей операцию "Неравно", счетчик 1 и триггер 2 устанавливаются в нулевое положение. Приэтом на прямом выходе триггера 2будет нулевой сигнал, т.е. на второйгруппе входов контролируемой схемы 3сравнения есть нулевое число. Следовательно, на первую и,вторую группывходов контролируемой схемы 3 сравнения поступают нулевые числа, вслед 1520526ствие чего на выходе этой схемы 3 сравнения должен быть нулевой сигнал...

Устройство для контроля параметров интегральных схем

Загрузка...

Номер патента: 1521690

Опубликовано: 15.11.1989

Авторы: Абрашин, Афанасьев

МПК: B65H 3/24

Метки: интегральных, параметров, схем

...5 или лотком для брака 20, измерительное средство 21 и направляющие 22, связывающие камеру 1 нагрева ссортировочным средством 18. Камера 1 нагрева соДержит загрузочное 23 и выгрузочное 24 отверстия, Измерительное средство 21содержит заслонку 25 для удержания интегральных схем на измерительной позиции.Устройство работает следующим образом.В пеналы 6 загружают интегральные схемы. Пеналы вставляют в ячейки магазина 5,который поворачивается на шаг с помощьюделительного храпового механизма 4 пневмопривода 10. Храповый механизм 4 движется поступательно, собачка, установленная наштоке пневмоцилиндра, переходит на следующий зуб храпового колеса. Одновременнопод действием кулачка 13, установленногона штоке пневмопривода, открывается фик...

Устройство для контроля цифровых схем

Загрузка...

Номер патента: 1522130

Опубликовано: 15.11.1989

Авторы: Боровский, Духовской, Курбатов, Резников

МПК: G01R 31/317

Метки: схем, цифровых

...сумме с напряжением высокого уровня обеспечивает на клемме 10 низкий уровень.Если подключенный вывод контролируемой цифровой схемы является выходом, сигналом блокировки открываются транзисторы 13 формирователей 1 и 2 импульсов и через резистор 7 протекают выходные токи формирователей 1 и 2 импульсов, первый из которых пропорционален разности заданных напряжений высокого и низкого уровней, а второй - разности заданных напряжения низкого уровня и напряжения смещения. Сумма 0 6токов, протекая через резистор 7, создает на нем падение напряжения, равное разности заданных напряжения высокого уровня и напряжения смещения, и обеспечивает на клемме 1 О напряжение, равное напряжению смещения. Выходной сигнал контролируемой цифровой схемы с клеммы...

Устройство для контроля логических схем

Загрузка...

Номер патента: 1529153

Опубликовано: 15.12.1989

Авторы: Ващенко, Лавриненко

МПК: G01R 31/3177

Метки: логических, схем

...на выход элемента 2 отрицания равнозначности передается логическое состояние входного сигнала, так как Р-триггер 5 находится в нулевом состояниииэ-за наличия на его В-входе импульсов от генератора 4. При этомпри наличии на шупе высокого уровняиндикационный элемент светится, апри низком не светится.Работа схемы при наличии неустойчивой неисправности, которая вызынает кратковременное пропадание импульсной последовательности,Р-триггеры 6 и 13 периодическиустанавливаются н единичное состояние последовательностью импульсов,вырабатываемой генератором 9 импульсов, с периодом следования Т исдвинутых но времени на полпериода.На С-входы Р-триггеров 6 и 13 поступает входная последовательностьимпульсон с контролируемой точкисхемы, которая...

Устройство для автоматического контроля больших интегральных схем

Загрузка...

Номер патента: 1529220

Опубликовано: 15.12.1989

Авторы: Бургасов, Каре, Краснова, Максимов, Мальшин, Метелкина, Пешков, Рейнберг, Чунаев, Ярославцев

МПК: G01R 31/303, G06F 11/263

Метки: больших, интегральных, схем

...может быть выполнен в виде 12-разрядного устройства для запоминания текущего цифрового кода уровня, 35 связанного с ним цифровыми входами 12 разрядного ЦАП и выходного сглаживающего фильтра. В качестве устройства для запоминания уровней порогового усилителя 35 может быть использован реверсивный счетчик, а в аналогичных ЦАП 42 и 43 для запоминания уровней сравнения компараторов 36 и 37 может быть использован регистр.Первый преобразователь 12 код-напряжение может быть выполнен в виде стандартного программируемого источника питания Б 5 - 46.Второй преобразователь 13 код - напряжение может быть выполнен в виде стандартного прецизионного источника напряжения Б 6 - 8,АЦП 14 напряжение - код может быть выполнен в виде универсального...

Способ отбраковки интегральных схем

Загрузка...

Номер патента: 1539696

Опубликовано: 30.01.1990

Авторы: Казинов, Шеремет

МПК: G01R 31/303

Метки: интегральных, отбраковки, схем

...измерения на пределе чувствительности измерителя вольт-амперных характеристик (режим микротоков).В интегральной микросхеме, имеющей вольт-амперную характеристику 4, в лроцессе ее эксплуатации с течением времени под действием протекающего электрического тока идет процесс деградации структуры р-п-перехода, приводящий к увеличению токов утечки и, в конечном счете, к нарушению работоспособности интегральной схемы. При осуществлении способа для повышения чувствительности и достоверности контролируется вольт-амперная характеристика нескольких р-и- переходов, расположенных по всему кристаллу и соединенных параллельно.Для этого все выводы интегральной схемы необходимо включить по схеме, составленной с учетом следующих правил:каждый...

Способ контроля отсутствия обрывов и коротких замыканий на корпус или подложку внешних выводов твердотельных интегральных схем с изолирующими диодами

Загрузка...

Номер патента: 1541542

Опубликовано: 07.02.1990

Авторы: Антонов, Самиуллин, Цветков

МПК: G01R 31/02, G01R 31/303

Метки: внешних, выводов, диодами, замыканий, изолирующими, интегральных, коротких, корпус, обрывов, отсутствия, подложку, схем, твердотельных

...по номиналу ограничительные резисторы 4.1-4.п, Этонапряжение должно быть больше, чемнапряжение обратимого пробоя диоднойизоляции в интегральной микросхемеа ток пробоя не должен превышать значения, гарантирующего обратимостьпробоев любых р - и-переходов микросхемы (Фиг.2-5)На ТТЛ-микросхеме (Фиг.2) при подключении выводов 3.1-3,5 к отрицательному полюсу источника 5 через токоограничивающие резисторы 4,1-4.5 открываются входные 8-10 и изолирующие11-13 диоды. При отсутствии обрывови коротких замыканий выводов на корпус или подложку нз всех резисторах4,1-4.3, 4,5, подключенньх к выводам3.1-3.3, 3.5, устанавливается напряжение источника 5 за вычетом прямого5 154 падения напряжения йа диодах. На резисторе 4.4, подключенном к выводу 3,4...

Устройство для термозащиты интегральных схем

Загрузка...

Номер патента: 1541573

Опубликовано: 07.02.1990

Авторы: Баранаускас, Юодвалькис

МПК: G05D 23/19

Метки: интегральных, схем, термозащиты

...и транзисторы 18 и 4 изза отсутствия Базового тока, получаемого от транзистора 15. После закрытия транзистора 4 ток через транзистор 20 также уменьшаетсл, закрываятранзисторы 19 и 3, В то же времяиэ-за наличия базового тока на транзисторе 16 от источника 7 он открывается и открывает транзистор 17, который дополнительно шунтирует базы тран зисторов 18 и 4 на общую шину, способствуя дальнейшему их запиранию. Такимобразом, на определенной точке температуры получают резкий рывок выключения исполнительного транзистора 8, но зополного выключения не происходит, потому что автоматически происходит выключение тока питания транзисторов 15и 16. В случае охлаждения датчикавесь процесс происходит аналогично,35но в обратном порядке,В...

Устройство для контроля электронных схем

Загрузка...

Номер патента: 1302870

Опубликовано: 15.03.1990

Авторы: Ковалевич, Львов, Шаромет

МПК: G01R 31/28

Метки: схем, электронных

...Таким образом, на выходе инвертора 29 (т.е. на выходе сигнала состояния. блока 13 выделения минимального сигнала) будет уровень, соответствующий логической "1", свидетельствующий о том, что устройство находится в режиме ограничения, Если для вольт-амперной характеристики О контролируемой схемы 3 при Пн =Умн справедливо 1 ( 1, В, открыт транзистор 20, транзисторы 21, 22 закрыты. Следовательно, сигнал с выхода усилителя 7 (1 мнн ) .подклкчается 5 к базе транзистора 31, транзистор 31 открывается и уровень 1 поступает на вход усилителя 1 рассогласования, замыкая контур отрицательной обратной связи по току в цепи вывода контроли руемой схемы 3 через усилитель 7, тем самым переводя устройство в режим ограничения тока на уровне 1 мн/В,...

Устройство для контроля кмоп-логических схем

Загрузка...

Номер патента: 1552137

Опубликовано: 23.03.1990

Авторы: Афонин, Ашмаров, Коробков

МПК: G01R 31/3177

Метки: кмоп-логических, схем

...на выходах запоминающего устройства б кодовые комбинации, необходимые для проверки микросхем, На первые входы элементов40 ИСКЛЮЧАЮЩЕЕ ИЛИ 8, вторые входы которых соединены с входами и свободными выводами проверяемой микросхемы 18, от запоминающего устройства 6 поступают "нулевые" сигналы, на 45 выходах которого соединенных через резисторы 7 с входами проверяемой микросхемы 18, формируются входные сигналы, необходимые для проверки, а на выходах запоминающего устройства 50 6, соединенных через резисторы,7 с выходами проверяемой микросхемы 18 сигналы, противоположные сигналам исправной проверяемой микросхемы при соответствующей комбинации на ее 55 входах, а на первых входах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 8, вторые входы которых соединены с...

Контактное устройство для контроля интегральных схем со ступенчатыми выводами

Загрузка...

Номер патента: 1559441

Опубликовано: 23.04.1990

Авторы: Пасечник, Петров, Шпаков

МПК: H05K 1/18

Метки: выводами, интегральных, контактное, ступенчатыми, схем

...состоянии контакты 2 находят.ся в разомкнутом положении с вьводами558 ИС 5. Замыкание контактов 2 с выводами 8 ИС 5 производят с помощьюмеханизма перемещения контактов. Дляэтого включают привод (не показан)дами ИС в корпусе типа ДПР наружные края 7-образного выреза, скользяпо вьводам ИС, взаимодействуют соступеньками широкой части вывода микросхем. В результате взаимодействияв зоне контактирования возникает реакция Б вьвода, которая увеличиваетконтактное усилие и одновременно перемещает ИС.на величину зазораа,Дальнейшему перемещению препятствует направляющая 11 . 1 з.п,ф-лы, 5 ил .В 1под действием которого планки 3 перемещаются навстречу друг другу, При этом контакт 2 своими,7-образными вырезами 4 охватьвает узкую часть вьвода 8 на...

Способ контроля логических схем

Загрузка...

Номер патента: 1562865

Опубликовано: 07.05.1990

Авторы: Байда, Локазюк, Перевозников

МПК: G06F 11/30

Метки: логических, схем

...2 и измеряют ток в цепи в точке 7 - нулевая шина с помощью микроамперметра 8, Далее, установив на входах 4.1 -4,п логическую "1", разрешают (подачей необходимого уровня сигнала на входы 6,1 -6.п) передачу информации (логических "1") на магистраль 2, Анализируют установившийся логический уровень на магистрали, При наличии "1" анализируют изменение тока в цепи общая магистраль - нулевая шина, Зная насколько изменяет ток один,.подключенный шинный формирователь, передающий "1", проверяют соответствует ли общее изменение тока в цепи количеству подключенных шинных формировате; лей, В случае, когда величина изменения тока меньше рассчитанной суммы то-, ков, передаваемых каждым формирователем констатируют характер искомой неисправности....

Устройство для измерения параметров rc-цепей электронных схем

Загрузка...

Номер патента: 1566307

Опубликовано: 23.05.1990

Авторы: Данилочкин, Штайншнайдер

МПК: G01R 27/26

Метки: rc-цепей, параметров, схем, электронных

...следующем этапе измерения посигналу от блока 7 открываются ключи3 и 5 и происходит повторный зарядизмеряемой емкости, а также зарядэталонного конденсатора 11 емкостью55Сэ до напряжения Е, После запиранияключа 3 конденсаторы 11 и 9 будутразряжаться через резисторы 10 и 12(Кэ), как и в предыдущем цикле изме рения с тем отличием, что времянеобходимое для их разряда до остаточного напряжения Б, будет определено как 2, = К С 1 п(-),.фЭСэ( ф э) Кх Сх Вычисленные блоком 7 по формулам (1) и (2) значения измеряемых величин сопротивлений и емкостей отображаются на устройстве отображения информации.Устройство может быть использовано в комплексе автоматизированной диагностики неисправностей бытовой радиоэлектронной аппаратуры. Формула...

Электрический соединитель с малым усилием сочленения для больших интегральных схем

Загрузка...

Номер патента: 1566438

Опубликовано: 23.05.1990

Авторы: Кирсанов, Павлычев

МПК: H01R 13/62, H01R 9/00

Метки: больших, интегральных, малым, соединитель, сочленения, схем, усилием, электрический

...штырь 1 Ч ж 1 тко ир 11.о ( ПИИ К 11 р 1 с 20 И 1 р 1 1 Л рдз -вд;цевки ; 1 л.ц 11 у 1;тк;1 . 1жа СОДИЦИТГ ЛЯ, ЧтО таКжЕ ИРгп 1 сДГД -ет испо.тьэвдшт( их для принудите.тьцой фиксации корпуса БИС к соединитлю с помощью эащлок. ля строгоопределентого ориентировдция выводовБИС перед ндчдстьнои 1- гдцтеи ( отлен -ния коцтдктньгх пдр в гсризоцтдльнойплоско(.ти панели выполнено асимметрично распо.тожецное заходцое отгерстие 1 соосное соответствующему к( нтактному гнезду, Этим обесие 11 11чинается ключ кода сочлене.я, Основацие и иди.-.ль окончательно с ед 1 цягтся цецтральнцм крепежным лег- том 17 Соответствующим обрьтзл орентировд Нцй соединительтжцилттт штцрями 18 контдкз ццх гнезд внедряется н гт( тдллиэированные отверстия печдтной...

Устройство для контроля монтажных схем

Загрузка...

Номер патента: 1571619

Опубликовано: 15.06.1990

Авторы: Алексеев, Логиновский

МПК: G01R 31/02, G06F 11/30

Метки: монтажных, схем

...сопротивле ния изоляции" триггер 8 режима устанавливается в соответствующее состояние.Для контроля сопротивления изоляции между проверяемой цепью и остальными 45 цепями все точки, принадлежащие контролируемой цепи, подключены к шине А, а все остальные цепи объекта - к шине Б.Цикл контроля цепи на сопротивление изоляции осуществляется в следующем порядке.1. Исходное состояние блока управления: триггер 8 режима в состоянии КОНТРОЛЬ СОПРОТИВЛЕНИЯ ИзОЛЯЦК 1 и ши ны А и Б через ключи 14 и 15 подключены к входу интегратора 20.2. Коммутаторы 24 и 25 переводятся в исходное состояние: все ключи комму 9 бтатора А разомкнуты; все ключи коммутатора Б замкнуты. Для этого из ЭВМвыдается и удерживается. сигнал "Ком-,мутатор Б" и импульс "Установка",...

Устройство для функционального контроля цифровых схем

Загрузка...

Номер патента: 1583884

Опубликовано: 07.08.1990

Авторы: Богер, Верба, Соловьев

МПК: G01R 31/317

Метки: схем, функционального, цифровых

...коэффициенты деления, коды диапазонов, в блоке 2 управлениясчетчики 18 текущего адреса устанавливаются в исходное состояние с помощью блока 19 начального адреса, всчетчики 20 глубины цикАа записывается глубина начального цикла, в счетчики 22 количества циклов - количество повторяемых циклов с параметраминачального цикла.После установки всех счетчиков ирегистров устройства в начальное состояние из ЭВМ 5 на генератор 4 такто 1 3вых импульсов подается сигнал Пуск . 25Передним фронтом тактовых импульсов последовательности тактируютсясчетчики 18, 20 и 22 блока 2.1 уп-равления. Текущий адрес формируетсясчетчиком 18, одновременно вычисляется глубина текущего цикла счетчиком22 глубины цикла по сигналу, поступающему...