Патенты с меткой «памятью»
Устройство для сопряжения процессора с памятью
Номер патента: 1363229
Опубликовано: 30.12.1987
Авторы: Калиш, Каневская, Ткаченко, Хетагуров
МПК: G06F 13/14
Метки: памятью, процессора, сопряжения
...синхросигналами в соответствии с табл. 1. Работа осуществляется на частоте процессора Х (вход 127), разрешение прохож дения синхросигналов на входы управляющих схем вырабатывает элемент 4 И - ИЛИ 126 при состоянии 1 триггера 113.Кроме описанных выше двух основных режимов (работа с процессором и загрузка), устройство может работать в режи ме записи результатов в память ЭВМ и в режиме перезаписи результатов из одного набора буферных блоков памяти в другой. Блок 19 инициирует выполнение режима записи результатов в память ЭВМ тогда,когда закончена обработка процессором ( - 1)-й задачи и произведено переключение на обработку 1-й задачи, так как прежде, чем загружать в освободившийся набор буферных блоков памяти данные для (+1) -й задачи,...
Устройство сопряжения процессора с многоблочной памятью
Номер патента: 1374231
Опубликовано: 15.02.1988
Авторы: Морозов, Панков, Потапов, Танасейчук
МПК: G06F 12/00, G06F 13/00
Метки: многоблочной, памятью, процессора, сопряжения
...памяти сверх адресного пространства процессора 2 в регистр 9 расширения адреса, в младшую и старшую часть, заносится одинаковый код расширения адреса. Для перехода в другой раздел памяти 3 программно изменяются коды в регистрах ввода 7 и вывода 8. Чтобы переписать информацию из одного раздела памяти 3 в другой, необходимо запи 31 2 сать в регистр 7 ввода код раздела памяти 3, из которого осуществляетсяввод данных. В регистр 8 вывода заносится код раздела памяти 3, в который осуществляется вывод информации. В старшую часть регистра 9 расширения адреса заносится код расширения адреса для раздела, из которого осуществляется ввод данных. В младшую часть регистра 9 расширения адреса заносится код расширения адресадля раздела, в который...
Электромагнитное тепловое реле с памятью
Номер патента: 1387069
Опубликовано: 07.04.1988
МПК: H01H 71/40
Метки: памятью, реле, тепловое, электромагнитное
...баллон 2 свпаянными металлическими электродами3 и элемент памяти в виде расплавляемого материала 4, частично заполняющего баллон и снабженного узлом егоразогрева. Последний образуют обмотка 1 и ВЧ-генератор 5, снабженныйэлементом 6 развязки, например заградительным ВЧ-фильтром, препятствующим проникновению ВЧ-энергии в источник управляющего сигнала. В качестве 25расплавляемого материала может бытьиспользован любой легкоплавкий металл (например, сплав Вуда) с мелкодисперсным ферромагнитным наполнителем, вводимым в жидком состоянии.Тогда Кюри ферромагнитного наполнителя (т.е. температура, при которойисчезают его ферромагнитные свойства)должна лежать выше температуры плавления сплава.35Реле работает следующим...
Устройство для сопряжения процессора с многоблочной памятью
Номер патента: 1390613
Опубликовано: 23.04.1988
Автор: Шаровар
МПК: G06F 13/00
Метки: многоблочной, памятью, процессора, сопряжения
...15 приемопередатчиков и совместно с сигналом ВД 4 формирует сиг-, нал с выхода третьего элемента И 10. Часть данных Д 16-Д , определяющих3адрес блока 4 памяти, через первый блок 15 приемопередатчиков поступает на второй вход коммутатора 5, а вторая группа данных Д;,-Д; - на вход дешифратора 13. Группа данных Д -Д определяет номер блока па-1мяти, которому разрешена работа. Если номер блока данных совпадает с заданным на дешифраторе 13, вырабатывается сигнал СиЗП, который поступает на информационный вход триггера 14. На синхровход триггера 14 поступает сигнал УПР, который формируется четвертым элементом И 11, сигналом с выхода третьего элемента И 10 и АЭ 1, На "выходе триггера 14 формируется сигнал СиЗП , который разрешает или...
Устройство для сопряжения двух цвм с общей памятью
Номер патента: 1399750
Опубликовано: 30.05.1988
Авторы: Макотченко, Петренко, Резвицкий, Степовик
МПК: G06F 13/00
Метки: двух, общей, памятью, сопряжения, цвм
...22 30 сигналы, ЦВМ снимает сигнал с входа 26, что приводит к снятию сигнала с выхода элемента ИЛИ 38 и к установке триггера 33 в исходное, нулевое состояние. Далее ЦВМ снимает сигнал с входа 32, что является признаком завершения обмена с устройством,блок 16 элементов И не транслируетданные в шину 18, это несущественно.Режим последовательного обращениядвух ЦВМ,Этот режим характеризуется последовательным обращением к устройствудвух ЦВМ на отрезке времени, равномвремени выполнения операции вводавывода процессором. Например, однаЦВМ производит операцию ввода-выводас устройства, а в это время втораяЦВМ также обратилась к устройству.В этом случае устройство работаетследующим образом. Работа элементовустройства происходит аналогичноописанной в...
Устройство управления памятью
Номер патента: 1401465
Опубликовано: 07.06.1988
Авторы: Ананьин, Ляхов, Улыбин
МПК: G06F 12/00
Метки: памятью
...импульс с выхода элемента И 16 поступает на вход установки в "0" триггера 2 и сбрасывает его,в результате регистр 8 блокируется.Процесс считывания информации изблока памяти начинается с момента появления на входе 18 сигнала разрешения считывания, который поступаетна вход установки в "1" триггера 19и взводит его. Сигнал, сформированный на выходе триггера 19, поступает 20на первый вход элемента И 20, на второй вход которого заводится сигналс выхода "0" счетчика 21.Сигнал на выходе элемента И 20появляется лишь в том случае, если 25в блоке памяти заполнена хотя быодна ячейка,Сигнал с выхода элемента И 20поступает на вход элемента ИЛИ 3.Сформированный в результате этого 30на выходе элемента ИЛИ 3 единичныйсигнал, поступая на...
Устройство для сопряжения эвм с внешней памятью
Номер патента: 1401467
Опубликовано: 07.06.1988
Авторы: Ефимов, Зарецкий, Костюченко, Мазаник
МПК: G06F 13/00
Метки: внешней, памятью, сопряжения, эвм
...в единич 1ное состояние 3-й триггер 16, сиг 1401467нал с прямого выхода которого приналичии сигнала на входе устройства24 открывает элементы И 18 и 19 1-хблоков, а также проходит на 1-й выход 27 устройства. На 1-и выходе 26устройства появляется значение начального адреса, а на 1-м выходе 28устройства - значение размера 1-йзаявки, Единичное значение сигналана 1-м выходе 27 устройства означает, что обмен по заявке с начальнымадресом, находящимся на 1-м входе25 устройства и размером, находящимся на 3-м выходе 28 устройства, можно вести параллельно с уже запущенными на обмен заявками. После того,как данная заявка на обмен будет выполнена, сигнал, оповещающий о еевыполнении, поступает на 1-й вход 25устройства, через 3-й элемент ИЛИ...
Устройство для обмена данными между группой каналов ввода вывода и оперативной памятью
Номер патента: 1405063
Опубликовано: 23.06.1988
Авторы: Асцатуров, Василевский, Карпейчик, Мазикин, Пронин, Хамелянский
МПК: G06F 13/00
Метки: ввода, вывода, группой, данными, каналов, между, обмена, оперативной, памятью
...первым входом логических условий блока, единичный и нулевой выходы второго триггера являются выходами перезаписи блока,выход первого триггера соединен с вторым входом пятого элемента И, выход четвертого элемента И соединен с нуле вым входом тре тье го триггера, единичный вход которого соединен с выходом элемента ИЛИ,второй вход которого соединен с вторым входом второго элемента И и с выходом второго триггера, информационный вход которого соединен с выходом первого элемента И, второй вход которого соединен с единичным выходом первого триггера, нулевой вход которого соединен с выходом второго элемента И, второй вход которого соединен с единичным выходом первого триггера, нулевой вход которого соединен с выходом второго элемента И,...
Устройство управления полупроводниковой памятью
Номер патента: 1410098
Опубликовано: 15.07.1988
Авторы: Гайворонский, Кельнер, Смовженко, Юрасов
МПК: G11C 11/00
Метки: памятью, полупроводниковой
...чего в формирователь 3 по сигналам Запись , поступающим на вход разрешения в соответствии с поступающими на группу адресных входов адре сами, выбирающими группы триггеров 21 - 24, записывается через группу информационных входов управляющая информация, определяющая соответственно рабочую частоту ПП, тип ПП, максимальный адрес регенерации и частоту регенерации. Сигнал "Разрешение чтения", поступающий на первый вход шифратора 12, выбирает в ПЗУ 13 область памяти, соответствующую режиму 20 "Чтение" того типа ПП, который выбран формирователем 3, и с выхода ПЗУ 13 в регистр 14 первое управляющее слово записывается по тактовому сигналу, поступающему на первый вход регистра 25 14 от элемента ИЛИ 8. Управляющее слово содержит сигналы управления...
Устройство управления памятью
Номер патента: 1411761
Опубликовано: 23.07.1988
Авторы: Гвинепадзе, Мыскин, Плюснин, Торгашев, Чугунов
МПК: G06F 13/00
Метки: памятью
...формата с выходов сумматоров 42 и 43 переписываются по синхросигналу с входа 6.4 соответственно. в группу 48 текущих адресов и группу 49 форматов регистровой памяти, т.е. в регистровой памяти подготавливается адрес следующего слова информации, записываемой в ОЗУ из канала. Как видно на диаграмме (фиг,9), прием и запись слова информации из канала осуществляется за 2 цикла работы устройства. В третьем цикле поступает из канала следующее слово информации с сигналом сопровождения, в четвертом осуществля ется его запись в ОЗУ по модифицированному адресу с одновременной подготовкой адреса следующего слова и т,д., пока не будет принято в ОЗУ последнее слово страницы информации .из канала, При этом канал ввода снимает сигнал запроса на ввод...
Устройство для сопряжения процессора с многоблочной памятью
Номер патента: 1432538
Опубликовано: 23.10.1988
Авторы: Егоров, Потапов, Шакиров
МПК: G06F 12/00, G06F 13/16
Метки: многоблочной, памятью, процессора, сопряжения
...сигналов ЗП или ЧТ соответственно с линий 22 и 23 выдает единичный сигнал на один из выходов 49-56. Если на дешифратор 3 поступил сигнал ЧТ, то с выхода 49 единичный сигнал поступает на резрешающий вход узла 12, разрешая прохождение информации, записанной на регистре 4, на ши"ну 42 данных процессора. В режиме"Запись" процессор после сигнала СИАустанавливает необходимое значениестарших разрядов номера массива нашину 42 и вырабатывает сигнал ЗП, покоторому дешифратор 3 выдает с выхода 50 единичный сигнал на разрешающийвход узла 13, и информация с шины 42данных процессора записывается в регистр 4. Чтение и запись в регистры5-7 осуществляется аналогичным образом. После установки номеров массивов памяти на регистрах 4 и 5,...
Устройство управления памятью
Номер патента: 1439603
Опубликовано: 23.11.1988
Авторы: Барулин, Дымарский, Морозов, Назаров, Наумов, Рычагов, Терехов, Фоминых
МПК: G06F 12/08
Метки: памятью
...ОПЕраЦИИ13 14п, -разрядный код операции посту-,пает ца входвторого цешифратора 9,который на основе анализа поступившего кода вырабатывает управляющийсигнал на первом или втором выходе(сигналы чтения или записи), С второго выхода рабочего регистра 8 8-разрядньгй код адреса поступает ца адресный вход блока 10. С третьего выходарабочего регистра 8 г. -разрядный информационньп код (в случае требования на запись) поступает на информационный вход блока 10, В случае требования на запись п -разрядный инфор 3мационный код записывается в блок 10(в соответствующий сегмент и соответствующий адрес). В случае обращенияна чтение и -разрядный информационныйЭкод с выхода блока 10 через выходнойрегистр 11 поступает на информационный выход устройства.ф...
Устройство для сопряжения процессора с памятью
Номер патента: 1439605
Опубликовано: 23.11.1988
Авторы: Гимранов, Жиляев, Иванов
МПК: G06F 13/00
Метки: памятью, процессора, сопряжения
...адрес кз 1:.,:., с которой начинается линейньй участок программы. Для этого блок постояннойпрограммируемой па 1 ьзтц (111,.) 2 ) грогрямируется таким образом, "то еслина шине 29 появляется код команды перехода, то сигнал с выхгя ПЗУ 25устанавливает в едцццчцс е состояниетриггер 20, который,.:., :".,г.единичное состояние трцк.-е; я 18 цформирование с выходя элеме.я 1 ПП 117 сигнала записи в счетчцкц 4, 9,13 с шины 28 адреса перекопа.Сигналом ИУ обнуляются триггеры18 и 20 через элемент И 26 и счетчики 4, 9, СЧЗ 13. Таким образом, устройство приводится в начяльцм состояние,Рассмотрим выполнение -й трехсловной команды, зятем (+"-й команды перехода (фиг,2). После вьп.олнецця (-1)-й команды п 1 оцессор ЭВМпередает по ппце 29 адрес...
Устройство для сопряжения группы операционных блоков с общей памятью
Номер патента: 1444790
Опубликовано: 15.12.1988
Автор: Чабуркина
МПК: G06F 13/00
Метки: блоков, группы, общей, операционных, памятью, сопряжения
...5, и сигналы с информационной шины 14 "Адрес второго операнда" (из операционного блока, который задействован в текущей команде - вырабатывается устройством управления операционного блока после инициирования его работы) совпали, следовательно, выбрана та часть коммутатора 5, которая организует связь операционных блоков в текущей группе, и если на входы одного из узлов 40 коммутации второго операнда (количество которых,подключенных к выходу одного элемента 39 сравнения, соответствует общему количеству операционных блоков)поступил сигнал с выхода памяти 4состояний с шины 33, Фиксированиеначала коммутации осуществляется посигналу с шины 32 "Строб приемакоманды" первыми элементами И 42 узла 40 коммутации. второго операнда.Сохранение...
Устройство для управления динамической памятью
Номер патента: 1444883
Опубликовано: 15.12.1988
Автор: Скубко
МПК: G11C 11/406, G11C 7/00
Метки: динамической, памятью
...вход " Сброс " триггера 1 4 .На выходе элемента ИЛИ-НЕ 1 6 вовремя прохождения полуцикла формируется уровень " 0" , который через элемент НЕ 1 7 поступает на один из входов элемента И-НЕ 1 8 , н а второй входкотор ого в режиме. "Регенерация " тожепоступает уровень " 1 " , В результате блок 2 запроса регенерации меняет свое состояние на противоположное. При наличии одного иэ управляющих сигналов ЧПЗУ или ЧТЗУ арбитр 6 устанавливается в положение "0"-"1", что соответствует режимам "Запись" или "Чтение".Таким образом, при каждом цикле синхронизации в,режиме "Регенерация" выигрыш во времени составит половину цикла синхронизации.Формула изобретенияУстройство для управления динамической памятью, содержащее генератор регенерации, генератор...
Устройство для сопряжения эвм с оперативной памятью
Номер патента: 1451706
Опубликовано: 15.01.1989
Авторы: Дилендик, Кабишев, Комлик, Тищенко, Трущенков
МПК: G06F 13/00
Метки: оперативной, памятью, сопряжения, эвм
...анализа ошибки являются выходами устройства для подключения соответственно к первому, второму, третьему и четвертому входам ошибки ЭВМ, пятый выход блока анализа ошибки является выходом устройства для подключения к входу конца цикла ЭВМ, при этом единичный вы 1451706чика 28, что соответствует сбросу,При возникновении запроса в ОП вход22 и, следовательно, управляющий входсчетчика 28 устанавливаются в нуле 5вое состояние, что соответствует режиму счета, причем в этом случае насчетный вход счетчика поступает временная метка 20.Временная метка и выход счетчикаподбираются таким образом, чтобыотсчитываемый временной. интервал быпбольше времени обслуживания запросав ОП от наименее приоритетной ЭВМ.Причем на выходе счетчика получаетсясигнал...
Устройство для управления динамической памятью
Номер патента: 1471196
Опубликовано: 07.04.1989
МПК: G06F 12/00
Метки: динамической, памятью
...сигнал нулевого уровня. Срабатывает одновиб1196 6 5 147ратор 12, формируя импульс нулевогоуровня, поступающий на вход установки в "О триггера 3. Триггер 3 устанавливается в нулевое состояние, прикотором на его прямом выходе присутствует сигнал нулевого уровня, вызывающий формирование на выходе элемента И-НЕ 6 сигнала высокого уровня,а на его инверсном выходе и выходе16 устройства сигнал единичного уровня, разрешающий накопителю формировать сигналы обмена с запрашиваемымустройством. Одновременно сигнал нулевого уровня с прямого выхода триггера 5 вызывает формирование на выходе элемента И - НЕ 7 сигнала единичного уровня, разрешающего работу фор-мирователя 1.Допустим, что обмен завершен доокончания цикла работы накопителяи сигнал запроса...
Устройство для управления оперативной динамической памятью
Номер патента: 1481850
Опубликовано: 23.05.1989
МПК: G06F 12/00, G11C 11/406, G11C 7/08 ...
Метки: динамической, оперативной, памятью
...поступает на вы:-. ход 19 устройства, сигнализируя об окончании обработки канального обращения. Величина задержки элемента 5 определяется быстродействием накопителя. При выполнении обращения со считыванием информации на вход 151 устройства поступает единичный каналь" ный сигнал "Ввод", который, проходя через второй 2 и третий 3 элементы И-НЕ, поступает на выход 18 устройства и, проходя через второй элемент5 задержки, поступает на выход 19устройства,В режиме Формирования и обработки обращения с регенерацией информации устройство работает следующим образом. Инициализация запроса на регенерацию информации производства по переднему Фронту единичного сигнала с выхода генератора 13, который поступает на второй вход элемента И 12 и через него...
Устройство для сопряжения процессора с памятью
Номер патента: 1481779
Опубликовано: 23.05.1989
Авторы: Винников, Крючко, Мориловцев
МПК: G06F 13/00
Метки: памятью, процессора, сопряжения
...подсоединены к магистрали (шине) 3, соединяющей эти регистры с блоком 1, входы управления этих регистров сигнальными линиями 66-68 соединены с выходами регистров 56 и 57 и блока 60,Входы блоков 59 и 60 подсоединены к сигнальной линии 19 идентификации синхрообмена, вторые входы этих блоков подсоединены соответственно к сигнальным линиям 69 и 70 шины 11 связи процессора и интерфейса, третья сигнальная линия 71 которой подсоединена к управляющему входу режима приостановки генератора 65 импульсов. Блок 62 формирования кода операции обмена сигнальной линией 72 записи шины 9 кода операции обмена соединяется с вторыми входами блоков 58 и 61, а сигнальной линией 73 чтения шины 9 - с третьими входами блоков 60 и 61, вход формирования кода...
Устройство для управления памятью
Номер патента: 1483491
Опубликовано: 30.05.1989
Авторы: Бойко, Бондарев, Кононеко, Кочергин, Шебанов, Шоржин
МПК: G11C 16/24
Метки: памятью
...бло" ка контроля адреса, входам признака ошибочной работы памяти, признака ошибки в младшем байте, признака ошибки в старшем байте, признака ошибки в цикле обмена, начальной установки, импульсного признака ошибки памяти, признака аварии источника питания устройства, выходам второго, третьего первого ц девятого элементов И, выходам второго, первого и третьего элементов И-НЕ, выходы:с четвертого по девятый блока контроля адреса подключены соответственйо к первому и второму информационным входам схемы сравнения, стробирующему входу схемы сравнения, первому и второму выходам унравлеция выборкой и к адрес. ному выходу устройства, десятый выход блока контроля адреса подключен к первому входу девятого элемента И, второму входу шестого...
Устройство управления двухпортовой памятью
Номер патента: 1490678
Опубликовано: 30.06.1989
Авторы: Горохов, Каральник, Лаппо, Хавкин
МПК: G06F 13/16
Метки: двухпортовой, памятью
...на выходе коммутатора 39 цизкого логического уровня происходит цикл записи, при ега отсутствии - цикл чтения. При этом с инверсного выхода 0-триггера 50 высокий логический уровень поступает на входы элементов И 44 и 45 и на выходе одного из них в зависимости от направления обслуживания формируется высокий логических уровень, поступающий через элемент 48 или 49 и элемент 34 или 35 на вход Р-триггера 41 или 42 и переключающий соответствующий 0-триггер н нулевоесостояние.При ныполцеции запроса низкий логический уровень на выходах элементов НЕ 51 и 52 не формируется, так как триггер 36 установлен в необходимое для обслуживания запроса состояние и работа микропроцессора, выдавшего запрос, не приастанавливается. После выполнения процессором...
Устройство управления динамической памятью
Номер патента: 1495848
Опубликовано: 23.07.1989
Автор: Каневский
МПК: G11C 11/401, G11C 11/406, G11C 7/00 ...
Метки: динамической, памятью
...обмен информации с устройством на входе запрос тгстройства появляется догический "О", Это вызывает срабатываниетриггера 7, который с прямого выходачерез элемент И 2 формирует сигналвыборки строки, а с инверсного выхода снимает блокировку с установочного входа триггера 8. Под установочнымвходом подразумевается вход триггера, на котором появление сигнала логического "О" вызывает установкутриггера в или "О". В триггерах4 и 7 используются установочные Бвходы, так как их исходное состояние - логическая "1" В триггерах5-9 используются установочные К-входы, так как их исходное состояние"О". Триггер 8 срабатывает и снимаетблокировку с установочного входатриггера 9, а также устанавливаетсигнал подачи старшего байта адреса,Срабатывает триггер 9...
Устройство управления памятью для цифровой обработки телевизионного изображения
Номер патента: 1501092
Опубликовано: 15.08.1989
Автор: Гуднов
МПК: G06T 1/60
Метки: изображения, памятью, телевизионного, цифровой
...устройства, вход заданияформата изображения устройства ипервый информационный вход-выходустройства,Устройство работает следующим образом.Через вход задания формата изображения устройства, который являетсявходом задания адреса блока 1 управления памятью, в блок 1 управленияпамятью загружается формат,обрабатываемого изображения, например 1024в 512 х 8 бит (512 кбайт), При этоммодули 5 памяти объединяются попарно: "а" и "Ь" "с" и "й", за счетподачи соответствующих сигналов садресных выходов блока 1 управленияпамятью на адресные входы модулей5 памяти для записи первого и второго кадров данного формата. Выборкиэлементов изображения через входвыход ТВ-иэображения устройства загружаются в коммутаторы 4 данных,где происходит преобразование...
Устройство для управления динамической памятью
Номер патента: 1501156
Опубликовано: 15.08.1989
Авторы: Белалов, Бочков, Рудаков, Саламатов
МПК: G11C 11/401, G11C 11/406
Метки: динамической, памятью
...и Строб адреса столбца"в блок 16 памяти. 56 4В зависимости от состояния входа14.2 "Запись" устройства выполняетзапись или чтение.В режиме регенерации устройствоработает следующим образом.Второй генератор 12 вырабатываеткороткие отрицательные импульсы счастотой регенерации и выдает их вблок 9 подсинхронизации. Элемент 54формирует положительный фронт поотрицательному сигналу нЗанято" наэлементе 36, затем триггер 58 выдаетсигнал "Запрос регенерации" (низкийуровень) на второй сдвигатель 111 итриггер 57 блока 9. Триггер 57 устанавливается в "0 и предотвращает повторную выдачу запроса на регенерацию с приходом очередного сигнала"Занято". В конце импульса с генератора 12 триггер 57 устанавливается в "1" по "8"-входу, возвращаясь таким...
Двухуровневое устройство для управления памятью микрокоманд
Номер патента: 1513448
Опубликовано: 07.10.1989
Авторы: Беликов, Дворецкий, Мартюгин, Обухов
МПК: G06F 17/27, G06F 9/44
Метки: двухуровневое, микрокоманд, памятью
...значе 55ние, открывающее, при выполнении операции чтения из этого блока, регистры 14 и 15 выдачи, при этом блок 2 памяти кодов настройки переходит в зону с нулевым значением доля П 6, блокируя выходы регистров 16 и 17, При единичном значении признака коррекции происходит обратное, Блок 1 памяти адресных микрокоманд переходит в область с нулевым значением поля П 6 а блок 2 памяти кодов настройки переходит в область с единичным значением поля П 6, т.е, коды адресных микрокоманд поступают на входы узлов операционных микрокоманд из этого блока.Информация поля П 2 по соответствующему синхроимпульсу записывается в регистры 31 адреса (поле К 2)(1. М) узлов 29 операционных микрокоманд. В эти же регистры 31 (поле К 1) записывается с...
Устройство для сопряжения эвм с внешней памятью
Номер патента: 1515166
Опубликовано: 15.10.1989
Авторы: Алилуйко, Горячев, Илюшкин, Михайлов, Онопко, Пысин, Разумов
МПК: G06F 13/00
Метки: внешней, памятью, сопряжения, эвм
...группе информационных выходов ЭВМ, группа информационных выходов коммутатора образует ,группу выходов устройства для подключения к группе информационных входовЭВМ, второй вход логического условия блока управления, соединенный с разрешающим входом сднигового регистра,и третий вход логического условияблока управления являются входамиустоойства для подключения к первомуи второму стробирующим выходамЭВМ соответственно, синхровход и первьп выход сдвигового регистра являются входом и выходом устройства дляподключения к синхровходу.и к стробирующему входу ЭВМ соответственно,приэтом выход селектора адреса соединен с информационным входом сдвигового регистра, второй и третий выходы которого соединены соотвстственно с синхровходом и с четвертым...
Устройство для управления резервированной динамической памятью
Номер патента: 1517032
Опубликовано: 23.10.1989
Авторы: Бруевич, Воробьев, Куликов
МПК: G06F 13/00
Метки: динамической, памятью, резервированной
...запроса в основном ОЗУ положительный перепад напряжения выдается на вход 16 устройства 1, триггер 3 переходит в единичное состояние и на втором входе элемента ИЛИ 12 появляется логический "О". В результате на выход 21 окончания обслуживания основного устройства вьдается низкий уровень ответного сигнала.При этом, так как в основном устройстве на втором. входе элемента И-НЕ 8 присутствует логический "О" выдачи низкого уровня на выходе 19 не происходит, а сохранение логической "1" на входе 20 устройства 2, препятствует выдаче ответного сигнала с выхода 21Если первым закончило обслуживание запроса основное ОЗУ, то вначале логический "О" появляется на втором входе 51 О элемента ИЛИ 12 устройства 1, что однако не приводит к выдаче...
Устройство для управления динамической памятью
Номер патента: 1524089
Опубликовано: 23.11.1989
Автор: Киселев
МПК: G11C 11/406
Метки: динамической, памятью
...сигнала СЛБ,Таким образом при выдаче данных изпроцессора в память в накопителе вначал выполняется чтение по требуемомуадресу, а затем запись данных процессора по тому же адресу (использованрежим БИС ЗУ вСчитывание - модификация - запись" ).Поскольку моменты начала формирования сигналов МЕМВ и 1 для нормальной работы узла управления и выполнения правильного обмена даннымимежду процессором и памятью не важны,схема успешно работает при различныхстандартных системных контроллерах,При необходимости организаций банков памяти сигнал САЯ, формируемыйтриггером 2, должен переключаться на089 6скрытая Регенерация памятив тактах ождачия.Таким образом, в предлагаемом устройстве управления идентификация об 5ращения к памяти со стороны процессора...
Устройство для сопряжения между эвм, оперативной памятью и внешним запоминающим устройством
Номер патента: 1531103
Опубликовано: 23.12.1989
Авторы: Терзян, Туманова, Чахоян
МПК: G06F 13/00
Метки: внешним, запоминающим, между, оперативной, памятью, сопряжения, устройством, эвм
...селекторов, с выхода модифицируется содержимое счетчика5 адреса и в ВЗУ записывается второеслово, считанное из ОП. Циклы чтениеОП - запись ВЗУ повторяются до техпор, пока содержимое счетчика 2 ин 10 15 20 25 30 Формации, производящего счет на уменьшение, не будет равно нулю. Сигнал окончания обмена с выхода счетчика 2 информации гоступает на вход 14 регистра 40, сбрасывает сигнал подтверждения запроса и, если разряд разрешения прерывания регистра 3 состояния установлен в единичный логический уровень, Формирует сигнал запроса прерывания.С установкой сигнала подтверждения запроса (выход 17 регистра 40) в нулевой логический уровень одновибратора 41 останавливается, разряд готовности регистра 3 состояния устанавливается в единичный уровень,...
Устройство для сопряжения процессора с внешней памятью
Номер патента: 1548791
Опубликовано: 07.03.1990
Авторы: Боровиченко, Ермакова, Степанов
МПК: G06F 13/00
Метки: внешней, памятью, процессора, сопряжения
...ОЗУ, Приэтом выключаются элементы И 10-14 Отключение элемента И 10 вызывает выключение шинного формирователя 9 адреса, Единичное значение на нулевом выходе триггера 7 включает шинный форми рователь 8 данных, Таким образом,узел 4 памяти индексов отключаетсяот адресной шины и подключается черезшинный формирователь данных 8 к шинеданных. На вход направления передачишинного формирователя 8 данных передается сигнал записи с процессора 1,При чтении данные передаются с узла4 памяти индексов в процессор 1, апри команде записи данные принимаются узлом 4 памяти индексов с процессора 1,Если по информации на адресном выходе процессора 1 включается третийвыход дешифратора 6, то запись иличтение с процессора 1 через элементИЛИ22 включает элемент И...