Патенты с меткой «памятью»
Устройство для приема дискретных сигналов в каналах с памятью
Номер патента: 1720165
Опубликовано: 15.03.1992
Авторы: Белоус, Карташевский, Кловский
МПК: H04L 27/06
Метки: дискретных, каналах, памятью, приема, сигналов
...значений сигнала складывается из времени выполнения следующих элементарных операций: времени изменения.состояния блока 17 перебора под воздействием очередного импульса с блока 16 синхронизации, времени записи состояния блока 17 перебора в регистр 13 и формирования очередной кодовой последовательности кодером 9, времени формированля квадратурных компонент очередной ожидаемой реализации сигнала в формирователе 5, времени вычисления очередного "расстояния" в блоке 1 сравнения, времени нормирования очередного значения расстояния в нормирующем блоке 2, времени прохождения через сумматор 6 и нелинейного преобразования, времени записи очередного значения сигнала из первой последовательности в регистр 14. Период сигнала, поступающего с...
Устройство управления динамической памятью
Номер патента: 1735858
Опубликовано: 23.05.1992
Авторы: Ковш, Ольшак, Севрукевич, Соколов
МПК: G06F 12/16
Метки: динамической, памятью
...содержит триггеры 15 - 17,элементы И-НЕ 18 и 19, элемент НЕ 20и триггер 21, Элемент НЕ 13 выполненпо схеме с открытым коллектором.Устройство работает следующимобразом,Управляющий вход второго мультиплексора 8 является входом режимаустройства. Эначение потенциала наэтом входе определяет работу устройства в одном из двух режимов: синхронном или асинхронном. 10 В синхронном режиме выход генератора 1 синхроимпульсов через второймультиплексор .8 постоянно подключенк первому входу блока 4 управленияобращением к памяти, и работа с памятью происходит в соответствии свременной, диаграммой, приведеннойна фиг.5, причем при сигналах записи и чтения памяти, равных 31 и следующих друг за другом или даже перекрывающихся во времени (что мажетбыть...
Устройство для сопряжения эвм с внешней памятью
Номер патента: 1735861
Опубликовано: 23.05.1992
Автор: Барсуков
МПК: G06F 13/00
Метки: внешней, памятью, сопряжения, эвм
...полинии 23 производит начальную установку регистра 1 адреса и по выходу 14 запрещает обращение к внешней памяти, Цикл обращения к внешнейпамяти подразделяется на три режима:режим установки адреса, режим информационных разрядов и режим корректирующих кодов. Каждый из режимовразделяется на две Фазы: предварительную и исполнительную, В режиме установки адреса наличие двух Фаз обязательно,и они следуют одна за другой,В двух других режимах предварительная фаза необязательна, если она была установлена и не было перехода надругой режим работы, Исполнительнаяфаза в этих режимах возможна в двухвидах - записи и чтения, Первым вцикле обращения к внешней памятиявляется режим адреса, В предварительной фазе режима адреса на входы7 и 8 из ЭВМ...
Устройство формирования сигналов управления динамической памятью
Номер патента: 1741141
Опубликовано: 15.06.1992
МПК: G06F 12/08
Метки: динамической, памятью, сигналов, формирования
...происходит занесение адресов в буферы динамйческой памяти, находятся посредине временных интервалов, соответствующих стробирующим сигналам СТРОБ ВАЯ, и СТРОБ САЯ. Кроме того сигналы ВАЯ, САЗ, СТРОБ ВАЯ, И/Е, СТРОБ САБ за счет установки первого и второго делителей привязываютсяя к телевизионному синхросигналу.На фиг, 1 изображена структурная схема устройства; на фиг, 2 - временные диаграммы.Устройство содержит первый 1 и второй 2 делители, регистр 3 сдвига, первый 4, второй 5 и третий 6 триггеры.Устройство работает следующим образом (см. фиг, 2);Сигнал тактовой частоты Эдиагр (а) с информационного входа устройства поступает на синхровходы регистра 3 и триггера 4, а также на информационные входы делителей 1 и 2, С входа строчного...
Устройство для сопряжения процессора с памятью
Номер патента: 1742823
Опубликовано: 23.06.1992
Автор: Бессмертный
МПК: G06F 13/00
Метки: памятью, процессора, сопряжения
...на длительность формата посылки, например, если формат посылки (длительность строкииэображения в единицах разложения) ли 45 ний/мм/ равен 800, то код формата посылки будет кратным этому числу: 800, 1600,2400 и т.д, Таким образом в ПЗУ задан текущий адрес конца формата посылки. Сравнение текущего адреса блока памяти50 сравнивается с кодом конца формата посылки на схемах 54.и 55 сравнения, которыеинформируют сигналом в линиях 83 или,84об окончании строки изображения. Количество этих окончаний фиксируется счетчиком55 63 и, если состояние счетчика сравнится скодом длительности посылки, хранящимся вПЗУ 60, то схема 64 сравнения выдает сигнал в шине КП об окончании посылки, т.е. обокончании процесса обмена памяти и про.цессора.510...
Устройство управления сегментированной памятью многопроцессорной системы
Номер патента: 1753477
Опубликовано: 07.08.1992
Автор: Зайончковский
МПК: G06F 12/08
Метки: многопроцессорной, памятью, сегментированной, системы
...заданных заданий и выражающихся 40 в согласовании опережающего распределения по сегментам памяти списка заданий в соответствии с реально устанавливающимся порядком завершения локальных про 45 цессов обработки, . Наиболее близким к предлагаемому являются блоки управления сегментированной памяти, включающие в себя группы коммутаторов связи для обращений в под области хранения с функционально однородных входов. На фиг, 1 дана схема известного устройства. Схема прототипа (фиг. 1) содержит й55 блоков 1 памяти, коммутаторов 2 и 3 связи,дешифраторы 4 и 5, блоки 6 и 7 управлейия,формирователи 8 и 9 импульсов, элементы ИЛИ-НЕ 10 и 11 и схему 12 сравнения, управляющий вход которой соединен с входом нулевого потенциала устройства, выход сосути...
Устройство управления динамической памятью
Номер патента: 1777143
Опубликовано: 23.11.1992
Авторы: Ковш, Лангуев, Ольшак, Соколов
МПК: G06F 12/16
Метки: динамической, памятью
...выделена штриховой линией),Блок управления обращением к памяти 4 (фиг. 4) содержит первый 28, второй 29, трети 30 О-триггеры, первую 31, вторую 32 и третью 33 схемы И - НЕ, первый 34 и второй 35 инверторы,Устройство работает следующим образом,Делитель частоты 2 определяет временные циклы регенерации путем деления по 15 20 25 30 35 ао 45 50 55 ступающей на его вход тактовой частоты .ВС 1 К с генерагора синхроимпульсов 1 на постоянный коэффициент. Этот коэффициент определяется типом памяти и частотой генератора синхроимпульсов 1. Сигнал с делителя частоты 22, являющийся запросом на регенерацию, поступает на второй вход блока управления регенерацией 3. которым является Я-вход триггера 21 (фиг. 3). Триггер 21 устанавливается в состояние...
Устройство управления буферной памятью
Номер патента: 1778758
Опубликовано: 30.11.1992
Автор: Тетенкин
МПК: G06F 12/08
Метки: буферной, памятью
...задержки и аппаратурные затраты, связанные с дополнительной буферизацией преамбулы пакета данных перед вводом ее буфер Е 1 ЕО приема,Введение блока коррекции адреса в устройство управления буферной памяти, работающей по принципу Е 1 ЕО, по сравнению с устройством управления буферной памятью по а,с. М 1401471, кл, 0 Об Е 13/00, 1987, позволяет расширить функциональные возможности буферной памяти функцией фильтрации пакетов данных, имеющих длину меньше требуемого значения, путем коррекции адреса записи.Таким образом, введение блока коррекции адреса в устройство управления буферной памяти, работающей по принципу Е 1 ЕО, расширяет функциональные возможности устройства управления буферной памяти, что соответствует критерию...
Устройство для управления динамической памятью
Номер патента: 1783582
Опубликовано: 23.12.1992
МПК: G11C 21/00
Метки: динамической, памятью
...элемент ЗИЛИ 49, элемент 2 И-НЕ 50, элементы 2 И 51 и 52, инверторы 53 и 54, элемент 2 И 2 ИЛИ-НЕ 55.Блок управления записью 13 (фиг. 4) содержит инвертор 56, элементы 2 И-НЕ 57 и 58, элемент ЗИ 59, элементы 2 И-НЕ 60 и 61,.Устройство для управления динамической памятью может находиться в трех режимах; ожидания, обработки запроса и паузы,В режиме ожидания все управляющие элементы устройства находятся в исходном (пассивном) состоянии: триггер цикла 7 сброшен в "0", покрайней мере первые двэ разряда регистра 8 установлены в "0". триггер готовности 4.сброшен в "0", в блоке приоритетного обслуживания 3 триггеры 35 и 36 установлены в "1", а триггеры 37 и 38 сброшены в "0", В динамическую память из устройства управляющие сигналы не подаются.В...
Устройство для синхронизации обмена микропроцессора с памятью отображения
Номер патента: 1786489
Опубликовано: 07.01.1993
Авторы: Боженко, Мешков, Фегецин
МПК: G06F 12/00
Метки: микропроцессора, обмена, отображения, памятью, синхронизации
...триггера 7, синхровход которого подкл юцен к синхровходу триггера 10 и входу 21 устройства для подклюцения к первому выходу синхронизации ШУ, а выход - к первому входу элемента ИЛИ-НЕ 8, выход которого соединен с информационным входом триггера 10, а второй вход - с выходом триггера 9, информационный вход которого подключен ко входу 18 устройства для подключения ко второму разряду ШД. Прямой выход триггера 11 подключен к выходу 25 устройства для подключения ко входу признака готовности ШУ, вход установки - ко входу сброса седьмого 12 и выходу восьмого 13 триггера, а инверсный выход - к информационному входу триггера 12, синхровход которого подключен к синхровходам триггера 13, блока 27 памяти отображения и входу 22 устройства для...
Устройство для сопряжения процессора с памятью
Номер патента: 1798788
Опубликовано: 28.02.1993
Автор: Бессмертный
МПК: G06F 13/00
Метки: памятью, процессора, сопряжения
...формируется счетчиком 67, выходы этого счетчика подключены к дешифратору 59, настроенный на код длительности посылки и, когда на выходе счетчика 67 достигнет этого значения, то дешифратор 59 выдает сигнал в шину "КП", свидетельствующий об окончании посылки, т,е, об окончании процесса обмена памяти и процессора,Дешифраторы 57, 58 настроены на кодовое состояние счетчиков 1, 2, соответственно, состояние которых указывает на невозможность дальнейшего участия блоков памяти в приеме информации в связи с тем, что их обьем исчерпан, Сигналы с выхода дешифраторов 57 и 58 через соответствующие формирователи 62, 63 воздействуют на распоеделители 8, 9 для подключения очередных блоков по указанной выше схеме их подключения,Процесс записи информации...
Устройство для управления динамической памятью
Номер патента: 1800481
Опубликовано: 07.03.1993
МПК: G21C 21/00
Метки: динамической, памятью
...20 25 30 35 40 45 50 55 выходе элемента ЗИ - НЕ 29 появляется сигнал "0", который разрешает работу дешифратора 30. На одном из его выходов, соответствующем коду адреса выбора банка АВ 37 ча информационном входе дешифратора, появляется синхросигнал столбца САЯ 09-САЯЗ . Одновременно с сигналом ВАЯ 1 на выходе элемента 4 И - НЕ 31 появляется сигнал управления записью И/Е, если осуществляется операция записи в память и на входе 46 установлен сигнал ОЯ, равный"1". Сигнал В/Е 3 подается до момента записи "1" в третий разряд регистра сдвига 24, т.е. в течение двух тактов. При записи "1" в четвертый разряд регистра 24 сигнал "0" с выхода элемента 2 И - НЕ 22 устанавливает триггер 7 в "1", а положительный фронт С КН через элемент 2 И 25...
Способ изготовления термочувствительных цилиндрических спиралей из сплавов с обратимой памятью формы
Номер патента: 1803465
Опубликовано: 23.03.1993
Авторы: Винтайкин, Дмитриев, Литвин, Макушев, Тишаев, Удовенко
МПК: C22F 1/00
Метки: обратимой, памятью, спиралей, сплавов, термочувствительных, формы, цилиндрических
...на воздухе, Температура мартенситного превращения указанного сплава после такой . термообработки составляла 170 С. Отожженная спираль снималась со стержня, Первоначальная длина спирали была 18 мм, наружный диаметр спирали 4,6 мм. Предпоследней операцией было растяжение при комнатной температуре до приобретения спиралью длины 48 мм, Величина пластической сдвиговой деформации на поверхности проволоки, формирующая обратимую память формы, составляла уг = 1,09%, Последней операцией был стабилизирующий нагрев до 180 С, При этом спираль сократилась до 38 мм. При охлаждении до комнатной температуры спираль удлинилась до 42 мм. В дальнейших циклах нагрева до 180 С и охлаждения до комнатной температуры длина спирали изменялась между 38 и 42мм....
Способ изготовления термочувствительных цилиндрических спиралей из сплавов с обратимой памятью формы
Номер патента: 1803466
Опубликовано: 23.03.1993
Авторы: Винтайкин, Дмитриев, Литвин, Макушев, Тишаев, Удовенко
МПК: C22F 1/00
Метки: обратимой, памятью, спиралей, сплавов, термочувствительных, формы, цилиндрических
...снималась со стержня,Первоначальная длина спирали была 18 мм, 25наружный диаметр спирали 4,6 мм. Предпоследней операцией было растяжение прикомнатной температуре до приобретенияспиралью длины 48 мм, Величина пластической, сдвиговой информации на поверхности проволоки, формирующая обратимую, память формы, составляла уг = 1,09 , Последней операцией был стабилизирующийнагрев до 180 С. При этом спираль сократилась до 38 мм. При охлаждении до комнатной температуры спираль удлинилась до 42мм, В дальнейших циклах нагрева до 180 Си охлаждения до комнатной температурыдлина спирали изменялась между 38 и 42мм, Относительно обратимое сокращение 40спирали Ь/ = 4/42 = 0,095 = 9,5 , чтосоответствует обратимой сдвиговой деформации на поверхности...
Устройство для обмена данными между оперативной памятью и периферийными устройствами
Номер патента: 1829038
Опубликовано: 23.07.1993
МПК: G06F 13/00
Метки: данными, между, обмена, оперативной, памятью, периферийными, устройствами
...узла памяти, причем входы-выходы портов А первого, второго и третьего узлов памяти образуют двунаправленую магистраль порта А регистрового файла, входы-выходы портов В второго, третьего и четвертого узлов памяти образуют двунаправленную магистраль порта В регистрового файла, а первый вход регистрового файла соединен с первыми входами первого, второго и третьего узлов памяти, вторые, третьи и четвертые входы которых соединены с вторым входом регистрового файла, третий вход которого соединен с пятыми, шестыми, седьмыми и восьмыми входами второго, третьего и четвертого узлов памяти.6, Устройство по п.1, о тл и ч а ю щ е ес я тем, что блок модификации порта В регистрового файла содержит мультиплек 5 10 15 20 25 30 35 40 45 50 55...
Устройство для обмена данными между оперативной памятью и периферийными устройствами
Номер патента: 1837305
Опубликовано: 30.08.1993
МПК: G06F 13/16
Метки: данными, между, обмена, оперативной, памятью, периферийными, устройствами
...с входами разрешения первого блока 2 адресации и первого блока 3 управления памятью и является выходом 19 ответа устройства.Второй вход блока 4 анализа запросов является входом 20 запроса на обмен устройства, а третий управляющий вход соединен с входом 21 задания кода единицы устройства.Первая 22 шина данных устройства для соединения с оперативной памятью соединена с выходом первого сдвигателя и с информационным входом второго сдвигателя и является системной магистралью,Вторая 23 шина данных устройства для соединения с периферийными устройствами соединена с второй группой информационных входов-выходов блока 1 памяти и является канальной магистралью.Первая группа 24 информационных входов-выходов блока 1 памяти соединена с...
Устройство для формирования сигналов управления динамической памятью при записи телевизионного сигнала
Номер патента: 2004924
Опубликовано: 15.12.1993
МПК: G06F 12/08
Метки: динамической, записи, памятью, сигнала, сигналов, телевизионного, формирования
...ДИНАМИЧЕ-, СКОЙ ПАМЯТЬЮ ПРИ ЗАПИСИ ТЕЛЕВИ-ЗИОННОГО СИГНАЛА, содержащее 40 делитель частоты, установочный вход кото-рого является синхровходом устройства, первый выход делителя частоты соединен с тактовым входом регистра, информационные входы делителя частоты и регистра являются тактовым входом устройства, первый разрядный выход регистра соединен с входом сброса ВЯ-триггера, второй разрядный выход регистра является выходом разрешения записи-считцвания уст ройства, а третий разрядный выход регистра соединен с установочными входа-ми первого и второго ВЗ-триггеров, выходы которых являются выходами выборки55 Изобретение относится к устройствамуправления динамической памятью и может быть использовано для управления динамической памятью при...
Устройство управления оперативной памятью с сохранением данных при отключении питания
Номер патента: 1385875
Опубликовано: 30.10.1994
Авторы: Попов, Татарникова
МПК: G11C 29/00
Метки: данных, оперативной, отключении, памятью, питания, сохранением
УСТРОЙСТВО УПРАВЛЕНИЯ ОПЕРАТИВНОЙ ПАМЯТЬЮ С СОХРАНЕНИЕМ ДАННЫХ ПРИ ОТКЛЮЧЕНИИ ПИТАНИЯ, содержащее первый и второй ограничительные элементы на диодах, аноды которых являются входами соответственно основного и резервного питания устройства, нагрузочный элемент на резисторе, первый вход которого подключен к катодам диодов первого и второго разделительных элементов, к входу переключателя и к первому входу порогового элемента, второй вход которого подключен к аноду диода первого разделительного элемента, выход порогового элемента подключен к первому входу первого элемента ИЛИ - НЕ, второй вход которого подключен к выходу второго элемента ИЛИ - НЕ, первый вход которого является входом запроса памяти устройства, выход первого элемента ИЛИ - НЕ...
Двухмодовый ферритовый фазовращатель с магнитной памятью
Номер патента: 1459560
Опубликовано: 30.10.1994
Авторы: Елизаров, Ефимова, Порохнюк, Пузаков, Треховицкий
МПК: H01P 1/18
Метки: двухмодовый, магнитной, памятью, фазовращатель, ферритовый
ДВУХМОДОВЫЙ ФЕРРИТОВЫЙ ФАЗОВРАЩАТЕЛЬ С МАГНИТНОЙ ПАМЯТЬЮ, содержащий управляемую фазовую секцию с четырьмя внешними магнитопроводами, намагничивающую катушку, расположенную на управляемой фазовой секции, невзаимные преобразователи поляризации, установленные с обеих сторон управляемой фазовой секции, отличающийся тем, что, с целью уменьшения энергии управления, времени переключения, габаритов, внешние магнитопроводы выполнены из феррита с коэрцитивной силойHсм= - HсфK а их площадь поперечного сечения выбрана...
Бистабильный переключатель с памятью
Номер патента: 640618
Опубликовано: 19.06.1995
Автор: Панфилов
МПК: H01H 35/00, H01L 45/00
Метки: бистабильный, памятью, переключатель
БИСТАБИЛЬНЫЙ ПЕРЕКЛЮЧАТЕЛЬ С ПАМЯТЬЮ, сохраняющейся при отключении источника питания, содержащий активную область на основе полупроводника, компенсированного примесями, дающими глубокие уровни, например кремния, компенсированного золотом, на поверхности которой расположены два электрода, один из которых является барьерным, а другой омическим контактом, отличающийся тем, что, с целью обеспечения управления параметрами и расширения функциональных возможностей переключателя, он содержит дополнительный электрод, расположенный над межэлектродной областью и отделенный от нее слоем диэлектрика.
Бистабильный переключатель с памятью
Номер патента: 659034
Опубликовано: 19.06.1995
Автор: Панфилов
МПК: H01L 27/24, H01L 45/00
Метки: бистабильный, памятью, переключатель
БИСТАБИЛЬНЫЙ ПЕРЕКЛЮЧАТЕЛЬ С ПАМЯТЬЮ, сохраняющейся при отключенном источнике питания, содержащий пластину полупроводника, компенсированного примесями, например, кремния, компенсированного золотом, на поверхности которой расположены два металлических электрода, один из которых является барьерным, а другой омическим, причем под омическим электродом сформирован сильнолегированный слой, который выступает за границу омического электрода по направлению к барьерному не менее, чем на 1,5 толщины слоя металла барьерного электрода, отличающийся тем, что, с целью увеличения сопротивления в низкопроводящем состоянии, сильнолегированный слой отделен от полупроводника пластины слоем полупроводника противоположного типа проводимости.
Пространственный модулятор света с памятью
Номер патента: 683482
Опубликовано: 20.05.2000
Авторы: Бобылев, Дохитян, Каринский, Котов
МПК: G02F 1/33
Метки: модулятор, памятью, пространственный, света
Пространственный модулятор света с памятью, состоящий из пластины полупроводника на прозрачной проводящей подложке, слоя диэлектрика на поверхности полупроводника, отличающийся тем, что, с целью модуляции с последовательным вводом информации и электрическим управлением, увеличения быстродействия, снижения рабочего напряжения, пластина полупроводника выполнена из прямозонного полупроводника, а на диэлектрик нанесена система электродов с зарядовой связью.
Устройство для управления памятью
Номер патента: 1254924
Опубликовано: 20.07.2004
Авторы: Омельченко, Сомов
МПК: G11C 8/00
Метки: памятью
Устройство для управления памятью, содержащее формирователи сигналов, регистр старших разрядов адреса, регистр младших разрядов адреса, первый и второй блоки сравнения, регистры базовых адресов, первый и второй дешифраторы номеров регистров, дешифратор страниц памяти, причем входы формирователей сигналов являются информационными входами устройства, выходы формирователей сигналов и дешифраторов номеров регистров подключены к одним из входов регистров базовых адресов, выход регистра старших разрядов адреса подключен к первому входу первого дешифратора номеров регистров, выход регистра младших разрядов адреса подключен к первым входам второго блока сравнения и второго дешифратора номеров...
Электроуправляемый резистивный элемент с аналоговой памятью
Номер патента: 1840837
Опубликовано: 27.07.2012
МПК: H01C 13/00
Метки: аналоговой, памятью, резистивный, электроуправляемый, элемент
Электроуправляемый резистивный элемент с аналоговой памятью, содержащий управляющий электрод, твердый электролит гексааргенат-тетра иодид вольфрама и резистивный электрод, отличающийся тем, что, с целью улучшения резистивно-временных характеристик элемента и расширения диапазона токов управления, резистивный элемент выполнен из материала общей формулы(Ag1,7 Te)0,85(Ag4P2O7) 0,15
Электроуправляемый резистивный элемент с аналоговой памятью
Номер патента: 1840852
Опубликовано: 20.01.2013
МПК: H01C 7/13
Метки: аналоговой, памятью, резистивный, электроуправляемый, элемент
Электроуправляемый резистивный элемент с аналоговой памятью, содержащий управляющий электрод, выполненный из серебра, твердый серебро-проводящий электролит и резистивный электрод, отличающийся тем, что, с целью улучшения резистивно-временных характеристик с одновременным расширением диапазона токов управления, резистивный электрод выполнен из материала:(Ag2S) 0,45(Ag1,7Te)0,43(Ag3PO 4)0,12.