Патенты с меткой «памятью»

Страница 4

Устройство управления памятью

Загрузка...

Номер патента: 1119020

Опубликовано: 15.10.1984

Авторы: Асцатуров, Безруков, Запольский, Шкляр

МПК: G06F 13/00

Метки: памятью

...управления паузой и вторую линию 6задержки, тактовый вход 7, запросный вход 8, первый управляющийвход 9, второй управляющий вход 10,первый выход 11, второй выход 12и третий выход 13.3Триггер 1 индикации запросовк памяти предназначен для запоминания запроса к оперативной памяти (ОП), сгенерированного устрой30 3 11190ством обработки информации и поступившего на запросный вход 8 устройства.Первая линия 3 задержки предназначена для формирования временнойдиаграммы, необходимой для обработки5запроса к ОП.Триггер 5 управления паузой предназначен для организации паузы, втечении которой оперативное запоминающее устройство выполняет заданнуюему операцию.Вторая .линия 6 задержки предназначена для формирования временнойдиаграммы, необходимой для...

Элемент индикации с памятью

Загрузка...

Номер патента: 1133616

Опубликовано: 07.01.1985

Авторы: Кожемяко, Лысенко, Пшеничный, Сорока

МПК: G09G 3/14

Метки: индикации, памятью, элемент

...соединен с одним из выводов второго резистора, а катод - с коллектором транзистора, катод третьего фотодиода соединен с базой транзистора, с анодом первого фотодиода и с анодом второго фотодиода, катод которого соединен с шиной питания, анод третьего фотодиода является управляющим входом элемента, эмит 1 тер транзистора и катод второго светодиода соединены с шиной нулевого потенциала, оптические входы второго и третьего фотодиодов являются соответственно первым и вторым оптичес.;ими входами элемента, а оптические выходы первого и второго светодиодоа первым и вторым оптическими выходамш элемента соответственно.На чертеже представлена принципиальная схема элемента индикации с памятью.Элемент индикации с памятью содержит первый фотодиод 1,...

Устройство для управления динамической памятью

Загрузка...

Номер патента: 1144115

Опубликовано: 07.03.1985

Авторы: Кузьмич, Лопато, Черников, Якубенко

МПК: G06F 13/00

Метки: динамической, памятью

...подключен к входу формирователя импульсов, выход которого подключен к входу второго элемента задержки формирователя сигналов регенерации, выход которого подключен к второму входу третьего элемента И-НЕ,выход формирователя импульсов подключен к второму входу элемента И формирователя сигналов выборки, выход которого подключен к второму входу второго элемента И, выход формирователя импульсов подключен к второму входу первого элемента И-НЕ, выход которого подключен к первому входу элемента И формирователя сигналов выборки, выход формирователя импульсов подключен к управляющему входу коммутатора и соединен со счетным входом счетчика адреса регенерации. чивает организацию следующего алгоритма регенерации. Период регенерации разбирается на (Н...

Устройство для сопряжения процессора с памятью

Загрузка...

Номер патента: 1149272

Опубликовано: 07.04.1985

Автор: Остриков

МПК: G06F 12/00

Метки: памятью, процессора, сопряжения

..., то этим сигналом в блоке 1 управления и синхронизации осуществляется установка триггера 27 заявки в единичное состояние. Триггер 29 записи блока 1 управления и синхронизации остается в исходном нулевом состоянии. Синхронизирующий импульс, поступающий по входу 17, переписывает содержимое триггера 27 заявки в триггер 28 синхронизации, т.е. устанавливает его в единичное состояние, тем самым переводит устройство для сопряжения процессора с памятью в режим машинного цикла считывания информации.10 Высокие потенциалы единичного вьг хода триггера 28 синхронизации и нулевого выхода триггера 29 записи Формируют на первом выходе блока 1 45 управления и синхронизации разрешающий потенциал открывания приемопередатчиков 2, а синхроимпульс входа 17,...

Устройство для управления памятью

Загрузка...

Номер патента: 1151975

Опубликовано: 23.04.1985

Автор: Мовсесян

МПК: G06F 12/02

Метки: памятью

...первая группа информационных входов компаратора подключена к группе выходов счетчика адресов регенерации, вторая группа информационных входов компаратора подключена к группе адресных входов устройства, выход компаратора подключен к второму входу элемента И, синхровход формирователя тактовых сигналов является тактовым входом устройства.Кроме того, формирователь тактовых сигналов содержит сдвиговый регистр, преобразователь уровней напряжения, элемент И, элемент ИЛИ, элемент И-НЕ, причем вход сброса сдвигового регистра подключен к входу запуска формирователя, тактовый вход которого подключен к синхровходу регистра сдвига, выходы пеового,второго, третьего и четвертого разрядов сдвигового регистра подключенык первому и второму входам...

Устройство для сопряжения периферийных устройств с процессором и оперативной памятью

Загрузка...

Номер патента: 1156084

Опубликовано: 15.05.1985

Автор: Дещиц

МПК: G06F 13/14

Метки: оперативной, памятью, периферийных, процессором, сопряжения, устройств

...то блок 3 управления считывает слово состояния канала в двухвходовую память 63, формирует новое унуавляющее слово обмена с оперативной памятью и устанавливает триггер 27 в ноль. В этом случае с приходом сигнала по двусторонней связи 24 с центрального процессора на триггер33 1 3 на элементе И 26 появляется по-. ложительный потенциал, и весь цикл работы говторяется,.Таким образом, в данном устройстве для периферийных устройств, закрепленных за несколькими программами в системе, работающей в мульти- программном режиме, образуются очереди в одну инструкцию с заранее сформированной управляющей информацией, что позволяет увеличить быстродействие системы как за.счет выборкисамой инструкции выборки адресного слова. канала и командного...

Устройство для управления памятью микрокоманд

Загрузка...

Номер патента: 1161943

Опубликовано: 15.06.1985

Авторы: Колосков, Леонтьев, Сурков, Ушаков

МПК: G06F 9/22

Метки: микрокоманд, памятью

...режима естественной адресации задаются адреса большинства МК, т.е. это наиболее часто встречающийся режим. При работе в режиме ветвления по отдельным признакам младший разряд следующей МК определяется выбранным признаком из регистра 10 признаков, снимаемым при помощи единицы в одном из Р управляющих разрядов, подаваемым на входы первого элемента И-ИЛИ 5 группы. Остальные разряды адреса следующей МК задаются при помощи К разрядов предыдущей МК, как и при работе в режиме естественной адресации, При этом первый разряд МК должен быть равным нулю, чтобы он не маскировал собой обрабатывающий признак, (К+1)-й разряд равен единице, а остальные управляющие разряды, т,е. от (К+2) до ь-го должны быть равны нулю, кроме одного из них, который...

Устройство для сопряжения с памятью

Загрузка...

Номер патента: 1179362

Опубликовано: 15.09.1985

Авторы: Галкин, Дубинин, Шикерун

МПК: G06F 13/16

Метки: памятью, сопряжения

...вход 18 и выход 19устройства, входы 20 и 21 синхроимпульсов записи и считывания, входы22 и 23 установки счетчиков 1 и 2,Эпюры показывают уровни. напряжения соответственно на входах 20и 21 прямом выходе триггера 15,первом, втором и третьем выходах 30Формирователя 10, прямых выходахтриггеров 12 и 14, а также первоми втором выходах формирователя 11.Устройство работает следующим.образом.35Синхроимпульс записи (фиг,2 а)поступает на вход 20 и устанавливает триггер 15 в единичное состояние (Фиг. 2 в). Если в данный моментв устройстве операция считывания 40не производится, то на втором входеэлемента И 16 имеется разрешающийпотенциал с инверсного выхода триггера 14, Выходной сигнал триггера15 устанавливает триггер 12 в...

Устройство для обмена данными между оперативной памятью и внешним устройством

Загрузка...

Номер патента: 1180908

Опубликовано: 23.09.1985

Авторы: Вайзман, Качков, Чеховских

МПК: G06F 13/00

Метки: внешним, данными, между, обмена, оперативной, памятью, устройством

...адреса,но которому содержимое счетчика 2 55увеличивается на +1. Одновременносигнал модификации адреса поступаетна второй управляющий выход 14 устройства, сообщая ВУ, что данныеприняты в устройство и их можно снимать с шины 12. Аналогичным образомв блок 3 памяти записываются следующие байты данных,Параллельно с процессом записиданных в блок 3 памяти по запросамиз ОП происходит процесс считываниязаписанных данных иэ блока 3 памятии передачи их в ОП. Запрос иэ ОПпоступает через вход 10 запроса устройства на третий вход блока 7 управления. Блок 7 управления при наличиина выходе 21 сигнала разрешения чтения, вырабатываемого блоком 5 определения чтения-записи и поступающегона пятый вход блока 7 управления,вырабатывает на выходе 26 сигналчтения...

Реверсивный декадный счетчик с памятью

Загрузка...

Номер патента: 1182670

Опубликовано: 30.09.1985

Автор: Вражнов

МПК: H03K 23/74

Метки: декадный, памятью, реверсивный, счетчик

...- к началу отбойной обмотки своего дистанционного переключателя 1 и к замыкающему и размыкающему контактам. соответственно первой и второй переключающих контакгных 5.1 и 5,2 групп реле 5 реверса, переключающий контакт первой переключающей контактной группы 5.1 реле реверса подключен к началам рабочей и отбойной обомоток четвертого дистанционного переключателя 4, к концам рабочих и отбойных обмоток второго, четвертого, а также к концу рабочей обмотки третьего дистанционных переключателей 2,4 и 3 анодами подключены разделительные диоды 6-10 с первого по пятый соответственно, начала рабочей и отбойной обмоток четвертого дистанционного переключателя 4 через переключающий и размыкающий контакты второй переключающей контак ной группы...

Коммутатор сигналов с памятью

Загрузка...

Номер патента: 1192154

Опубликовано: 15.11.1985

Автор: Вохмянин

МПК: H04L 13/12

Метки: коммутатор, памятью, сигналов

...для переключения и уменьшения потерь мощностина балластном резисторе.10На чертеже изображена принципиальная электрическая схема предлагаемого коммутатора.Коммутатор содержит П ячеек,состоящих из управляющих шин 1 - 1,1 - 2 - 1 - и, двухобмоточных поляризованных реле 2 - 1, 2 - 2 - 2 - ис обмотками 3 - 1, 3 - 2 - 3 - ивключения и обмотками 4 - 1, 4 - 24 - и выключения, диодов 5 - 1, 52 - 5 - и, транзисторов 6 - 1, 62 - 6 -Ь и резисторов 7 - 1, 7 - 2 -7, - и.Первые выводы обмоток 3 - 1, 32 - 3 - и соединены с соответствующими управляющими шинами 1 - 1, 12 - 1. - о и анодами диодов 5 - 1,65 - 2 - 5 - и и через резисторы7 - 1, 7 - 2 - 7 - ь подключены кбазам соответствующих транзисторов6 - 1, 6 - 2 - 6 - в . Катоды диодов.4 - 1, 4 - 2 -...

Электромагнитное реле с памятью

Загрузка...

Номер патента: 1201907

Опубликовано: 30.12.1985

Автор: Верхола

МПК: H01H 51/27

Метки: памятью, реле, электромагнитное

...на теплопроводяшей электроизоляционной пластине 13, Гластина 3 жестко укреплена на кронштейне 7. Свободная поверхность пластины 13 плотно прилегает к соединительной шине 4, одним концом соединенной с кристаллом полупроводника 15 р-типа, а другим - с кристаллом полупроводника 6 и-типа. Полупроводник 15 соединен с соединительной шиной 17, а полупроводник 16с соединительной шиной 18, Соединительная шина 17 припаяна к Г-образному концу вывода 5, а соединительная шина 18 - к Г-образному концу вывода 6. Прокладка 9 (фиг. 2) теп лоизолирует пластину 13 от кронштейна 7.Предлагаемое электромагнитное реле с памятью работает следующим образом.При подаче сигнала на выводы 5 и 6 (+ на вывод 5, а-на вывод 6) происходит разогрев...

Микропроцессор для управления памятью микрокоманд

Загрузка...

Номер патента: 803700

Опубликовано: 23.01.1986

Авторы: Белоус, Болдырев, Горовой, Кляшторный, Красницкий, Кузьменко, Смолов, Хвощ, Шкроб

МПК: G06F 9/46

Метки: микрокоманд, микропроцессор, памятью

...элемента ИЛИ соответственно, выход которого соединен с первым входом первого элемента И, выход которого соединен с синхровходом управляющего триггера, сицхровход первого счетного триггера соединен с входом первого синхроимпульса микропро-. цессора и с тактовым входом регистра микрокоманд, прямой выход первого счетного трцгтера соединен с вторым входом первых и вторых элементов И-НЕ и ИЛИ и с третьим входом третьего элемента ИЛИ, ггнверсцый выход первого счетного триггера соединен с своим информационным входоми с синхровходом второго счетного триггера, инверсный выход которого соединен с своим информационным входом, а прямой выход соединен с первым входом пятого элемента И-ИЕ, первый вход второго элемента И соединен с входом...

Микропроцессор для управления памятью микрокоманд

Загрузка...

Номер патента: 793153

Опубликовано: 23.01.1986

Авторы: Белоус, Горовой, Красницкий, Кузьменко, Савотин, Сосновский, Хвощ, Шкроб

МПК: G06F 9/06

Метки: микрокоманд, микропроцессор, памятью

...выход регистра адреса микрокоманд являетсявыходом адреса микрокоманд микропроцессора и соединен с четвертымвходом блока формирования адреса, 15 введен блок контроля питания, причем первый вход блока контроля питания соединен с синхровходом микропроцессора второй вход блока контроля питания соединен с выходом ре гистра адреса микрокоманд, третий ичетвертый входы блока контроля питания являются соответственно первыми вторым входом питания микропроцессора, первый и второй выходы блока 25 контроля питания соединены соответственно с первым и вторым контрольными входами регистра адреса микрокоманд.Кроме того, блок контроля питаниясодержит два 05 -триггера, З -триггер,дешифраторы нуля и единицы, элементы И, ИЛИ, НЕ, причем единичные...

Устройство для управления памятью

Загрузка...

Номер патента: 1236489

Опубликовано: 07.06.1986

Авторы: Барашенков, Казак, Павлов, Якимов

МПК: G06F 11/28, G06F 13/00

Метки: памятью

...сигнал управления. Используется следующее распределение сигналов управления по разрядам операционной микрокоманды; второй разряд (3,) . значение двоичного числа, записываемого в память 1 устройства; третий разряд (д) - сигнал записи двоичного числа в память 1 устройства, четвертый разряд ) - сигнал чтения содержимого ячейки памяти 1 устройства, пятый разряд (З) - увеличение счетчика 3, шестой разряд (3) - уменьшение счетчика 5, седьмой разряд ( Зь) - сигнал регистрации считанной из памяти 1 информации на триггерах б и 7, восьмой разряд ,) - сигнал завершения (выход элемента И 38), девятый разряд (18) - сигнал завершения этапа анализа (выход элемента И ЗО) . Если в разряде операционной микрокоманды стоит "1", то соответствующий сигнал...

Устройство для сопряжения процессора с многоблочной памятью

Загрузка...

Номер патента: 1236493

Опубликовано: 07.06.1986

Авторы: Егоров, Потапов, Шакиров

МПК: G06F 13/16

Метки: многоблочной, памятью, процессора, сопряжения

...3 адреса, Мпадшие разрядь 1 адреса поступают по шинам 16на дешифратор 3. После этого процессор выдает сигнал СИА на линию 25,па которому дешифратор 3 дешифрируетадрес, установленный на шинах 16 и 18и после приема управляющих сигналовЗП или ЧТ соответственно с линий 23и 24 выдает единичный сигнал на один 1 Оиз выходов 21 или 22; Если на дешифратор 3 поступил сигнал ЧТ, то с выхода 21 единичный сигнал поступаетна разрешающий вход узла 5, разрешаяпрохождение информации, записанной 5на регистре 4, на шину 12 (данныхпроцессора) . Если на дешифратор 3поступил от процессора сигнал ЗП, тодешифратор 3 выдает с выхода 22 единичный сигнал на разрешающий вход 20узла 6. После этого процессор устанавливает необходимый номер банкапамяти на шину...

Устройство для управления положением электронного пучка в эвп с памятью

Загрузка...

Номер патента: 1238141

Опубликовано: 15.06.1986

Автор: Лямичев

МПК: G09G 1/08, H04N 9/24

Метки: памятью, положением, пучка, эвп, электронного

...на дифференциальный усилитель 1 и сформированный разностный сигнал поступает на вход ключа 3, который отпирается при подаче на него с выхода блока 6 сравнения управляющего сигнала, возникающего при превышении амплитуды принимаемого с выхода второго усилителя 9 сигнала над заданной величиной опорного напряжения, поступающего с формирователя 7. На вход второго усилителя 9 поступает сигнал с модулятора ЭВП, т. е. усилитель 9 выполняет функцию согласования сигналов.Таким образом дифференциальный усилитель 1 вырабатывает разностный сигнал, который через ключ 3 поступает на блок 4 памяти (например КС-цепочку, которая быстро заряжается церез малое выходное сопротивление клапана и медленно разряжается через большое сопротивление). Уровень...

Устройство для управления памятью

Загрузка...

Номер патента: 1243030

Опубликовано: 07.07.1986

Авторы: Блинков, Горовой, Хвощ, Черняковский

МПК: G06F 13/00, G06F 13/42, G11C 7/10 ...

Метки: памятью

...44 вырабатывается строб приема данных в регистрмагистрального элемента, и, в зависимости от значения сигнала "Байт"на входе 35 и состояния триггера 3,через элементы ИЛИ 6 и 7, И-НЕ 19 и 20 на выходах 40 и 41 вырабатываются стробы записи даниьх н память,если нет ошибки протокола обменаи корректны адрес и данные, поступившие в блок. Вместе с выработкой стробов записи запускается элемент 22задержки, программируемый по входу 39резистивно-емкостной цепочкой (не по 5казана) на время срабатывания микросхем памяти в режиме записи, Послеотработки задержки через элемент НЕ 18и элементы И-НЕ 19 и 20 происходитсброс на выходах 40 и 4 1, стробов записи, через элемент ИЛИ 8 стробируется триггер 4 и на выходе 29 появляется сигнал Синхроимпульс...

Двухуровневое устройство для управления памятью микрокоманд

Загрузка...

Номер патента: 1247882

Опубликовано: 30.07.1986

Автор: Мельников

МПК: G06F 12/00

Метки: двухуровневое, микрокоманд, памятью

...будет сосчитана информация адресной микракоманды (фиг.2), Формат которой содержит код адреса очередной адресной микро- команды, если выподняется линейная последовательность микракаманд. Кроме того, формат адресной микракаманды содержит код проверяемого логического условия (набора логических условий) во втором поле 1 блока 1 па 2мяти, а также коды адресов зон операционных микрокаманд в третьем пале 1 . Па синхроимпульсу, поступившему со входа 22 устройства, код адресов зон операционной микрокоманды заносится в регистр 5 адреса и через время, определяемое временем задержки элемента 16, будет произведена выборка информации из блоков 2 -2.Одновременно с этим в регистр 9 бу.дет произведена выборка информации из блока 3, Информация об...

Элемент индикации с памятью

Загрузка...

Номер патента: 1251165

Опубликовано: 15.08.1986

Авторы: Камкамидзе, Кожемяко, Натрошвили, Поплавский, Саникидзе, Тимченко, Чхаидзе

МПК: G09G 3/14

Метки: индикации, памятью, элемент

...35 40 45 50 55 на вход 23 подается сигнал такого уровня, ч;о, подавая одновременно на единичный и нулевой входы световые потоки, транзистор 1 запирается, т. е. на нулевом оптическом выходе 14 присутствует световой поток, так как в элементе индикации с памятью записался нуль.При необходимости работы этемента индикации с памятью в качестве 5-триггера на вход 23 подается сигнал такого уровня, что, подавая одновременно на единичный и нулевой входы световые потоки, транзистор 1 переходит в возбужденное состояние и возбуждает светодиод 4, т, е. на единичном оптическом выходе 13 присутствует световой поток, так как в элементе индикации с памятью записалась единица.В режиме 0-триггера при подаче на входы 15 и 23 управляющих сигналов...

Устройство для управления оперативной динамической памятью

Загрузка...

Номер патента: 1251174

Опубликовано: 15.08.1986

Авторы: Журавский, Забуранный, Загребной

МПК: G06F 9/00, G11C 11/406

Метки: динамической, оперативной, памятью

...отрицательный сигнал приоритета регенерации. Сигнал приоритета регенерации поступает на элемент 9 задержки и выход 13 устройства и может быть использован для переключения коммутатора адреса на передачу адреса регенерируемой строки.Через интервал времени, определяемый элементом 9 задержки (необходимый 40 для установления адреса на входах ИМС динамической памяти), одновибратором 10 вырабатывается сигнал приема и занесения адреса строки в ИМС динамической памяти при регенерации. 45После снятия сигнала приема и занесения адреса строки при регенерации одновибратор 11 вырабатывает парафазные сигналы паузы регенерации. Положительный сигнал паузы регенера ции по С-входу устанавливает триггер 24 в нулевое состояние, и тем самым...

Устройство для управления памятью

Загрузка...

Номер патента: 1254557

Опубликовано: 30.08.1986

Авторы: Марков, Полин, Янкевич

МПК: G06F 9/00, G11C 7/00, G11C 8/16 ...

Метки: памятью

...второго счетчика 7 адреса, сигналы переполнения вырабатываютсяблоками 26 и 27 по сигналам толькотех разрядов счетчиков 6 и 7, которые оказываются логически подключенными к первым входам блоков 26 и 27упомянутым управляющим кодовым сигналом от входа 28 устройства,В предлагаемом примере по управляющему кодовому сигналу, соответствующему восьми регистрируемым процессам, блок 27 будет Формировать сигнал переполнения тогда, когда логические единицы установятся только в первых трех разрядах счетчика 7, Логические сигналы остальных старших разрядов счетчика 7 не будут влиять на работу блока 27, Э этом же случае сигнал переполнения будет. сформирован блоком 26 тогда, когда логические единицы установятся в 1,2(й) и (и) разрядах...

Устройство для сопряжения двух эвм с общей памятью

Загрузка...

Номер патента: 1256034

Опубликовано: 07.09.1986

Авторы: Мамыкин, Павлова, Усвяцов

МПК: G06F 13/00

Метки: двух, общей, памятью, сопряжения, эвм

...быть инициирован как самой ЭВМ, так и сигналом о заполнении ЗУ. В первом случае ЭВМ выдает сигнал на шину 31 (фиг. 1) и через элемент ИЛИ 19 произойдет сброс регистра 21 и ответный сигнал будет подан в ЭВМ по шине 33.Сигнал окончания режима обмена может вырабатываться и в случае, если маркер передается от 1-го разряда в 1-й разряд ре- ЗО гистра записи. Так как чтения информации из ЗУ не происходило, триггер 46 регистра чтения находится в 1, сигнал с 1 - 1-го разряда регистра записи через элемент И 40 установит триггер 43 в 1, и через элемент ИЛИ 49 по шине у будет выдан 35 сигнал о полном ЗУ. 45 55 Информация, подлежащая записи, поступает с оегистра 1 по шине Г одновременно с приходом тактирующих импульсов по шине 1. Элемент 47 И...

Микропрограммное устройство управления с динамической памятью

Загрузка...

Номер патента: 1260954

Опубликовано: 30.09.1986

Авторы: Калъченко, Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко

МПК: G06F 9/22

Метки: динамической, микропрограммное, памятью

...перейдет в режим записи-считывания микрокоманд.Режим записи-считывания микрокоманд.Наличие единичного сигнала на единичном выходе триггера 9 обуславливает открывание элемента 23 И по сигналу с выхода одновибратора 32, сигналом с выхода которого триггер 10 переводится в единичное состояние. В результате на единичном выходе 39 триггера 10 появляется единичный потенциал, который является разрешающим для прохождения синхроимпульсовс выхода 13.2 генератора 13 через элемент 26 И на синхровход регистра 4, Кроме того, единичный сигнал с выхода 39 совместно с единичным сигналом с первого выхода 44 триггера 11 обусловливает открывание коммутатора 14 по входам регистра 3 адреса, Переключения, обусловливающие начало записи информации 6 в...

Устройство для обмена данными между оперативной памятью и периферийными устройствами

Загрузка...

Номер патента: 1260970

Опубликовано: 30.09.1986

Авторы: Извозчикова, Карпейчик, Пронин, Хамелянский

МПК: G06F 13/00

Метки: данными, между, обмена, оперативной, памятью, периферийными, устройствами

...прямое") сумматор 15 выполняет вычитание, при его отсутствии (командыСчитывание обратное" и "Запись") - сложение. При корректной работе устройства сигнала ошибки с 10 блока сравнения 17 нет.Кроме того, в регистр 12 конца чтения с входа 23 устройства заносится информация о счете данных (пять разрядов, из которых в разряды 3,4 15 заносятся биты 15,16 счета данных из КСК, в разряды 0,1,2 заносятся биты 12,13,14 счета данных из КСК при нулевом значении битов 1-11 счета данных или разряды 0,1,2 устанавливаются 20 в комбинацию "111" при ненулевом значении битов 1 - 11 счета данных). По входу 18 на регистр 4 адреса зоны памяти поступает адрес ПФУ. Адрес ПФУ находится в регистре 4 все время вы.полнения обмена данными, подается на первый...

Устройство сопряжения с памятью

Загрузка...

Номер патента: 1262515

Опубликовано: 07.10.1986

Авторы: Козевич, Тюлькин

МПК: G06F 13/28

Метки: памятью, сопряжения

...по концу счета.Для работы устройства прямого доступа в память в ОЗУ создается программа работы (адрес начала программы 40и количество байт в программе) в виде,приведенном в таблице. Младший байт счетчика блока 1 Младший байт счетчика блока 2 В начале работы (при первом программировании канала устройства прямого доступа в память) центральный процессор записывает в передающую БИСадрес и длину первого информационного блока, которым должны обменятьсяОЗУ и внешнее устройство.В управляющую БИС записываетсяадрес и длина программы работы канала устройства.При записи байта в регистр управления передающей БИС ее канал настраивается на работу в режиме беэ остановки по концу счета, так как посигналу конец счета управляющая БИСуспевает...

Устройство для управления памятью

Загрузка...

Номер патента: 1265754

Опубликовано: 23.10.1986

Автор: Мазаник

МПК: G06F 3/02

Метки: памятью

...ячеек блока 5 памяти (черезкоммутатор 3 и элементы И 31) и ихемкостей из второй половины ячеек 20блока 6 памяти (через коммутатор 4и элементы И 23), т.е. производится"раздвоение" таблицы свободной памяти (одна таблица переполняется, поэтому она делится на две части, одна 25часть остается в блоках 5 и 6 памяти,а другая подается на выходы устройстваи записывается в другие блокипамяти), Кроме того, при этом обнуля.ются вторые половины ячеек блоков 5 30и 6 памяти, разрешается запись висчетчик 7 кода числа - + 1 из регистра224 (куда он заносится по входу 49устройства) через элементы И 33 иизапись в ( - + 1)-е ячейки блоков 52и 6 памяти соответственно кодов, А(из регистра 11,через коммутатор 1)и Ч" (из регистра 13 через элементы 40И 21,...

Устройство для сопряжения каналов ввода-вывода с устройством управления оперативной памятью

Загрузка...

Номер патента: 1265788

Опубликовано: 23.10.1986

Авторы: Карпова, Макарова, Радько, Слуцкин, Юркова

МПК: G06F 13/14

Метки: ввода-вывода, каналов, оперативной, памятью, сопряжения, устройством

...ИЛИ 80, элемент НЕ 81, элемент И 82, сдвигающий регистр 83,элемент ИЛИ 84, элемент НЕ 85, элемент И 86, элемент НЕ 87, узел фиксации наличия одного запроса 88, элемент ИЛИ 89.Блок 25 регистров входной информации (фиг,4) содержит группу регистров информации 90,Блок 3 регистров управляющих слов(фиг,5) содержит группу регистров 91номера канала, группу регистров 92адреса, маркеров, кода операции.Блок 13 формирования запросов(фиг.б) содержит первый элемент ИЛИ93, триггер 94, второй и третий эле-,менты И 95 и 96, элемент НЕ 97, первый элемент И 98,второй элементИЛИ 99. Блок - 4 регистров управления(фиг.) содержит элемент И 100, элемент ИЛИ 101, сдвигающий регистр 102,элемент И 103, элемент НЕ 104, элемент И 105, сдвигающий регистр...

Устройство для сопряжения каналов ввода-вывода с оперативной памятью

Загрузка...

Номер патента: 1267427

Опубликовано: 30.10.1986

Авторы: Егорова, Зильбергельд, Карпейчик, Пронин, Рымарчук

МПК: G06F 13/00, G06F 9/00

Метки: ввода-вывода, каналов, оперативной, памятью, сопряжения

...младший разряд маски (раз ряд 7). С мультиплексора 45 на связь 75 выдается старший разряд маски (разряд 0).Младшие разряды адреса данных посредством связей 79-81 подаются на адресные входы мультиплексоров 38-45 (по связи 79 поступает младший из разрядов, по связи 81 - стар-,ший из разрядов) . При этом разрешается передача информации с входов,выбираемых подаваемой адресной комбинацией, на выходы мультиплексоров.Так, при комбинации 011, поданаемой на адресные входы А 4, А 2, А 1 мультиплексоров, на выходы мультиплексоров 38-45 будет передана информация с входов Д , На выходах мультиплексоров, соответствующих разрядам с номерами, меньшими, чем восьмеричное число 1., определяемое комбинацией, подаваемой на адресные входы А 4, А 2, А 1,...

Устройство для обмена данными между группой каналов ввода вывода и оперативной памятью

Загрузка...

Номер патента: 1278867

Опубликовано: 23.12.1986

Авторы: Мазикин, Пронин, Пыхтин, Хамелянский

МПК: G06F 13/00

Метки: ввода, вывода, группой, данными, каналов, между, обмена, оперативной, памятью

...информации с выхода регистра 135 хранения на информационный выход 137 блока,Блок дешифрации приоритета (фиг,б)содержит шесть мультиплексоров 149154, элемент НЕ 155, дешифратор 156,10информационный вход 157 блока, содержащий линии 158-165.Кроме того, блок микропрограммного управления содержит (Фиг. 2) выход166 занесения.Блок формирования работает следующим образом, На первые информа- б.ционные входы с первого по четвертыймультиплексоры 149-152 поступает. сгруппового входа 148 запроса блока20сигнал запроса от первого каналагруппы, На второй, третий и четвертый информационные входы с первогопо четвертый мультиплексоры 149-152поступают с группового входа 148 запроса блока сигналы запросов от второго, третьего и четвертого...