Патенты с меткой «памятью»
Устройство сопряжения с памятью
Номер патента: 903849
Опубликовано: 07.02.1982
МПК: G06F 3/04
Метки: памятью, сопряжения
...Таким образом адрес ячейки блока памяти и код типа обращения поступают в блок памяти. Блок памяти в ответ выдает число, записываемого в регистр 15, и сигнал окончания цикла обращения, который производит гашение регистров 7 и 13 (в данном случае подтверждается нулевое состояние регистра 13) и выдается через выход 18 в процессор, сигнализируя о наличии числа на выходе 20. Процессор, сосчитав число с выхода 20, выдает через вход 22 сигнал окончания считывания числа, по которому производится гашение регистра 15. Кроме того, по сигналу окончания цикла обращения от блока памяти в результате гашения регистров 7 со входа блока 2 снимается сигнал запроса и блок 1 разъединяет все связи регистров 15, 13, 7, элемента ИЛИ 9 и выхода 18 с входом -...
Магнитоуправляемый контакт “с памятью
Номер патента: 907604
Опубликовано: 23.02.1982
Автор: Добряков
МПК: H01H 1/66
Метки: контакт, магнитоуправляемый, памятью
...памяти, в качестве элемента памяти использован баллон, который выполнен из ферромагнитного стекла.Выполнение баллона из ферромагнитного стекла и выполнение им функции элемента памяти позволяет упростить конструкцию и уменьшить габариты магнитоуправляемого контакта с памятью.На чертеже изображен магнитоуправляемый контакт с памятью.Магнитоуправляемый контакт с памятью содержит два ферромагнитных сердечника 1 и 2, заваренных в баллон 3, выполненный из ферромагнитного стекла,907 Г 04 Формула изобретения5 Магнитоуправляемый контакт с памятью, содержащий два ферромагнитныхсердечника, заваренных в баллон, и элементпамяти, отличающийся тем, что, с целью16 упрощения конструкции и уменьшения габаритов, в качестве элемента памяти использован...
Устройство для управления памятью
Номер патента: 943726
Опубликовано: 15.07.1982
Авторы: Будовский, Бурковский, Сташков
МПК: G06F 9/06
Метки: памятью
...блока 10 памяти соединены с соответствующими входами памяти 1, третий элемент И 11первый вход которого соединен с тактовым входом 12 устройства, первый ивторой элементы И 13 и 14 соответст",венно, причем первый вход первого элемента И 13 подклочен к выходам памяти 1, а выход - к первому входу блока 15 выхода. Первый вход второго этемента И 4 связан с выходом блока 5, а выход второго элемейта И 14 - со вторым входом блока 15. Выход одно- разрядного блока памяти 1 О соединен с первым входом триггера 16, второй вход которого соединен с выходом элемента 17 задержки, четвертого элемента И 18, Вход элемента 17, первые входы третьего элемента И 11 и четвертого элемента И 18 связаны с тактовым входом устройства.Устройство работает...
Устройство управления памятью
Номер патента: 947866
Опубликовано: 30.07.1982
Авторы: Белков, Братальский
МПК: G06F 13/06
Метки: памятью
...1,1-1,4 и запоминающих блоков 2,1-2,4, Выход коммутатора 7 подключен к второму входу 30 сумматора 4, выход которого соединен с информационными входами 31 45 блоков 2,1-2,4, Выходы блоков 2,1-2,4 соединены с информационными входами коммутаторов 5 и 7. Выходы коммутаторов 5 и 7 являются выходами устройства. Регистр О служит для хранения первого дескриптора Д 1, регистр 9 - для хранения второго дескриптора Д 2, Дескрипторы Д 1 и Д 2 имеют следующий смысл (для каждого адреса ЗУ дескрипторы указывают):, 0 - информация находится в перД 1 вом блоке 2,11 - информация находится во втором блоке 2,20 - информация находится в третьД 2= ем блоке 2,31 - информация находится в четвертом блоке 2,4 В каждом такте по входам 13, 14 и 19...
Устройство для сопряжения процессора с многоблочной памятью
Номер патента: 951315
Опубликовано: 15.08.1982
Авторы: Губанов, Крыкин, Лунев, Савельев, Турышев
МПК: G06F 13/06
Метки: многоблочной, памятью, процессора, сопряжения
...такие комбинации банкон б памяти, в которых изи одноименных банков, относящихсяк разньм блокам памяти, подключентолЬко один. После прохождения помагистрали сигнала установки в нульрегистр 3 номера массива устанавли"вается в нулевое состояние, При этомпо первым выходным шинам каждого издешифраторов 4 поступают упранляющие сигналы, которые разрешают работу с магистралью только банкампервого блока памяти. Смена подключенной к магистрали комбинации банков б памяти производится путем изменения кода на выходах регистра 3номера массива. Запись кода в регистр 3 номера массива производится50 55 60 65 раль, При поступлении на вход ДШУС сигнала СИД 2 дешифратор формирует синхрониэирующий импульс записи СИЗп, по которому в регистре 3 номера...
Устройство для управления виртуальной памятью
Номер патента: 955076
Опубликовано: 30.08.1982
МПК: G06F 13/06
Метки: виртуальной, памятью
...6 местного управления, блоки 7 памяти страниц, 955076генератор 8 расстановки, блок 9 управлениязамещением, блок 10 коррекции, вход 11адреса оперативной памяти, вход 12 заданиярежима, синхровход 13, вход 14 заданиякода операции устройства, входы 15 - 23блока 6 местного управления, выходы 24 - 29блока 6 местного управления, вход 30 устройства, выход 31 блока входных регистров,выход 32 сигнала прерывания и информационный выход 33.Блок 1 входных регистров (фиг. 2) содер ожит регистр. логического адреса 34, вычитатель 35, группу 36 элементов И, выходы37 - 39 регистра 34 логического адреса, выходы 40 - 42 управляющего регистра 3.Блок 7 памяти страниц (фиг. 3) содержитгруппы 4352 элементов памяти, регист 15ры 53 и 54, дешифратор 55, элементы И...
Способ контроля импульсных реле с магнитной памятью на герконах
Номер патента: 957312
Опубликовано: 07.09.1982
Автор: Рассадин
МПК: H01H 49/00
Метки: герконах, импульсных, магнитной, памятью, реле
...ее максимум.Существование такого максимума подтверждается ходом кривых (фиг, 2), которые показывают зависимости времени вибрации 1 контактов импульсного реле с магнитной памятью на герконах типа КЭМот длительности импульсов тока управления 1 при двух значениях МДС обмоток 1 нк. кривая 7 - для 1,н= 1,17 1 мерп,а кривая 8 - для 1 к = 1,67 1 мср.п,где 1 р. в величи МДС срабатывания, определенная при) 1, + 1 в . Как видно, кривая 7 имеет разрыв в интервале длительности 1 и от 120 до 150 мкс (для 1= 1,17 1 ср.о и 1)1, величина 1, составляет 150 мкс). В этом интервале значений 1 после первого соударения контакты расходятся и вновь не замыкаются (время вибрации бесконечно, функция памяти не выполняется), что свидетельствует о возрастании...
Устройство для управления динамической памятью
Номер патента: 959157
Опубликовано: 15.09.1982
МПК: G11C 11/406
Метки: динамической, памятью
...Кроме того, предполагается, что перебор состояния счетчиков 4 и 9 осуществляется импульсами единичной полярности.Устройство работает в двух режимах обращения и регенерации.В режиме обращения к ЗУ (которое на чертеже не показано) на входы 11, 12 и 14 устройства поступают соот. - ветственно сигналы "Обращение","Запись/Чтение" и код адреса выбирае мой ячейки, По сигналу "Обращение" генератор 1 начинает посылать импульсы счета на вход счетчика 2. Код, формируемый на выходахсчетчика 2, поступает на формирователь 3 для генерации управляющих сигналов на выходе 15 устройства, которые поступают в ЗУ. При этом на первом и втором выходах формирователя 3 устанавливаются уровни логического"0", и на выходы 16 селектора 5 по:тупает код...
Устройство для управления памятью
Номер патента: 962963
Опубликовано: 30.09.1982
Автор: Акопов
МПК: G06F 13/06
Метки: памятью
...считывания на вторые входы элвментов И 29, вторые входы сумматоров 30, вторые входы регистра 31, первый вход дешифратора 33 и первый вход коммутатора 32 поступает стробирующий сигнал с выхода распределителя 28, .разрешающий Обработку входной информации, Строб вырабатывается по сигналу распреде" ,лителя 24 с выхода 16 через триггер 125, элемент И 26, счетчик 27 и распределитель 28. Таким образом, при поступлении строба считанная информация проходит через элемент И 29 на первые входы группы иэ п сумматоров 30 по модулю два. При необходимости исправления информации, которая определяется дешифратором 33, с его выхода выдается ".1" в тот сумматор 30, на первый вход которого поступил искаженный разряд, при этом данный разряд...
Устройство для управления памятью микрокоманд
Номер патента: 970378
Опубликовано: 30.10.1982
Авторы: Бондаренко, Колосков, Леонтьев, Сенин
МПК: G06F 13/06
Метки: микрокоманд, памятью
...памяти; он может быть произвольным изадается первыми 1( разрядами МК.Для:осуществления режима естественнойадресации необходимо, чтобы 1+1 разряд МК принял значение, равное единице, а остальные управляющие разря;ды, т,е, разряды с 1+2 до 1 значение,равное нулю. Необходимо подчеркнуть,что значения разрядов каждой МК задаются при программировании. Припомощи режима естественной адресации задаются адреса большинства МК,т.е, это наиболее часто встречающийся режим.- 60 При работе в режиме ветвления поотдельным признакам младший разрядследующей МК определяется выбраннымпризнаком из регистра 10 признаков,снимаемым при помощи единицы в одном65 из р управляющих разрядов, подава40 Большая гибкость вышеуказанного режима позволяет применять его в...
Устройство для управления сверхоперативной буферной памятью мультипроцессорной эвм
Номер патента: 980097
Опубликовано: 07.12.1982
МПК: G06F 13/06
Метки: буферной, мультипроцессорной, памятью, сверхоперативной, эвм
...устройства, первый вход селектора является канальным входом идентификаторов устройства, второй вход селектора является входом связи с процессорами устройства, управляющий вход селектора идентификаторов соединен с выходом блока приоритетов и управляю55 щим входом селектора кодов защиты, группа входов блока приоритетов и его первый, второй и третий входы,7 . 98 ется выходом устройства, а выходы сравнения соединены с входами перво. го элемента ИЛИ, выход которого является выходом наличия инФормации устройства и соединен с первыми входами первого и второго элементов И, второй вход второго элемента И соединен с третьим выходом регистра идентификаторов буферной памяти,Блок анализа, содержит первую груп пу из а (щ - целое число)...
Многоканальное устройство сопряжения с памятью
Номер патента: 983697
Опубликовано: 23.12.1982
Авторы: Жулинский, Кутняков, Сергеев
МПК: G06F 3/04
Метки: многоканальное, памятью, сопряжения
...25, а низкий потенциал устанавливается на выходе элементов И-НЕ 16- 18 и элементов НЕ 22-24. Следовательно, в исходном состоянии на ответном выходе 29 каждого канала 1-3 и на выходах 37-39 обращения устройства устанавливается высокий потенциал.7 98369выход 37 обращения устройства в видесигнала обращения к блоку памяти, подключенному к этому выходу обращения.Низкий потенциал с выхода элемента ИНЕ 13 канала 2 поступает на запрещаю-щие входы остальных элементов И-НЕ 1 чи 15 первой группы канала 2, тем самым запрещается обработка запросов наобращение к памяти в канале 2, такимобразом, каждый канал в каждый момент 1 Овремени обслуживает только одно обращение к памяти. Низкий потенциал с выхода элемента И-НЕ 13 канала 2 поступает...
Устройство для управления динамической памятью
Номер патента: 997037
Опубликовано: 15.02.1983
Авторы: Казанцев, Отрохов, Яковлев
МПК: G06F 9/00
Метки: динамической, памятью
...триггера 14 - единичныеуровни. Устройство выполняет регенерацию накопителя в паузах между за. -просами на обмен, имеющими место вомногих реальныхзапоминающих устройствах,Длительность этойпаузы,как правило, превышает время цикла накопителя.Допустим, что по входу 4 поступает запрос на обмен, при этом уровень сигнала на входе 4 переходит в. единичное состояние, первый выходтриггера 3 - в нулевое состояние ивыход элемента И-НЕ бпереходит вединичное состояние и запускает формирователь 1. По окончании цикла навыходе формирователя 1 вырабатываетсясигнал нулевого уровня, который через элемент ИЛИ 9 переводит триггер5 в единичное состояние. и через. элемент И-НЕ 7 устанавливает триггер 3в исходное состояние. Одновременнос этим сигнал с выхода...
Устройство для управления памятью
Номер патента: 999058
Опубликовано: 23.02.1983
Авторы: Добровольская, Кислинский, Коновалов
МПК: G06F 13/06
Метки: памятью
...памяти (ь(п ц,)часть уп 7 памяти, элемент ЙЛИ 8, триггер 9равляющих сигналов не используется.переполнения.Устройство работает следующим обра- Таким образом, предлагаемое иэобрезом. тение позволяет управлять переменнымАдрес обращения к памяти из регистра о числом блоков памяти и фиксировать слу 1 поступает в преобразователь 2, где в чаи обращения к отсутствующим блокамзависимости от количества блоков памяти, памяти,указываемого в регистре 4 и передаваемого на управляющие входы преобразователя 2, выполняется преобразование адФ о р м у л а и з о б р е т е н и яреса. Это преобразование не происходит,если число блоков памяти является сте- Устройство для управления памятью,пенью числа 2. В остальных случаях ад- содержащее регистр адреса,...
Устройство управления памятью
Номер патента: 1001100
Опубликовано: 28.02.1983
Авторы: Безруков, Волкова, Запольский, Шкляр
МПК: G06F 9/36
Метки: памятью
...выполнение микро- команды А (фиг, 5), в которой осуществляется обращение к странице (микрокоманда В - это любая другая микрокоманда, реализуемая в устройст-ве обработки). Вход 11 предназначен для передачи сигнала о том, что выполняется микрокоманда А. В ходе выполнения любой микрокоманды устройство;получает тактовые импульсы ТИ 1, ТИ 2, ТИЗ, поступающие соответственно на входы 7,12 и 9. Регистр 6 доступен микропрограммно устройству обработки, Для записи и считывания из регистра 6 используется вход50 8 и выход 14 устройства, имеющие разрядность и, равную разрядности регистра отключения страниц. В случае, когда нет отключенных страниц, в регистре б все разряды равны "нулю".Рассмотрим работу устройства вИ этом случае.В...
Устройство для отображения информации с памятью
Номер патента: 1014032
Опубликовано: 23.04.1983
Авторы: Гаврилов, Гусев, Гущо, Мягков
МПК: G11C 11/00
Метки: информации, отображения, памятью
...диэлектрические пластины, на внутреннюю поверхность первой из которых нанесены последовательно прозрачный электропроводный слой и гелеобразный деформируемый слой, а на внешнюю поверхность второй- прозрачные электроды строк, и электроды столбцов, ортогональные электродам строк, электроды столбцов нанесены на изолирующий прозрачный слой, нанесенный на разрядный прозрачный электропроводный слой, нанесенный на поверхность второй про" зрачной диэлектрической пластины причем во второй прозрачной диэлектрической пластине и в электродах столбцов, изолирующем прозрачном слое ,циэлектрика и разрядном прозрачном электропроводном слое выполнены пары соосных отверстий, в первых из которых установлены разрядные электроды, выполненные в виде...
Коммутатор сигналов с памятью
Номер патента: 1021008
Опубликовано: 30.05.1983
Авторы: Дорничев, Зыков, Цветков
МПК: H04L 13/12
Метки: коммутатор, памятью, сигналов
...повышение надежнос 1008 20 25 тие ЗО. вом плече цепей нагрузки. При подачеуправляющего импульса на шину 1 3аналогично включается реле с обмоткой2-3 и сбрасываются все остальные и т, д.,З 5 Воли одновременно с подачей импульса уп.равления на одну иэ ай 1 2, 1 3, ,3,- , подавать импульс включения на,шину 1-.1, то будет всегда включатьсяреле с обмоткой 2.А. и одно из реле с Указанная цель достигается тем, что в коммутатор сигналов с памятью, содержащий и ячеж, каждая из которых состоит иэ двухобмоточного поляризованнота реле с обмотками включения и выключения, диода и контактных групп, первый вывод обмотки включения реле каждой ячейки соединен с соответствующей управляющей шиной и анодом пер- вого диода, а второй вывод с шиной питания, в...
Устройство управления виртуальной памятью
Номер патента: 1023336
Опубликовано: 15.06.1983
Авторы: Заблоцкий, Лопато, Пыхтин, Цесин
МПК: G06F 13/06
Метки: виртуальной, памятью
...открывает элемент И 147 блока 8, по сигналу с выхода 40 о которого производится запись логическогонуля в группы элементон памяти 60,61, бб и 67 блоков 9, а по сигналус выхода 434 элемента ИЛИ 179 блока 8 производится запись логическогонуля в группу элементов памяти 109блока 14. Сигнал с выхода 400 блока8 через элементы ИЛИ 194, 200 и 201узла управления занесением 78 каждого из блоков 9 поступает на управляющие входы групп элементов памяти 4060,61,66 и 67.Такие же действйявыполняютсядля каждой из и +1 ) строк группэлементов памяти блоков 9 и 14.К группам элементов памяти 66 и 67блоков 9 и к группе элементов памяти 109 блока 14, имеющим и -1 ) строк,обращение производится четыре разапо одному и тому же адресу,Во время выполнения...
Электромагнитное реле с памятью
Номер патента: 1026190
Опубликовано: 30.06.1983
Авторы: Москальченко, Трофимов
МПК: H01H 51/27
Метки: памятью, реле, электромагнитное
...тем,что в электромагнитном реле с памятью,содержащем обмотку управления, магнитоуправляемую контактную группу, размещенную в герметизированном баллоне, 25и едемент памяти, укаэанный элемент памяти выполнен в виде распдавдяемоготвердого диэлектрика и нагревательногоэлемента, причем твердый диэлектрикразмещен в герметизированном баллонетак, что заполняет его частично.Нагревательный элемент выполнен ввиде сная двух полупроводников.На чертеже представлена конструкцияпредлагаемого электромагнитного реле спамятью.35Электромагнитное реле с памятью содержит обмотку 1 управления, магнитоуправляемую контактную группу 2, разме 90 2щенную в герметизированном баллоне 3,твердый диэлектрик 4 и нагревательныйэлемент 5,Реле работает следующим....
Двухпозиционный переключатель с памятью
Номер патента: 1029255
Опубликовано: 15.07.1983
Автор: Трофимов
МПК: H01H 51/28
Метки: двухпозиционный, памятью, переключатель
...импульсов,1Поставленная цель цостигается тем,что цвухпозиционный переключатель спамятью снабжен цвумя - первым ивторым - цополнительными гезаконамипереключающего типа и ограничительнымрезистором, замыкающий контакт второгоиэ укаэанных цополнительных гезаконов через ограничительный резисторсоецинен с размыкающим контактомпервого цополнительного гезакона вточке, прецназначенной цля подключенияк оцному вывоцу источникаоцнополярных импульсов, замыкающий контактпервого цополнительного гезакона иразмыкающий контакт второго соединеныв точке, прецназначенной цля поцкшочения к цругому вывоцу источника оциополярных импульсов, переключающиеконтакты обоих цополнительных...
Релейный триггер с памятью
Номер патента: 1034193
Опубликовано: 07.08.1983
Автор: Демин
МПК: H03K 21/00
Метки: памятью, релейный, триггер
...к замыкающему контакту замыкающей контактной группы двухобмоточного реле с самоудержанием, второй вьевод первой обмотни которого 45 подключен к размыкающему контакту переключающей контактной группы одно- обмоточного реле, замыкающий контакт которого подключен к второму выводу обмотки двухобмоточного реле с само- удержанием, а переключающий контакт " к замыкающему контакту переключающей управляющей контактной группы, размыкающий контакт которого подключен к переключающему контакту замыкающей контактнбй грчппы двухобмоточого реле с самоудержанием, а переключающий контакт переключающей упрвляющей контактной группы подключен к второй шине питания, замыкающий контакт переключающей контактной группы однообмоточного реле подключен через диод в...
Устройство для управления памятью
Номер патента: 1038968
Опубликовано: 30.08.1983
Авторы: Барулин, Беляев, Глоба
МПК: G11C 29/00
Метки: памятью
...регистра и другими входами второго компа ратора, первые выходы первого и третьего компараторов подключены к входам второгб элемента ИЛИ, выход .которого и первый выход второго компаратора соединены соответственно с 2( управлдкщими входами седьмого и восьмого регистров, входы которых подключены соответственно к выходам элементов И второй и третьей групп, выходы седьмого и восьмого регистров соединены соответственно с первыми и с вторыми входами элементов ИЛИ группы, третьи, четвертые и пятые входы которых подключены соответственно к выходам элементов И пятой; шестой и седьмой групп, вторые выходы первого и второго компараторов соединены с входами первого элемента И, выход которого подключен к первому входу второго элемента.И, второй...
Устройство управления оперативной памятью
Номер патента: 1051540
Опубликовано: 30.10.1983
Авторы: Александрова, Долгова, Королев, Федоров
МПК: G06F 9/00
Метки: оперативной, памятью
...И-НЕ,введены четыре элемента НЕ, три элемента 2 И-ИЛИ-НЕ, триггер регенерации,триггер работы памяти, элемент ИЛИ-НЕ,элемент И-НЕ, триггер задержки и дватриггера, выход формирователя сигналоврегенерации соединен с первым входом 1 О первого элемента 2 И-ИЛИ-НЕ, второйвход которого соединен с выходом первого элемента НЕ и первым входом второго элемента 2 И-ИЛИ-НЕ, вход первогоэлемента НЕ соединен с выходом триггера регенерации, управляющий вход кото"рого соединен с выходом первого элемента 2 И-ИЛИ-НЕ,. а синхровход соединен с первым синхровходом устройства,выход второго элемента 2 И-ИЛИ-НЕ со-, 20 единен с управляющим входом триггераработы памяти, синхровход которогосоединен с третьим синхровходом устройства, а выход - с входом...
Устройство для измерения параметров аморфных переключателей с памятью
Номер патента: 1057888
Опубликовано: 30.11.1983
Авторы: Завалин, Крючков, Тарасов
МПК: G01R 31/26
Метки: аморфных, памятью, параметров, переключателей
...импульсногонапряжения соединены соответственнос входами первого и второго формирователей, выходы которых соедине"ны соответственно с входами первого и второго блоков задержки, первыевыходы которых соединены соответственно с первыми входами первого ивторого элементов 2 И-НЕ, выходы которых соединены соответственно спервым и вторым входами Йб -триггера, выход которого соединен ссчетчиком импульсов, вторые выходыпервого и второго блоков задержкисоединены соответственно с первыми вторым входами третьего элемента2 И-НЕ, выход которого соединен через третий элемент нагрузки с анодомтретьего диода, катод которогосоединен с первым выводом переключателя, выход третьего элемента нагрузки соединен с входом пороговогоусилителя, прямой выход...
Устройство для сопряжения процессора с памятью
Номер патента: 1059560
Опубликовано: 07.12.1983
Авторы: Александрова, Королев, Осипов, Федоров
МПК: G06F 3/04
Метки: памятью, процессора, сопряжения
...записи содержит элемент ИЛИ-НЕ и элемзнтИ-НЕ, причем входы элемента ИЛИ-НЕявляются соответственно первым итретьим входами Формирователя, авыход соединен с первым входом элемента И-НЕ, второй вход и выход которого являются соответственно вторым входом и выходом Формирователя.На фнг, 1 представлена блок"схема предлагаемого устройства; наФиг. 2 - временные диаграммы циклачтения и регенерации на Фиг, 3 -то же, цикла записи; на Фнг. 4-7функциональные схемы блока управле"ния, формирователя сигнала записи,блока контроля информации, узловконтроля корректируемых и некорректируемых ошибок.Устройство содержит память (накопитель) 1, блок 2 регенерации,блок 3 управления, блок 4 контроляинформации, коммутатор 5 адреса,Формирователь 6 сигнала...
Реверсивный декадный счетчик с памятью
Номер патента: 1088138
Опубликовано: 23.04.1984
МПК: H03K 23/25
Метки: декадный, памятью, реверсивный, счетчик
...стробированием входного сигнала в две независимые электрические це- пи и.Недостатком счетчика являетсясложностьНаиболее близким к изобретению по технической сущности является реверсивный декадный счетчик с памятью,содержащий дистанционные переключатели, реле реверса, диоды, плюсовую,минусовую шины питания, счетный вход,тиристор, управляющий электрод которого подключен к счетному входу,,дешифратор 2 . Недостатками известного счетчикаявляются сложность, определяемая О большим числом контактных групп дистанционных переключателей и реле реверса, и, как следствие, пониженная надежность, Кроме того, известное устройство обладает ограниченны ми функциональными Возможностямиутак как не может работать в качестве реверсивной пересчетной...
Устройство для диагностического контроля цифрового автомата с памятью
Номер патента: 1091166
Опубликовано: 07.05.1984
Авторы: Брик, Гороховский
МПК: G06F 11/30
Метки: автомата, диагностического, памятью, цифрового
...запоминающее устройство выполнено в виде стеков, информационные входы которых соединены с входами контролируемых частей и выходом цифрового автомата, а входы управления записи стеков соединены с выходом узла контроля, вход которого связан с выходом цифрового автомата, а глубина каждого стека на единицу больше количества регистров, находящихся в цифровом автомате между местом включения данного стека и выходом цифрового автомата.На фиг. 1 показано устройство, изображенное вместе с контролируемым цифровым автоматом; на фиг. 2 - временная диаграмма работы этой системы,В данном примере цифровой автомат 1 с памятью является вычислительным устройством с конвейерной структурой. Он состоит из трех частей 2, с точностью до которых производится...
Устройство для сопряжения процессора с памятью
Номер патента: 1096653
Опубликовано: 07.06.1984
Авторы: Бурцева, Майдельман, Миронов, Ревенко, Щеглов
МПК: G06F 13/06
Метки: памятью, процессора, сопряжения
...И 3 служит для формирования запроса прерывания 1 в случае появления сигнала ошибки вкоде входной шины данных. Опрашивается наличие ошибки сигналом микропроцессора "Разрешение прерывания". Дешифратор 4 предназначен для дешифрации определенных кодов адресной шины при наличии сигнала "Вывод" на управляющей шине микропроцессорной системы. Пер-вьщ триггер 5 служит для записи сигнала с выхода дешифратора 4. Выход три гера 5 считываетсясигналом микропроцессора "Запись" с помощью второго элемента И 7 на дополнительную выходную шину да;.ных. Второй триггер 6 предназначен для запоминания сигнала дополнительной входной шины данных 0 с помощью сигнала "Прием" с выхода микропроцессора. Третий элемент И 8 служит для формирования запроса прерывания к...
Акустоэлектронный коррелятор с памятью
Номер патента: 1107288
Опубликовано: 07.08.1984
Авторы: Бондаренко, Вальков, Мануилов, Соболев
МПК: H03H 9/64
Метки: акустоэлектронный, коррелятор, памятью
...сплошными электродами5 и 6, один из которых (5) располо 25 жен на нерабочей поверхности звукопровода и соединен с общей шиной, адругой (6), расположенный поверх слояпорошкообразного пьезоэлектрическогоматериала, соединен с выходной клемЗ мой 7 устройства,Акустоэлектронный коррелятор с памятью работает следующим образом,При подаче на ВШП 2 и ВШП 4 радиоимпульсных сигналов 3 (Т) и Ф/ с35частотой заполнения (й по звукопроводу 1 навстречу друг другу распространяются две поверхностные акустические волны (ПАВ) вида 8 (а 1-к 2) и/Ы+ ), соответственно, где Е40волновое число Е - текущая координаУта в направлении распространенияволн. При взаимном перекрытии эти две 45волны взаимодействуют между собой (вследствие нелинейности...
Рельефографическое устройство для отображения информации с регулируемой памятью
Номер патента: 1108498
Опубликовано: 15.08.1984
Авторы: Гаврилов, Гусев, Мягков, Сперанский
МПК: G03G 16/00, G11B 9/08
Метки: информации, отображения, памятью, регулируемой, рельефографическое
...расположенных проводников строк, на которые нанесены фотополупроводниковый слой, на электропроводящий слой другой пластины нанесен деформируемый слой 1 ,Данному устройству присущи недостаточно высокая разрешающая способность и малый срок службы, что обусловлено наличием паразитной электрической связи между электродами строк,Цель изобретения - повышение разрешающей способности и увеличение срока службы устройства.Поставленная цель достигается тем, что в рельефографическом устройстве для отображения информации с регулируемой памятью в фотополупроводнико вом слое, в промежутках между проводниками строк выполнены параллельные канавки, заполненные диэлектриком. На фиг.1 приведена блок-схема рельефографического устройства для отображения...