Грешневиков
Устройство защиты от ошибок
Номер патента: 1644392
Опубликовано: 23.04.1991
Авторы: Афанасьев, Глазин, Грешневиков, Крупецкий, Никитина, Николаев, Титов, Яновский
МПК: H03M 13/00
...первых информационных входов с входд 14 и блока 4, где (второе повторение) кодовая комбинация снова пропер,.ет,.я нд наличие ошибок. В случае наличия ошибок пд прямом выходе ошибки блока 4 появляется управляющий сигнал,30 увеличивающий состояние счетчика 7 и делителя б ид единицу, По адресу, задаваемому счетчиком 7 из блока 8 постоянной памяти считываются следующие управляющие сигналы Hо которым блок 3 коммутации осуществляет ком мутацию своих входов и выходов согласно схеме, представленной на фиг. 2, Как видно из этой схемы, каждое повторение кодового слова делится нд гвд сегмента (в нумерации нд фиг, 2 индексы обозначают номера соответствующих сегментов в повороте), После этого формируют две новые комбинации путем суперпозиций...
Кодопреобразователь
Номер патента: 1561203
Опубликовано: 30.04.1990
Авторы: Грешневиков, Зубков, Ключко, Нефедов, Николаев
МПК: H03M 7/00
Метки: кодопреобразователь
...КоРРектоР ВКабацийг Редактор П,Середа Заказ 984 Тираж 660 ПодписноеВНИИПИ Государственного комитета по изобретениям и открытиям прн ГКНТ СССР3035, Москва, Ж, Раушская наб д, 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 Изобретение относится к электросвязи и может использоваться, например, в узлах синхронизации систем передачи цифровой информации. Целью изобретения является повы 5 шение быстродействия кодопреобразователя.Иа чертеже показана функциональная схема предлагаемого кодонреобазователя,Устройство содержит дешифратор 1 ода, блок 2 ключей элемент ИЛИ 3, ервый и второй счетчики 4 и 5- 5 блок 6 задержки.15Кодопреобразователь работает следующим образом.На вход кодопреобразователя поспедовательно...
Устройство для приема и обработки избыточных сигналов
Номер патента: 1233201
Опубликовано: 23.05.1986
Авторы: Бородин, Грешневиков, Зубков, Ключко, Николаев
МПК: G08C 19/28
Метки: избыточных, приема, сигналов
...исправляющемошибки) при весе вектораошибок, равном Т,Вероятность правильного приема составного сигнала с избыточностью спомощью предлагаемого устройства может быть определена как:Т,Т т и-тР Е С Р (1 Р) +К Н С Р (1 Р)(2)Из сравнения выражений (1) и (2)следует, чтоР РФт,е, предлагаемое изобретение обладает более высокой помехоустойчивостьюпо сравнению с известным.ЗО 35 обусловливают отличие областей отождествления посимвольного и приемав целом. Комбинация А записываетсяв блок 5 регистров и в регистр 16анализатора 14. В анализаторе 14 вычисляется хэммингово расстояниемежду комбинациями А и А . Если эторасстояние меньше кратности Т исправляемой кодом ошибки, то А выдаетсяиз анализатора 14 через элемент ИЛИ13 на выход устройства...
Устройство для приема и обработки избыточных сигналов
Номер патента: 1218415
Опубликовано: 15.03.1986
Авторы: Бородин, Грешневиков, Зубков, Ключко, Николаев
МПК: G08C 19/28
Метки: избыточных, приема, сигналов
...30 в единичный сигнал, Этот сигнал открывает ключ 27 и пропускает выходной сигнал элемента 23задержки на выход, Выходной сигнал 5ключа 27 подается на соответствующиевходы регистров 17, 19 и обнуляет их.Таким образом, если 1 меньше Тединичный сигнал с выхода порогового элемента 29 подается на вход ключа 28, разрешая считывание из регист.ра 17 через элемент ИЛИ 35 на выходустройства разрешенной кодовой комбинации Т . Если Р больше (или равно)то на выходе порогового элемента 29 управляющий сигнал не формируется, вследствие чего на выходе элемента НЕ 30 формируется сигнал, открывающий ключ 27, разрешая выходному сигналу элемента 23 задержки обнулить регистры 17 и 19. В этомслучае (Р больше или равно Т) сигнал общего сброса не...
Устройство мажоритарного декодирования
Номер патента: 1138947
Опубликовано: 07.02.1985
Авторы: Андрианов, Грешневиков, Крупецкий, Николаев
МПК: H03M 1/00
Метки: декодирования, мажоритарного
...с выходом мажоритарного блока и выходом второго сдвигающего регистра соответственно,а два управляющих входа блока коммутации подключены к соответствующим шинам управления. На чертеже представлена блок-схема устройства мажоритарного декодирования для систем с повторением45 информации .,равляющие входы блока коммутации соединены с шинами б и 7 управления.Мажоритарный блок 1. осуществляет исправление ошибок по критерию большинства: две из трех.Регистры 2 и 3 предназначены для хранения кодовых комбинаций до поступления последующих повторений. Блок 5 коммутации по сигналам на шинах б н 7 управления пропускает в регистр 2 информацию либо с выходов мажоритарногб блока, либо из регистра 3. Блок 5 коммутации может быть выполнен, например, в виде...
Устройство для мажоритарного декодирования в целом
Номер патента: 1109902
Опубликовано: 23.08.1984
Авторы: Грешневиков, Зубков, Ключко, Николаев, Трубников
МПК: H03K 13/32
Метки: декодирования, мажоритарного, целом
...и 21 вычитания соединены с выходом коммутатора 25, входы которого подключены к выходамисто ника 24 опорных напряжений.Первый вход элемента И :6 соединенс выходом порогового элемента 23 ивходом элемента И 28, а второй входчерез элемент НЕ 27 подключен квыходу порогового элемента 22 и другому входу элемента И 28. Выходыэлементов И 26 и 28 соединены с выходными шинами 29 и 30, а управляющие входы вентилей 10 и 11 подключены к тактовой шине 3 1.Устройство работает следуацимобразом,На вход 32 устройства поступаетпоследовательно входной сигнал сизбыточностью Я(С) =81 И)Бг 1 (с)8 К 1 э 81 г822 ,ф кг( )ф 1 ъ ф гэ ф8 ; где К - количество информацйонных сигналов в кодограмме стрехкратным повторением.В демодуляторе 1 этот сигналпреобразуют в...
Устройство для приема избыточных сигналов
Номер патента: 1107145
Опубликовано: 07.08.1984
Авторы: Александров, Грешневиков, Зубков, Ключко, Николаев
МПК: G08C 19/28
Метки: избыточных, приема, сигналов
...достоверности соответствует переданной.Теперь рассмотрим основные момен 25 ты обработки избыточных сигналов визвестном устройстве:а) если выходной аналоговый сигналдемодулятора есть Х, то на выходеоднопорогового квантизатора формиЗ 0 руется разрешенная двоичная кодоваяРкомбинация У 2, что фиксируется декодером, обнаруживающим ошибки. В данном случае ошибки отсутствуют и разрешенная кодовая комбинация У 2 выдаРется через элемент ИЛИ на выход известного устройства;б) выходной аналоговый сигнал соответствует сигнальной точке Х(фиг.2). В этом случае на выходе40 квантизатора формируется двоичная кодовая комбинация У 2, не являющаяся8разрешенной. Поэтому через декодер,обнаруживающий ошибки У подаетсяв декодер, исправляющий ошибки. Вы 45...
Устройство для декодирования избыточных кодов
Номер патента: 1105927
Опубликовано: 30.07.1984
Авторы: Грешневиков, Зубков, Ключко, Николаев, Петухов
МПК: G08C 19/28
Метки: декодирования, избыточных, кодов
...третьего сумматора соединен с входами пятого и шестого блоков задержки, выходы которых соединены с вторыми входами соответственно пятого и седьмого сумматоров, выход седьмого сумматора соединен с вторым входом шестого сумматора, выход которого соединен с первым входом первого сумматора, выход первого порогового блока соединен с вторыми входами третьего и четвертого сумматоров и через седьмой и восьмой блоки задержки и второй декодер - с вторыми входами первого и второго сумматоров и с третьим входом второго блока памяти соответственно.Идея функционирования предлагаемого устройства заключается в том, что входной составной сигнал с избыточностью дискретизируют в аналого-цифровом преобразователе и получают первую точную оценку. Далее ее...
Устройство для приема избыточных сигналов
Номер патента: 1091210
Опубликовано: 07.05.1984
Авторы: Грешневиков, Зубков, Ключко, Николаев
МПК: G08C 19/28
Метки: избыточных, приема, сигналов
...с соответствующими входами форклрователя импульса, выход которага сае-. 210 2динен с первым входом преобразователя сигналов, первьй и второй выходы которого соединены с соответствующими первым и вторым входами элемента ИЛИ, выход элемента ИЛИ через декодер соединен с первым входом блока регистров, первьй выход и второй вход которого соединены соответстВенно с вторым входом и выходом блока сравнения, второй выход блока регистров является выходом устройства, введен второй пороговый блок, вход и выход которого соединен соответственно с выходом приемника и третьим входам элемента ИЛИ, выход первого порогового блока соединен с вторым входом преобразователя сигналов.На чертеже показана структурнаясхема устройства.Устройство для приема...
Устройство для мажоритарного декодирования
Номер патента: 1073788
Опубликовано: 15.02.1984
Авторы: Грешневиков, Ключко, Малофей, Николаев, Чистяков
МПК: H03M 13/43
Метки: декодирования, мажоритарного
...с первыми входами решающегоблока, первый выход четвертого переключателя соединен с первыми входами шестого элемента ИЛИ и шестого,седьмого элементов И, вторые входы четвертого переключателя и шестого элемента ИЛИ подключены соответственно к восьмому идевятому входамрешаюцего блока, второй выход четвертого переключателя и выход третьего элемента ИЛИ соединены соответственно с третьим и четверйым входами четвертого элемента ИЛИ, первыйвыход первого переключателя соединен с первыми входами первого элемента ЗАПРЕТ и седьмого элемента ИЛИ,первый выход второго переключателясоединен с первым входом второгоэлемента ЗАПРЕТ, выход которого соединен с вторым входом второго элемента ИЛИ, выход шестого элемента ИЛИи второй выход первого...
Устройство для мажоритарного декодирования
Номер патента: 1045383
Опубликовано: 30.09.1983
Авторы: Грешневиков, Зубков, Ключко, Николаев, Трубников
МПК: H03M 13/43
Метки: декодирования, мажоритарного
...При этом квантиэатор состоит из 1 рормирователя пороговых .напряжений, преобразователя уровней, деширатора и многоустойчизого элемента, причем выходы Формирователя пороговых напряжений подключены к соответствующим Входам преобразователя уровней, 151-ый вход преобразователя уровней соединен с входом квантизатора, выходы преобразователя уровней соединены соответственно с входами дешифратора, кроме того, перьый выход преобразователя уровней и выходы деши 4 ратора соединены соответственно с входами многоустойчивого элемента, выход которого соединен с выходом квантизатора.Блок сравнения состоит иэ блока вычитания и элемента НЕ, причем первый и второй входы блока Вычитания соединены соответственно с первым и ВтОрььм Входами блока...
Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов
Номер патента: 1005151
Опубликовано: 15.03.1983
Авторы: Грешневиков, Ключко, Кузнецов, Малофей, Николаев
МПК: G08C 25/00, H03M 13/51, H04L 1/08 ...
Метки: адаптивного, декодирования, дублированных, мажоритарного, сигналов, телемеханических
...также "1", то состояние счетчика 2 изменяется - цервый разряд устанавливается в пО", а второй разрядв "1". Действующий вслед .за этим СИ 1 считывает состояние счетчика 2 и при этом в первый разряд регистра 6 записывается "0",а в первый разряд регистра 6, - "1",Далее СИ 2 сбрасывает счетчик 2 в"0", а СИ 3 сдвигает, инФормацию в 5 регистрах на один разряд и устанавливает счетчик 2 в состояние, соответствующее второму элементу первого повторения, Далее на вход 10 поступает второй элемент второго повторения, где сравнивается с одноименным элементом первого повторения,аналогично изложенному. Результатсравнения поступает на вход счетчика 2 и переводит счетчик 2 в соответствующее состояние, которое считывается СИ 1 и записывается в регистры 61...
Устройство для приема и мажоритарного декодирования информации
Номер патента: 980114
Опубликовано: 07.12.1982
Авторы: Александров, Грешневиков, Ключко, Кузнецов, Малофей, Николаев
МПК: G08C 19/28
Метки: декодирования, информации, мажоритарного, приема
...разрядов 2, и 2 счетчика 2, формируют код числа принятых единиц для каждого разряда сообщения с эле- З 5 ментом, одновременно поступающим от четвертого повторения. Код считывается с выходов разрядов счетчиков 2 и подается на первые три входа кодопреобразователя 3. Выходные сигналы у , 4 О У 2,У 3, формируемые н соответствиитабл.1 и которые можно задать выражениями ( 1) соответственно, записываются в регистры 7-9, проходя по второму открытому входу переключателей 4-6 4 реперные входы переключателей 4-6 в этот момент закрыты). По окончании приема четвертого повторения в регистрах 7-9 будут записаны численные значения принятия решения по четырем повторением. С этого момента закрываются вторые входы переключателей 4 и 5 и перный вход...
Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов
Номер патента: 951732
Опубликовано: 15.08.1982
Авторы: Грешневиков, Ключко, Кузнецов, Николаев, Родичев
МПК: H03M 13/51, H04L 17/30
Метки: адаптивного, декодирования, дублированных, мажоритарного, сигналов, телемеханических
...1 открывается, когда устанавливается факт начала поступления информации (например, по выделению несущей частоты и др.), Этот момент в общем случае может не совпадать с началом приема первого элемента принимаемого подблока. Допустим устройство начало работать с момента приема (+1)-го элемента. Тогда через и тактов в первый регистр накопителя 3 через сцетчик 2 сначала записывается (и-) конечных элементов первого подблока и затемначальных элементов второго подблока. При приеме последующих элементов счетчик 2 подсчитывает число единиц Ч (1= =1, 2,и) в одноименных элементах, сдвинутых натактов последовательностях и соответствующие цифровые коды записывает в накопитель 3, На каждом п(3-1)+ такте (где3, 5,к) начинается попытка выделения сигнала...
Устройство для предотвращения ошибок в системах передачи данных
Номер патента: 930335
Опубликовано: 23.05.1982
Авторы: Грешневиков, Ключко, Кузнецов, Николаев, Родичев
МПК: G08C 25/00
Метки: данных, ошибок, передачи, предотвращения, системах
...комбинации, селектор. выполняется в виде дешифратора, вход которого подключается к дополнительному вцходу регистра записи. Исходное состояние регистра 2 записи- нулевое.Устройство работает следующим образом.Принятая кодовая комбинация через элемент ИЛИ 1 записывается поразрядно в регистр 2 записи, выталкивая нули в анализатор 3 и одновременно поступает через другой вход непосред ственно в анализатор 3. Логика работы анализатор 3 такова, что в случае несовпадения элементов кодовых комбинаций хотя бы в одном из разрядов происходит формирование сигнала "Разрешение", поступающего на управляющие входы элемента 4 считывания и блока 6 управления и разрешающего перевод принятой кодовой комбинации из регистра 2 записи в выходной блок 7...
Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов
Номер патента: 884163
Опубликовано: 23.11.1981
Авторы: Александров, Грешневиков, Ключко, Кузнецов, Николаев
МПК: H03M 13/51, H04L 17/30
Метки: адаптивного, декодирования, дублированных, мажоритарного, сигналов, телемеханических
...на выход устройства для состояний 01 и 11 40 счетчика 2(две или три единицы из трехвозможных) информационный "0" формируется и выдается на выход устройствадля состояний ОО и 10 счетчика 2(триили два нуля из трех возможных),Если 4 результат мажоритарной обработки два 45Уиз трех необходимо выдать повторно, тона выход решающего блока 9 подаетсясинхросигнал . В, который поступает науправляющие входы переключателей 13,,управляющий вход ключа 18. Переключатели 13 подключают решающую схему 50.блока 9 на выход регистров 6,7 и 8, аключ 18 открывается. Содержимое регистров 6 и 7 поступает в решаюший блок9, где формируется мажоритарный результат, выдаваемый(повторно) через ключ 18на выход устройства.Если состояние каналов связи на момент...
Способ адаптивного мажоритарногодекодирования кодовых комбинаций
Номер патента: 809567
Опубликовано: 28.02.1981
Авторы: Александров, Грешневиков, Ключко, Кузнецов, Николаев
МПК: H03M 13/43
Метки: адаптивного, кодовых, комбинаций, мажоритарногодекодирования
...4, для третьего - 2 и так далее.Для повторений, приведенных в табл. 1, действие способа заключается в следующем,Принимают первое повторение, подсчитывают число единиц и цифровые коды записывают в регистры сдвига со стороны 5-х разрядов, продвигая их с каждым новым принимаемым элементом влево. Таким образом, к концу приема 1-го повторения содержимое регистров (табл. 3) следующее: 0 О,а после приема ровые коды имею ния цифго поввид 1 О как в этом случае е ф 3 повторение), Р = е 6 Щ е Ф 5 е и Реэуль арной обработки записыв Таккратноф Семажорикак(пятн) еатется 1 1 О 1 О 0 О О Р 1 Р 2 1 1 О О Аналогично осуществляется при и обработка очередных повторений после окончания приема 10-го пов О О Память предс регистров сдвиг(-й столбец пре...
Устройство выделения рекурентного сигнала с обнаружением ошибок
Номер патента: 758552
Опубликовано: 23.08.1980
Авторы: Грешневиков, Ключко, Петухов, Попов, Сахарова
МПК: H04L 7/10
Метки: выделения, обнаружением, ошибок, рекурентного, сигнала
...последовательность двоичных символов через переключатель 1 поступает в блок 2 проверки на рекуррентность. В этом блоке, содержащем регистр сдвига на к-разрядов с точ лами съема на сумматоры по модулю два (в соответствии с многочленом Р(х) ), принимаемые символы проверяются на соответствие закону рекуррентного кода. Так, например, для 20Р(х) = хб + х+ уравнение проверки имеет вид х; х Э х, - 6,где х, - принимаемые из канала связи элементы последовательности, О+ - сложение по модулю два. 40 Для уменьшения ложной синхронизации в устройстве производится дополнительная проверка на точность выделения синхросигнала. Это осуществляется путем поэлементного сравнения на блоке 5 генерируемых блоком 2 двоичных знаков с последними М-разрядами...
Устройство для выделения рекуррентного синхросигнала
Номер патента: 758549
Опубликовано: 23.08.1980
Авторы: Александров, Грешневиков, Ключко, Петухов, Попков, Попов
МПК: H04L 7/04
Метки: выделения, рекуррентного, синхросигнала
...сигналов, подаваемых на его обавхода,Предлагаемое устройство имеет более высокую точность выделения синхросигнала, чемизвестное.В известном устройстве синхросигнал не, выделяется при условии, что конец зачетногоинтервала совпадает с концом рекуррентнойпоследовательности и имеет место ошибка вК последиих разрядах последовательности, Еслизачетный интервал равен длине последовательности и и качество канала связи характеризуется вероятностью искажения одного элементаРо, то вероятность подбери синхросигнала в известном устройстве определяется выражениемиВ предложенйом устройстве эта вероятностьбудетРп (и К)Таким образом имеет место уменьшениепотери синхросигнала на величину матор по модулю два подключен ко входурегистра...