Устройство для передачи информации с защитой от ошибок
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1669080
Автор: Сафаров
Текст
(1115 Н 03 ГОСУДАРСТВЕННЫЙ КОМИТЕТГ 10 ИЗОВРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИ АВТОРСКОМУ СВИДЕТЕЛЬСТВУ техническии инБонч-Бруевича И ИНБОКмации стросвямах тесо Овел(71) Ленинградский электроститут связи им проф, М. А,(56) Авторское свидетельство СССРМ 1490713, кл. Н 03 М 13/00, 1987.(54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧФОРМАЦИИ С ЗАЩИТОЙ ОТ ОШИ(57) Устройство для передачи инфорзащитой от ошибок относится к элекзи и может быть применено в систе леметрии и передачи данных. Цель изобретения - повышение быстродействия устройства за счет сокращения избыточности кода и повышение надежности путем упрощения его структуры. Устройство содержит синхронизатор 1, распределители 2 и 5 импульсов, блок 3 ключевых элементов, аналого-цифровой преобразователь 4, блок 6 элементов И, блок 7 сумматоров по модулю два, элемент ИЛИ 8, блок 9 синхропризнака, регистр 10 сдвига, Блок 9 синхропризнака содержит инверторы, элементы И первой группы, элементы И второй группы и триггер, 1 3. и. ф-лы, 3 ил, 1669080Изобретение относится к элекросолзии может врыть использовано при передачеданных и в телеглетр 11 и. Цель изобретения - повышение бьсстродейсгвил устройства за счет сокращения избыточности кода и повышение надежностиустройства эа счет упрощения его структуры,На фиг. 1 приведена структурная схема 10предлагаемого устройства; на Фиг, 2 - структурная схема блока синхропризнака; нафиг. 3 - временные диаграммы работы блока с 1111 уропризнака,Уст ройс с оо дпл передачи информации с 15запситой от ошибок (фиг, 1) содержит синх.стсссзэсстр 3, 11 ервый распределитель 2 имгсупьсоо, блок 3 ключевых элементов,ассапогоифровой преобразователь 4,сАЦП), второй распределитель 5 импульсов, 20бп тк 6 злеменгов И, блок 7 сумматоров пос;пдупю дол, элемент ИЛИ О, блок 9 синхропризнака, регистр 10 сдвига.Блок синхрог 1 риэнака (фиг. 2) содержити 11 встрторь 1 11 - 17, элементы И 18-24 первой 25труппы, элементы И 25 - 31 второй группы,6111 сер 32,Устройство дпл передачи информации сззщитой от ошибок работает следусощиглстГ 11 азом. 30На входустро 11 стпа(вторые входы блока3 кпючевьсх элементов) подаются непрерывссце си с пассы 81(1),5 лс(1). Выборки (отсчеты)З 111 Х СИ 1 НЭПОВ .т 1(1;), 52(С 3), , 514(Су) С ОцХОДаблока 3 последовательно всодятсл в аналого-цифрооой преобразователь 4 (АЦП), гдепреобрэзуютсл о К-разрядные двоичные, ол 161,11 ации. Для получения в блоке 3 гсоследствлтелсностстиз И выборок М входных сигапоо на входы блока 3 подаются 40осллтутирусощие (стстросные) им тульсы. Настстс цй вход первого элемента И блока 3ссос;тупает первая последовательность имсупьсс 1 в с частотой следования кадров 1 к идп 11 тепь 11 остью т, канального ин гервапа. На 45вход второго элемента И блока 3 поступаетвсорал последовательность импульсов с телт 11 же параметрами, сдвинутая по оси времени 1 а время Тк, На вход М-го элемента Иблока 3 поступает такал же последовательность импульсов, сдвинутая относительно11 ервой на время (И) Тк, На второй вход1-го элемента И блока 3 поступает непрепцвный входной сигнал 51(т), На выходе 1-гоэс 1 емента И получается дискретная выборка 55Ь(т 1), Для соэдатия кослмутирующих последовательностей импульсов на вход первогораспределителя 2 импульсов из синхронизатора 1 подаютсл синхросигналы с частотами кадров Гсс и слов 1. АЦП 4 выдает с частотой 1 сл кодовые ко 1 лбинации двоичного кода о параллельной форме. Эти К-разрядные сигналы по сигналам 5 л синхронизатора с частотой 1,п считываются из ячеек АЦП 4 и г 1 ерезассисывасптся в ячейки регистра 10 сдвига, После записи по сигналам Яб, которые поступают иэ второго рас 11 редепителл 5 импульсов, начинается считывание записанного К-разрядного кодового слова, Эти информационные сигналы в виде последовательности Элементов а 1. а 2, , а 12 ввОдятСя на входы блока 6 элементов И и на вход элемента 8 ИЛИ, Для АЦП 4, работающему по счетному методу, на его вход иэ синхронизатора 1 подаются счетные импульсы с частотой 1 ч.Второй распределитель управляется сигналами синхоонизатора и вырабатывает все сигналы, необходимые для реализации алгоритма кодирования и управления процессом считыоания информационных сигналов из регисгра сдвига,Для формирования из информационных элемеспоо ата 12 проверочных элементов а 1, а 2,"., а 7 на вьходе блока 7(фиг, 3) используются сигналы, которые из распределителя 5 подаются на входы элементов И блока 6.Сигналы 01,.07 с оыходов элементов И блока 6 подаются на входы соответствующих двоичных сумматоров блока 7 сумматороо по модулю 2. Блок 1 сумматоров по модулю два выдает последовательность проверочных элементов а 1 ат которые вводятся на входы блока 9 синхропризнака,В блоке 9 синхроприэнака (фиг. 2) сигнал а 1 подается одновременно на входы инвертора 11 и второго элемента И 25, сигнал а 2 на входы иноертора 12 и элементов И 26 и т, д. При подаче сигнала 50 высокого уровня (фиг. 3) на входы элементов И 25 - 31 на кодовое слово а 1 а 2 аз ал аз ав а 7 накладывается кодовое слово Ь 1 Ь 2 ЬЗЬлЬ 5 ЬбЬ 1 си нхро охода си нхронизации по словам, При подаче на входы первых элел 1 ентоо И 18-24 сигнала высокого уровня Яо на кодовое слово а 1 а 71накладывается кодовое слово Ь 1,.,Ь 7 синхрокода синхронизации по кадрам, Например. сигнал а 1 (О или 1) на входе элемента И 18 преобразусотся в сигнал а 1 (1 или О), Если его пропустить на выход элемента И 18, то это значит, что мы получаем сигнал гЪ =а 1 +1, Это равносильно тому, что сигнал ат сумми 11 уется с сигналом Ь 1-1.На вход эле 1 лента ИЛИ 8 с выхода регистра 10 сдвига поступает последо 1669080вательность информационных посылок а 1 а 12, которая занимает интервал, определяемый сигналом 52 о. Затем с выходом блока 9 синхропризнака подается последовательность посылок С 1 зС и. С 19, где С 1 з= а 1+ Ь 1, Сц= а 2+ Ьг,С 19= й 7+ Ь 7, где Ь - элемент синхрослова. Элементы С 1 з,С 19 получаются пассивным методом.Таким образом, каждая выборка Ь(ь) 1-го сигнала Я(1) отображается двоичным словом (и, с)-кода (где п=19, К=12).Каждое из и-значных слов, кроме й-го несет также сведения о синхрослове групповой синхронизации. а каждое М-е слонов сведения о синхрослове кадровой синхронизации,Формула изобретения 1. Устройство для передачи информации с защитой от ошибок, содержащее синхронизатор, первый и второй выходы которого соединены соответственно с первыми входами первого и второго распределителей импульсов и аналого-цифрового преобразователя и с вторым входом первого распределителя импульсов, выходы которого соединены с соответствующими первыми входами блока ключевых элементов, вторые входы которого являются входами устройства, выход блока ключевых элементов соединен с вторым входом аналого-цифрового преобразователя, третий вход которого соединен с третьим выходом синхронизатора, четвертый выход которого соединен с вторым входом второго распределителя импульсов, первые и вторые выходы второго распределителя соединены соответственно с первыми входами блока сумматоров по модулю два и с первыми входами блока элементов И, выходы которого соедине ы с вторыми входами блока сумматоров по модулю два, и элемент ИЛИ.выход которого является выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью 5 повышения быстродействия и надежностиустройства. в него введены блок синхропризнака и регистр сдвига, выход которого соединен с первым входом элемента ИЛИ и вгорым входом блока элементов И, выхо ды блока сумматоров по модулю два соединены с первыми входами блока синхропризнака, второй и третий входы которого подключены соответственно к первому из выходов первого распредели теля импульсов и второму выходу синхронизатора, пятый выход которого соединен с третьим входом второго распределителя импульсов и четвертым входом аналогоцифрового преобразователя, выходы кото рого соединены с первыми входамирегистра сдвига, второй и третий входы котороо подключены соответственно к первому выходу синхронизатора и третьему выходу второго распределителя им пульсов.2, Устройство по и, 1, о т л и ч а ю щ е ес я тем, что блок синхропризнака выполнен на триггерах, инверторах и двух группах элементов И, инверсный и прямой 30 выходы триггера соединены с первымивходами всех элементов И соответственно первой и второй групп, выходы инверторов соединены с вторыми входами одноименных элементов И первой группы, 35 выходы элементов И первой и второйгрупп являются выходами блока, входы инверторов объединены с вторыми входами соответствующих элементов И второй группы и являются первыми входами бло ка, выходы триггера являются вторым итретьим входами блока.1669080 Фиг.г Реда С.Патрушев р Т,Пал аказ 2660 Тираж 437 Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж, Раушская наб 4/5 Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 10 Я в оставитель Н.Бочароваехред М.Моргентал
СмотретьЗаявка
4650398, 14.02.1989
ЛЕНИНГРАДСКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. ПРОФ. М. А. БОНЧ-БРУЕВИЧА
САФАРОВ РИЗА ТАДЖИЕВИЧ
МПК / Метки
МПК: H03M 13/03
Метки: защитой, информации, ошибок, передачи
Опубликовано: 07.08.1991
Код ссылки
<a href="https://patents.su/4-1669080-ustrojjstvo-dlya-peredachi-informacii-s-zashhitojj-ot-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для передачи информации с защитой от ошибок</a>
Предыдущий патент: Управляемый делитель частоты следования импульсов
Следующий патент: Система связи с временным разделением сигналов
Случайный патент: Способ получения олигооктадиенамера