Устройство для выделения рекуррентного синхросигнала с обнаружением ошибок

Номер патента: 1633507

Авторы: Бедалис, Кацман, Каяцкас

ZIP архив

Текст

СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСНИ ХРЕСПУБЛИК 163350ЗОБРЕТЕНИ ОПИСА ЕЛЬСТ РСКОМУ С К 2(56) Авторское свидетельство ССС198762, кл. Н 04 1 7/1 О, 985. яцкас ВЫДЕЛЕНИ ОСИГНАЛА О ДЛЯ Я СИНХР С ОШИБОК носится к электросвязи- уменьшение времениОнизмд. Устройство со(54) УСТРОЙСТВ РЕКУРРЕНТНОГО ОБНАРУЖЕНИЕМ (57) Изобретение о Цель изобретения установления синхр ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЬ(ТИЯПРИ ГКНТ СССР держит переключатель 1 режимов работы, блок 2 проверки на рекуррентиость, селектор 3, эл-т И 4, эл-т ИЛИ 5, сумматор 6 по модулю два, эл-ты И - НЕ 7 и 8, Р 5. триггеры 9 и 1 и счетчик 10. Если в сумматоре 6 подряд фиксируются г совпадающих эл-тов, на выходе счетчика 10 появляется импульс переполнения, управляющий переключателем . который замыкает обратную связь для блока 2, переводя его в режим автономного генерирования рекуррентной последовательности. Установка режима синхронизма осуществляется только в том случае, когда подряд г эл-тов, сравниваемых в сумматоре 6, совпадает. 1 илИзобретение отнсится к элекгросвязи и может быть исюльзовзна для цикловой синхронизации в системах передачи двоичной информации.11 ельк) и обрстесия является ученыпение рсмени усц дв)с ния син.ронизма.Нз чертежс прелс Гдвленд структурная элс ктрическая схс мд ус) ройс гид,1.я выделения рекуррс нтгогсинхросигнзлз с обнаружением ошибокУсройсс)о лля иыле,ения рекурренгного синхрос с ндлз с осндружением ошибск солс ржит рск.очд Гсть 1 рсжимов работы, блок 2 проверки нд рекурренгнось, ссглсктор 5, э.цмен И 4, элемсн) И,1 И 5, сумматор 6 по мо;1 у.о дид, первый 7 и вгорой )5 элемснты И НЕ, первый Й-тригер ), счет ик 11 и и рои Р.)-ри герУсгройссио рдбогдс г слелукхцим образом.ри н им де чая ло и цн;) я сцс, елинтел ьность синхросигндлд черс переключатель 1 нступает нд элсченг И 4, которьи содеркит рсгсст р сдвига гд )г разрядои с точкачи ссьсмд и сучмдторс 6 н соотиетсгиии чнопч. ноч (Х) Е 5 ыхс)лы регистра слвигд блока 2 н)дк.кцены соиолни сельпо параллельно к ихолдч селектора 5 и элечснгд И,1 И 5 Информационный синхросигнал с ныхолд ереклкчдтслнтакже поступает нд первый ихол сумчдтора 6, нз втори ихол к)горо Осгу.дст сигнал с выход блока 2.Изистно, чго кгдд н блоке 2 зши-дно А безошибочных элечснтов послед- идте,ьшси, гснерируюший полиноч которой являс ся чногоцлен Е(х), нд выходе, т нд выходе с,ока 2, форчируегся значение /г+-ГО Э.Ц ЛЕНтз этой НСЛЕДОВЗ Гс,) ЬНОСтн.Ехогдд и 6.окс " записано Й элемс нтов, га его иыхосе формируегся значение lгго элемента, которое и суммдгорс 6 срдинивдетс я с и О с т у,а ю цс смз и х О,1 0 1 о к с / + 1 - ч элементом принимаемым синхросигндлом На инверсном выходе сумматора 6 устанавливается высокий уроиень, когда эти элел)енгы совпадают. Это означдег, что в блок 2 записаны элементы .Ч-последовдтельностс и что поступивпни элемент тдкже явлин)с я элементом этой М-поспелова Гельносги. На выходе элемента И,ЕИ 5 устинавлиидегх я елиничный уровень, если хотя бы один элемент из записанных В блок 2 ичее) значение единицы. и тем сдмыч исклюцдеся срдодтыВа ни. схемы. ко лз принсчаемый сигндл состоии одних нуей Ело лд эгеленть, срднниндс чыс в уччдлгоре 6, сои. из,сдют, го си налдми с его выхо;сои открывается исрьыи э,цчс нг 11 НЕ. 7 и зширдется и)орои элсчент И НЕ 8 Тдкоисй импульс, поступииний церез открыпгыи не рвый элемс нт И Н 1. 7 устдндвлиизст К-триггер 1 и нулевое сстянис и низки м лровне ч с прялГО выход вторГО с - григерауссдпзнлиидется сцстный режим счетчику ), кгрыи полс итпдст гакгы. Если в сучлдорс 6 подрял зафиксированы г совпадающих элементов, на выходе счетчика 10 появляется импульс переполнения, который постусает на управляющий вход переключателя 1 режимов работы и устанав.ивает первый триггер 9 в единичное состояние, который отключает первый информационный вход переключателя 1 от его выхолд и по,1 ключает второй информационный вход на выход переключателя 1, дмыкся тем самым обратную связь для 10 блокд 2, и переиодиг последний в режимавтономного генерирования рекуррентной последовательности согласно многочлену г(х).Входы сумматора 6 соединяются, это ознацдет, что на его инверсном выходе устанавлиидется единичный уровень и счетчик 10 формирует импульсы перепочнения, которые и)дгверж,1 дюг единичное состояние первого К-тригерд 9. Импульс переполнения устанавливает последний в единичное состояние, элемент И Л отпирается и при достиже ни и В се.екторе,5 селект ируемой комбинации на его выходе формируется импульс, который поступает на выход устроисид, д также на первый управляюший ихол переключдгеля 1 и на вход периго Р-трсггерд 9. 1 од действием этого илплль.д первый К-триггер 9 и переклюцдсль 1 опрокидываются в исходное состоянис, размыкая обратную связь для блока 2.,Еополнительсо сигналом с выхода элемента И 4 сбрасыизесся в нулевое состояние блок 2.Устройс) ио начинает новый цикл приема.Ес.и и процессе приема появляются ошибки, нд прямом иыхо.1 е сумматора 6 устанавгивдется высокий уровень, который отпирает второй элемент И НЕ 8 и тактовым импульсом счетчик О устанавливается в едии и чш)е состоя н не, тем самым сбрасывая сцс гцик 10 в исходное состояние.Устдсовкд режима синхронизма осушествляегся только в том случае, когда подряд)Гечс нтои, сравниваемых в сумматоре,с,совпадает. Импульс переполнения на выхо ле счетчика О формируется только в томслучае, когда Й+г элементов принятого синх- Исигнала являются элементами М-последонзгс.ьносги, генерируюцим полиномом которой является многочлен Г(х). Если принять, ио с ч кость счетчика 1 О г=К блоком 2 и сум 4 счаороч 6 проверено на рекуррентность 2 Ф ),с мс итои принимаемой последовательности.Фор.чцла изобретенииУстройство для выделения рекуррентного синхрсигнала с обнаружением ошибок, содержащее последовательно соединенные пеи к.юцатель режимов, блок проверки на реркурренгность (Ь 1 Р), селектор и элемент И, и также элемент И,1 И, счетчик и пер- НЫИ хГРИГГ.Р, ВЫХОД КОтоРОГО ПОДКЛЮ- цен к игорму илилу элемента И, выход которого является выходом устройства и 1,1 клк)цен к Р.ихо.су первоо РЛ-триггера, и к первым упрдиляюшим входам Ы 1 Р1633507 Составитель О. МельковаРедактор Н. Рогулнч Техред А. Кравчук Корректор И МускаЗаказ 623 Тираж 388 ПодписноеВНИИПИ Государственного комитета,по изобретениям и о рм и отк ытиям п и ГКНТ СССР13035, Москва, Ж - 35, Раушская наб., д. 4/5а тент, г. Уж го од, ул. Га гари на,0Производственно.издательскии комбинат5и переключателя режимов, первый информационный вход которого является информационным входом устройства, а второй информационный вход подключен к информационному выходу БПР, сигнальные выходы которого подключены к входам элемента ИЛ И, отличающееся тем, что, с целью уменьшения времени установления синхронизма, введены последовательно соединенные сумматор по модулю два, первый элемент И - НЕ и второй Р 5-триггер, а также второй элемент И - НЕ, первый и второй входы которого подключены соответственно к прямому выходу сумматора по модулю два и к соединенным между собой тактовым входам первого элемента И - НЕ, счетчика и БПР и являются тактовым входом устройства, выход элемента ИЛИ подключен к сигнальному входу первого элемента И - НЕ, вы ход второго элемента И - НЕ через второй 5-триггер подключен к управляющему входу счетчика, выход которого подключен к 5-входу первого Р 5-триггера и второму управляющему входу переключателя режимов, выход и второй информационный вход которого подключены ссютветственно к первому и второму входам сумматора по модулю два,

Смотреть

Заявка

4477807, 23.08.1988

КАУНАССКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ ИМ. А. СНЕЧКУСА, ПРЕДПРИЯТИЕ ПЯ Р-6856

БЕДАЛИС ЗЕНОНАС ЙОНОВИЧ, КАЯЦКАС АЛГИМАНТАС АНТАНОВИЧ, КАЦМАН ВЛАДИМИР ВЛАДИМИРОВИЧ

МПК / Метки

МПК: H04L 7/10

Метки: выделения, обнаружением, ошибок, рекуррентного, синхросигнала

Опубликовано: 07.03.1991

Код ссылки

<a href="https://patents.su/3-1633507-ustrojjstvo-dlya-vydeleniya-rekurrentnogo-sinkhrosignala-s-obnaruzheniem-oshibok.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для выделения рекуррентного синхросигнала с обнаружением ошибок</a>

Похожие патенты