Патенты с меткой «десятичные»
Сотенные или десятичные весы
Номер патента: 2607
Опубликовано: 31.03.1927
Автор: Шойхет
МПК: G01G 1/24
Метки: весы, десятичные, сотенные
...поперечной связи при износе их острия.Предлагаемые весы имеют целью устранить указанные недостатки.На чертеже фиг. 1 изображает вид рычагов весов сбоку, фиг. 2 - план и фиг. 3 - поперечный разрез по линииАВ по фиг. 2. Оба крыла а соединены поперечной связью б, концы которой загнуты под прямым углом и прихвачены заклепками е к крыльям рычага, благодаря чему возможна точная фиксация направлений крыльев, так что при закреплении обоих крыльев непосредственно между собой не возникают в ненагруженном состоянии внутренние напряжения ни на изгиб, ни на кручение.Над поперечной связью б в крыле проделано квадратное отверстие, куда вгоняется короткая квадратная сквозная стальная призма г, которая с внешней стороны рычага своими верхними...
Способ преобразования целых чисел, заданных в двоичной системе счисления, в десятичные числа
Номер патента: 131973
Опубликовано: 01.01.1960
Автор: Куликов
МПК: H03M 7/12
Метки: двоичной, десятичные, заданных, преобразования, системе, счисления, целых, чисел, числа
...двоично-десятичный счетчик, цачиная только со второго импульса.Исследуя вопрос скорости преобразования двоичного кода в двоично-десятичный код для случая п.:-15 по описанному способу, можнозаметить, что эта скопость оказывается ниже скорости вывода механических печатающих устройств и поэтому может ставиться под сомнениецелесообразность применения указанного способа для этих случаев.Для ускорения процесса перевода предлатается производить одновременно перевод младших и старших разрядов двоичного числа начиная с некоторого разряда 2). Двоичный счетчик в этом случае разбивается на два и к - номер разряда, с которого целесообразно применять разделение двоичного счетчика.В двоично-десятичном счетчике импульсы (единицы), поступающиев первую...
Преобразователь двоичных десятиразрядных чисел в двоично десятичные
Номер патента: 630627
Опубликовано: 30.10.1978
МПК: G06F 5/02
Метки: двоично, двоичных, десятиразрядных, десятичные, чисел
...шого кода,На чертеже представлена блох-схе:,апреобразователя двоичных лесятиразрялных чисел в лвоично-десятичные,Она содержит триггер 1, элементы 11 2, Л, схему 4 сравнения, двоичный б и лвои Но- десятичный б счетчики, анализатор 7 двоичного кода, шину 8 установки режима и входную шину 9, информационные входы 10 преобразователя.В начале цикла преобразования установочный импульс (УИ) обнуляет счет:яки и устанавливает триггер 1 в состояние, при котором элемент И 2 открыт. Через этот элемент счетные импульсы (СИ, 11 оступают на вход двоичного счетчика б, Гока его когл не станет равньв Вхолному ;.Своичному числу. В этот момент схемасравне 11 ия выдает сигнал, устанавлизающий триггер 1 в исходное состояне, после чего элемент И 2 закрывается...
Устройство для преобразования двоичных чисел в двоично десятичные
Номер патента: 699519
Опубликовано: 25.11.1979
Автор: Омельченко
МПК: G06F 5/02
Метки: двоично, двоичных, десятичные, преобразования, чисел
...разряда;- десятичная цифра.Устройство работает следующим образом.По шине 1 поступает сигнал, который запускает блок 2 управления, вырабатывающий сигналынеобходимые для автономного функционирования устройства.Одновременно по входной шине 15 поступает преобразуемое двоичное число. Регистр 14 сдвига обеспечивает хранение и выдачу на З-й вход блока 5 сравнения исходного двоичного числа, в далее частичных разностей Л 1 . Нв первый вход блока сравнения в каждом цикле подаются поочередно девять двоичных эквивалентов десятичных чисел вида3 "=о цо-")1Эти эквиваленты вырабатываются первым формирователям 5 эквивалентов, Выборку эквивалентов осуществляет блок 2 управления. В исходном положении блок 2 управления установлен на выборку...
Преобразователь дробных двоичныхчисел b десятичные
Номер патента: 798798
Опубликовано: 23.01.1981
МПК: G06F 5/02
Метки: двоичныхчисел, десятичные, дробных
...часть кода суммы с выходов полусумматора и сумматоров26, 28 и 29 ИЛИ 22 и И 16 записывается в первый регистр 30. При поступлении очередного синхроимпульса на вход 3 код дробной части суммы из первого регистра 30 переписывается во второй регистр 36, с выходов которого через группу элементов ИЛИ 17 поступает на входы двоичного сумматора 23 и умножается на число 10 (1010). Этим же синхросигналом в регистре сдвига б единица сдвигается в следующий разряд, отчего группа элементов И 10 и элемент И 7 запираются, а при поступлении очередного синхросигнала на вход 4 на выходе элемента И 8 появился сигнал приема второго числа, которое записывается в тетраду 43 выходного регистра 45. Этот процесс поочередного выделения разрядов десятичного...
Устройство для преобразования двоичныхчисел b двоично десятичные
Номер патента: 809153
Опубликовано: 28.02.1981
Авторы: Асатиани, Кублашвили, Мирианашвили, Смородинова, Чачанидзе
МПК: G06F 5/02
Метки: двоично, двоичныхчисел, десятичные, преобразования
...где: 47 - код двоичного числа, подаваемого на информационную входную шину 5; 48 - логические уровни на шине 7 управления; 49 - логические уровни на шине 2 управления; 50 - логические уровни на выходе элемента ИЛИ 9;51,52,53,54 - соответственно, логические уровни на первом, втором, третьем и четвертом разрядных выходах сдвигового регистра 1; 55 - логические уровни на выходе элемента И 11; 56 - логические уровни на выходе элемента 15 задержки; 57 - логические уровни на выходе сумматора 6;58 - логические уровни на выходе элемента И 17; 59 - логические уровни на выходе элемента И 18; 60 - логические уровни на выходе элемента 20 задержки; 61 - логические уровни на выходе сумматора 21;62 - логические уровни на выходе элемента и И 22; 63 -...
Устройство для преобразования двоичных чисел в двоично десятичные и обратно
Номер патента: 1142826
Опубликовано: 28.02.1985
Авторы: Акопян, Андреасян, Арутюнян, Шароян
МПК: G06F 5/00
Метки: двоично, двоичных, десятичные, обратно, преобразования, чисел
...наЧисло, подлежащее преобразованию, входной регистр 17.1 через селекторпоступает на регистр 1, с выхода ко.1 первого яруса, а на регистрторого тетрады этого числа поочеред-18.1 через селектор. 6.1 поступаетно, под управлением сигналов, посту вторая тетрада исходного числа Есла. сли,ющи по шинам 7, 1-7.3 распределите- например, эта тетрада имеет значениеля импульсов, начиная со старшей тет(Р), то код 0010 1111(2 Р) обраУрады, через селектор тетрад 2, посту- зованный содержимым регистров 17 1пают на вход 13 блока промежуточных и 18.1, преобразуется в блоках памяпреобразований, далее под управлени- З 0 ти 19 1 и 20 1и . в двоично-десятичныйем сигнала, поступающего по шине 8 код, .который равен 47 (0100, 0111),через селектор 16.1 пост аР, о...
Устройство для преобразования двоичных чисел в двоично десятичные и обратно
Номер патента: 1388995
Опубликовано: 15.04.1988
Авторы: Андреасян, Арутюнян, Габриелян, Шароян
МПК: H03M 7/12
Метки: двоично, двоичных, десятичные, обратно, преобразования, чисел
...то код адреса Р 1 (11110001), образованный значением этой цифры и значением счетчика цифр, вызывает чтение и передачу на выход элементов 4.7-4.9 памяти кода 0010(2), 0100(4), 0000(0) соответственно, который является десятичным значением (240) шестнадцатиричного числа РО.На выходе остальных элементов памяти появляются нули. Это число (00000240) через регистр 5 промежуточных преобразований поступает на первый вход сумматора 6, на второй вход которого с выхода регистра 7 поступает результат преобразования предыдущей цифры (00015) . Сумма этих чисел (000255) представляет собой преобразованное десятичное значение шестнадца-. тиричного числа РР младших двух цифр исходного числа. Эта сумма является промежуточным результатом...
Преобразователь двоичных кодов угла и дальности в двоично десятичные коды
Номер патента: 1432782
Опубликовано: 23.10.1988
Авторы: Киселев, Кондратьев
МПК: H03M 7/12
Метки: дальности, двоично, двоичных, десятичные, кодов, коды, угла
...кода Фб, соответствующих ныражениям 31 Э 23334 + ОООЭ 5 при П 23 = 0; 1 = 000 припри П 24=1;лв= 1111 при П 24=0,П 23=1, П 21=0Перед поступлением кажцого Й 35 элементы 56 - 58 вырабатывают сигналыП 56 = П 57 П 58; П 57 = ЭО ч П 51, П 58 = ЭО ч П 52,(14) а сумматоры 51 и 52 и коммутатор 53 вырабатывают кодыФ 51 = 30П 51 (б+Ф 52)ЧП 51 (Ф 52- - 1 ОЯ ч 30П 52 Ф (10 +Ф 52) ч Г 52 хх 9;Ф 52 = ЭОЭ +Ф 54 ЧЭО П 52 (Ф 54 - - 3) Ч П 52 (-);Ф 53 = П 56 Ф 51 Ч П 56 Ф 52, (15) где П 51 и П 52 - сигналы переполненийсумматоров 51 и 52соотнетственно;Ф(10+Ф 52) - код Ф 51 при ЭО П 52=1; Ф 54 - код, вырабатываемый регистром 54,В процессе функционирования узлы51-58 формирователя 5 образуют двоично-десятичный ренерсивный накапливающий сумматор,...