Преобразователь двоичных кодов

Номер патента: 624226

Автор: Пелюнский

ZIP архив

Текст

Рви оюз Советских циалистицеских Республик чи 11) 624226 ЗОБРЕТЕ ОР СКОМУ СВИДЕТЕЛЬСТВ(22) Згчвлено О 8.12.78(21) 2198110/18-2 51) М, Кл. ( 06 Р 5/02 исоединением заявкиударстаеннмй камнтет вата Министров СССР ае делам иэабретвнийн открытий 3) Приоритет ФЗ) Опубликовано 15,09.78,Бюллетень 3 4 б) Дата опубликования описания 02.08,7 УДК 681.32(71) Заявите 4) ПРЕОБРАЗОВАЧЕЛЬ ДВОИЧНЫХ КОДОВ ющим регистром, выхоц которого поцключен ко вторым вхоцам блоков анализа.Нецостатком этого устройства явпяепся невозможность использования сцвигающего регистра цпя выполнения цругих операций и относительная сложность устройства,Цепью изобретения является упрощениепреобразователя и расширение функциональных возможностей путем обеспечения воэможности выполнения операций нац промежуточными результатами преобразования.Это цостигается тем, что преобразователь соцержит в кажцой тетраце сцвигюощего регистра блок управления преобразо-.ванием, первый вхоц которого соецинен свыхоцом блока управления сцвигаюшегорегистра, второй вхоц - с выхоцом бйка анализа, а выхоц соецинен оо вторымвхоцом блока коррекции.На чертеже показана блок-схема прецлагаемого устройства,Устройст ич- . цво х коцов разцепе 5 Изобретение относится к области циррив вой вычислительной техники и может быть использовано при построении систем обработки информации.Известен преобразователь цвоичного ко Ив в иисягичиый 11 , соивржиший савигиющий регистр, раэцепенный на тетрацы, блоки коррекции и бпок управления. Нецос татком такого устройства является невозможность использования сцвигающего ре-1 о гистра цпя цругих цепей, невозможностьиспользования промежуточных результатов преобразования и относительно невысокая скорость работы. Наиболее близким техническим решением к цанному изобретению является преобрввоввиияь 2, соявржвщий сивигиющий регистр, раэцепенный на тетрацы, блоки коррекции, выхоцы которых поцключены к вхоцам сцвигающего регистра, а первые вхоцы соецинены с вьгхоцами сцвигающего регистра, блоки анапиза, первые вхоцы которых поцкпючены к выхоцам сцвигающего регистра, и блок управления сцвиг во цпя преобразованиясоцержит сцвигающий реый на тетрацы 2, бпоравления сцвигающим регистром 3, и цпякаждой преобразующей тетрацы - блок управления преобразованием 4, одной изфункций котова= является зацержка преобразования, блок анализа 5 и блок коррекции 6. Выход блока управления сцвигающим регистром 3 соединен с первымвхоцом блока управления преобразованием4 и с первым вхоцом блока анализа 5, второй вхоц которого поцсоецинен к выхоцам соответствующих триггеров регистра1, а выхоц поцключен ко второму вхоцу блока управления преобразованием 4, Вы- .хоц блока управления преобразованием соецинен с первым вхоцом блока коррекции 6, второй вхоц которого поцкпючен к вы 15 хоцам соответствующих триггеров сцвигающего регистра, а выход поцсоецинен к управляющим вхоцам соответствующих триггеров сцвигающего регистра. Сдвигающий регистр имеет вхоцы 7, 8. Преобразующиететрацы сцвигающего регистра, в которые также входят блоки управления преобразованием, блоки анапза, блоки коррекции, отмечены на чертеже буквой П.5Работа устройства цпя преобразования двоичных коцов основана на способе преобразования, по которому при послецоватепьном сцвиге цвоичных коцов производится соответствующая корректировка кода после перехода из оцной тетрацы в цругую. На вхоц 7 сцвигающего регистра поступают цвоичные копы. Блок 3 управляет режимами работы сцвигающего регистра и режимом преобразования всего устройства. При отсутствии управляющего по-енциала на выхоце этого блока сцвигающий регистр осуществляет запись любого цвоичного коца, его хранение, сцвиг, т.е, участвует в решении задач вычислительного устройства, в состав которого .вхоцит данное устройство преобразования. При наличии управляющего потенциала на выхоце блока 3 сцвпгающий регистр 1, блок анализа 5, блок управлении преобразованием 4 и блок коррекции 6 участву ют в работе по преобразованию,соответсгвующего цвоичного кода. Причем, блок 3 управления сцвигающим регистром определяет время включения и выключения цля кажцой преобразующей тетрацы регистра, например цпя записи преобразованного коца в тот же регистр преобразователя, "необходимо преобразование начинать оцновременно во всех тетрацах, а по мере преобразования отключать послецователь 55 но через четыре такта сцвига коца в регистре. Время включения и выключения тетрад на преобразование может эацаваться самим блоком 3 или от внешнего устройства.Блок анализа 5 служит цпя распозна- вания числа, которое необхоцимо корректировать. Блок управления преобразованием 4 осуществляет разцеление во времени операций установления кода в регистре после сдвига и затем замены его на соответствующий; кроме того, он задает необхоцимое время цля коррекции кодаБлок коррекции 6, по управляемому сигналу с выхода блока управления преобразованием осуществляет замену коца в тетрацах регистра на соответствующий.Изобретение позволяет часть такте, определяемую блоком управления преобразованием, испольэовать непосрецственно для преобразования, а оставшуюся часть такта использовать, например, цля сравнения копов, пересылки и т.п, Это позволяет в вычислительных устройствах избежать использования "лишних" регистров.Формула изобретенияПреобразователь двоичных коцов, соцержащий сдвигающий регистр, разцепенный на тетрацы, блоки коррекции, выхопы которых подключены к вхоцам сцвигающего регистра, а первые вхоцы соединены с выхоцами сцвигающего регистра, блоки анализа, первые вхоцы которых поцкпючены к выхоцам сцвигающего регистра, и блок управления сцвигающим регистром, выхоц которого подключен ко вторым вхоцам блоков анализа, о т л и ч а ю щ и йс я тем, что, с целью упрощения преобразователя и расширения функциональных возможностей путем обеспечения возможности выполнения операций нац промежуточными результатами преобразования, он соцержит в каждой тетраце сцвигающего регистра блок управления преобразованием, первый вход которого соединен с выхоцом блока управления сцвигающего регистра, второй вхоц - с выхоцом блока анализа, а выход соецинен со вторым входом блока коррекции.Источники информации, принятые во внимание при экспертизе;1. Авторское свидетельство СССР Ио 344437, кп, Я 06 Р 5/02, 1969.2, Авторское свидетельство СССРМо 478299 кл. Ст 06 Р 5/02 1972,СоставигецЬ М, АршавскийРецактор Н. Каменская Техреа О, Андрейко Корректор И. ГокснчЗаказ 5189/39 Тираж 826 ПоцписноеЦНИИПИ Госуцарственного комитета Совета Министров СССРйо цепам изобретений и открытий113035, Москва, Ж, .Раушскаа наб., ц. 4/5фипиап ППП Патент, г. Ужгород, уп. Проектнаа, 4

Смотреть

Заявка

2198110, 08.12.1975

ПРЕДПРИЯТИЕ ПЯ А-1658

ПЕЛЮНСКИЙ ВАЛЕНТИН СТАНИСЛАВОВИЧ

МПК / Метки

МПК: G06F 5/02

Метки: двоичных, кодов

Опубликовано: 15.09.1978

Код ссылки

<a href="https://patents.su/3-624226-preobrazovatel-dvoichnykh-kodov.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичных кодов</a>

Похожие патенты