Номер патента: 1624521

Авторы: Лушников, Таджибаева, Хван

ZIP архив

Текст

(51 СУДАРСТВЕННЫЙ КОМИТЕТО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ И ГКНТ СССР ПИСАНИЕ ИЗОБРЕТЕНИЯ СКОМУ СВИДЕТЕЛЬСТВ А(54) АДРЕСНЫЙ (57) Изобретение щим устройствам но при создании схем на МДП - трэн ния - повышение ности сраба ФОРМИРОВАТЕЛЬ относится к эапоминаюи может быть использовабольших интегральных зисторах. Цель изобретебыстродействия и надежтывания адресного Изобретение относится щим устройствам и может бь но при создании больших схем на МДП-транзисторах, поминающих устройств дин к запоминають использовдинтегральных в частности заамического тиоадресного фор - временная т шиния, ного ду тью 7 сную 10 и орой орах,па.Цель изобретения - повышение быстрдействия и надежности срабатывания адресного формирователя.На фиг. 1 представлена принципиальная схема предложенногомирователя; на фиг. 2диаграмма его работы.Адресный формирователь содержину 1 нулевого потенциала, шину 2 питавходную адресную шину 3, шину 4 опорпотенциала, первую 5, вторую б и треуправляющие шины, прямую 8 и инвер9 выходные шины, триггер на первомвтором 11 транзисторах, первый 12 и вт13 нагрузочные элементы на транзист формирователя, Поставленная цель достигается введением выравнивающего элемента, ограничивающего элемента, третьего элемента предзаряда, трех элементов сброса, третьего элемента смещения. Это позволяет устранить эффект уменьшения потенциалов затвор - исток транзисторов первого и второго нагрузочных элементов при срабатывании триггера, в результатечего ток заряда и переключения триггера остается максимально возможным, а не уменьшается, что повышает скорость заряда и переключения триггера, т. е, быстродействие формирователя. Кроме того, устраняется разбаланс токов в обратную сторону, что повышает надежность срабатывания формирователя. 2 ил. первый 14 и второй 15 элементы обратной связи на транзисторах, первый 16, второй 17, третий 18 и четвертый 19 элементы разбаланса на транзисторах, первый 20, второй 21 и третий 22 элементы предзаряда на транзисторах, выравнивающий элемент 23 на транзисторе, ограничивающий элемент 24 на транзисторе, первый 25, второй 26 и третий 27 элементы сброса на транзисторах, первый 28, второй 29 и третий 30 элементы счмешения на МДП - конденсаторах, узлы 31, 32 и 33.Адресный формирователь работает слеющим образом.В исходном состоянии (момент с 1 на фиг. 2) на первой 5 и второй б управляющих шинах - нулевой потенциал, на третьей управляющей шине 7 - высокий потенциал, на шине опорного потенциала 4 - напри;кение, равное полусумме логических уровней "0" и 1", подаваемых на входную адресную шину3 (но обямтельно больше порогового напряжения транзистора), потенциал узла 33 равен потенциалу на шине 2 питания плюс одно пороговое напряжение транзистора, узлы 31 и 32 заряжены до напряжения питания, Это достигается тем, что в паузе между работой формирователя сначала подается сигнал на вторую управляющую шину 6 с уровнем, превышающим напряжение питания (1 з). При этом узел 33 заряжается донапряжения питания, а узлы 31 и 32 - до напряжения питания минус одно пороговоенапряжение транзистора, Затем вторая управляющая шина обнуляется (и), а на третью управляющую шину 7 подается высокий потенциал (т), Этот сигнал через МДП-конденсатор 30 передается на узел 33 и повышает потенциал на нем до уровня, превышающего напряжение питания. В результате узлы 31 и 32 заряжаются до напряжения питания и происходит выравниваниеих потенциалов через открытый транзистор 23. Одновременно узел 33 начинает разряжаться через транзистор 24 до потенциала шины 2 питания плюс одно пороговое напряжение транзистора, в результате транзисторы 20, 21 закрываются (16), Параметрытранзисторов 20, 21 и 24 и конденсаторов28, 29 и 30 выбираются такими, чтобы гарантировать заряд узлов 31 и 32 до сброса потенциала в узле 33.Рассмотрим случай логической "1" на входной адресной шине 3. Работа формирователя начинается при подаче высокогопотенциала на первую управляющую шину5 в момент(1.Через открытые транзисторы 12 и 13поднимаются потенциалы на плечах триггера (на прямой 8 и инверсной 9 выходных шинах), Из-за разбаланса на затворах транзисторов 16 и 17 происходит перекос триггера так, что потенциал на шине 8 превышает потенциал на шине 9. МДП-конденсаторы 28 и 29 создают динамическое смещение на затворах транзисторов 12 и 13. При этом транзисторы 20 и 21 закрыты, Следовательно, потенциалы между эатворами и истоками транзисторов 12 и 13 не уменьшаются, как это происходит в прототипе, и ток заряда шин 8 и 9 через этитранзисторы максимально возможный, что ускоряет заряд этих шин и переключение триггера, а, следовательно, повышает быст 5 1015202530404550 родействие адресного формирователя посравнению с прототипом. Кроме того, это. 55устраняет разбаланс токов заряда шин 8 и 9 в обратную сторону, что устраняет переключение триггера в обратную сторону и ложное срабатывание формирователя, т. е. повышает надежность срабатывания адрес-ного формирователя, Разряд узла 33 с появлением высокого потенциала на шине 5 через транзисторы 25 и 26 происходит таким образом, что потенциал этого узла превышает пороговое напряжение транзистора Чт до момента защелкивания триггера (момент 12), Следовательно, до этого момента разбаланс напряжений на затворах транзисторов 16 и 17 через открытые транзисторы 18 и 19 передается на шины 8 и 9, что усиливает перекос триггера в нужную сторону, т. е. также повышает надежность срабатывания формирователя. После этого узел 33 разряжается через транзистор 27 до нулевого по- тенциала для исключения потребления по шине 2 питания в статическом режиме. Прямая выходная шина 8 заряжается до потенциала шины 2 питания, инверсная выходная шина 9 через открытый транзистор 11, а узел через открытый транзистор 15 разряжаются до нулевого потенциала, Выходные сигналы формирователя сформированы.Работа адресного формирователя при логическом "0" на входной адресной шине 3 происходит аналогично, только триггер на транзисторах 10 и 11 перекашивается в другую сторону, что приводит к заряду до напряжения питания инверсной выходной шины 9, а на прямой выходной шине 8 устанавливается нулевой потенциал.Таким образом, предложенный адресный формирователь обладает более высоким быстродействием и надежностью срабатывания по сравнению с прототипом,Введением новых элементов и связей устраняется эффект уменьшения потенциалов затвор - исток транЗисторов первого и второго нагрузочных элементов при срабатывании триггера, в результате чего ток заряда плеч этого триггера остается максимально возможным, а не уменьшается,как в прототипе, что повышает скорость заряда и переключения триггера, т. е, быстродействие формирователя. Кроме того. устраняется разбаланс токов в обратную сторону, что повышает надежность срабатывания адресного формирователя.Формула изобретения Адресный формирователь, содержащий триггер на первом и втором транзисторах, два нагрузочных элемента на транзисторах, два элемента обратной связи на транзисторах, два элемента предэаряда на транзисторах, четыре элемента разбаланса на транзисторах, два элемента смещений на МДП-конденсаторах. причем затвор транзистора первого элемента разбаланса является входнойадресной шиной, затвор транзистора второго элемента разбаланса является шиной опорного потенциала, сток40 транзистора первого элемента разбаланса и исток транзистора третьего элемента разбаланса объединены, сток транзистора второго элемента разбаланса и исток транзистора четвертого элемента разбаланса объединены, сток транзистора третьего элемента разбаланса соединен с затвором транзистора первого элемента обратной связи, затвором первого и стоком второго транзисторов триггера, истоком транзистора второго нагрузочного элемента, с одной обкладкой МДП-конденсатора второго элемента смещения и является выходной инверсной информационной шиной, вторая обкладка МДП-конденсатора второго элемента смещения соединена с затвором транзистора второго нагрузочного элемента, истоком транзистора второго элемента предзаряда и стоком транзистора второго элемента обратной связи, сток транзистора четвертого элемента разбаланса соединен с затвором транзистора второго элемента обратной связи, затвором второго и стоком первого транзисторов триггера, истокомтранзистора первого нагрузочного элемента, с одной обкладкой МДП-конденсатора первого элемента смещения и является прямой выходной информационной шиной, другая обкладка МДП-конденсатора первого элемента смещения соединена с затвором транзистора первого нагрузочного элемента, истоком транзистора первого элемента предзаряда и стоком транзистора первого элемента обратной связи, затворы транзисторов первого и второго элементов предзаряда и транзисторов третьего и четвертого элементов разбаланса объединены, стоки транзисторов первого и второго нагрузочных элементов объединены и являются первой управляющей шиной формирователя, истоки первого и второго 5 10 15 20 25 30 35 транзисторов триггера, транзисторов первого и второго элементов обратной связи и транзисторов первого и второго элементов разбаланса соединены с шиной нулевого потенциала, стоки транзисторов первого и дторого элементов предзаряда соединены с шиной питания, отличающийся тем, что, с целью повышения быстродействия и надежности срабатывания формирователя, он содержит выравнивающий элемент на транзисторе, ограничивающий элемент на транзисторе, третий элемент предзаряда на транзисторе, три элемента сброса на транзисторе, третий элемент смещения на МПД-конденсаторе, причем сток и исток транзистора выравнивающего элемента соединено соответственно с затворами транзисторов первого и второго нагрузочных элементов, затвор транзистора выравнивающего элемента соединен с затвором транзистора первого и истоком транзистора третьего элементов предзаряда, затвором и истоком транзистора ограничивающего элемента, стоками транзисторов первого и третьего и затвором транзистора второго элементов сброса и с одной обкладкой МДП - конденсатора третьего элемента смещения, другая обкладка котопого является третьей управляющей шиной, сток транзистора второго и исток транзистора первого элементов сброса объединены, затвор транзистора третьего элемента предзаряда является второй управляющей шиной, затворы транзисторов первого и третьего элементов сброса соединены и являются первой управляющей шиной формирователя, стоки транзисторов третьего элемента предзаряда и ограничивающего элемента соединены с шиной питания, истоки транзисторов второго и третьего элементов сбросасоединены с шиной нулевого потенциала.1624521 оставитель В,Гордонехред М,Моргентал Редактор М.Келемеш Т Корректор роизводственно-издательский комбинат "Патент", г, Ужгород, ул, Гагарина,Заказ 194 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям.при ГКНТ СС 113035, Москва, Ж, Раушская наб., 4/5

Смотреть

Заявка

4463930, 12.07.1988

ПРЕДПРИЯТИЕ ПЯ Р-6429

ЛУШНИКОВ АЛЕКСАНДР СЕРГЕЕВИЧ, ТАДЖИБАЕВА МАРИНА АЛЕКСАНДРОВНА, ХВАН ИГОРЬ АЛЬБЕРТОВИЧ

МПК / Метки

МПК: G11C 7/00

Метки: адресный, формирователь

Опубликовано: 30.01.1991

Код ссылки

<a href="https://patents.su/4-1624521-adresnyjj-formirovatel.html" target="_blank" rel="follow" title="База патентов СССР">Адресный формирователь</a>

Похожие патенты