Номер патента: 1705868

Автор: Землянухин

ZIP архив

Текст

.Ж 1705868 151)5 0 11 С 8/00 ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Л(71) Научно-исследовательский институт многопроцессорных вычислительных систем при Таганрогском радиотехническом институте им, В, Д. Калмыкова (72) П. А. Землянухин(56) Валиев К. А. Орликовский А, А, Полупроводниковые интегральные схемы памяти на биполярных транзисторных структурах, - М.: Сов, радио, 1979, рис, 8,6, рис. 254.Там же, рис. 7,15, рис. 222.(57) Изобретение относится к автоматике ивычислительной технике и может быть использовэно в полупроводниковых запоминающих устройствах, Цель изобретения - повышение надежности в работе адресного формирователя, Формирователь содержит транзисторы 1, 2, 6, 7, 8, 10, 11, 12, 14, 15, резисторы 9, 13, источники 3, 16, 17, 18, 20 тока, адресный вход 4, нулевую шину 25, инвертирующий 19 и неинвертирующий 21 выходы, шины 5, 22, 23 источников опорного напряжения, шину 24 питания. Изобретение позволяет повысить надежность функционирования диодн ых дешифрэторсв адреса, которая выражается в повышении помехозащищенности устройства за счет того, что амплитуда сброса потенциала на невыбранных выходах деш фратора адреса по фронту импульса смены кода адреса уменьшается на 40-50 %, 2 ил.40 45 50 55 Изобретение относится к автоматике и вычислительной технике и может быть использовано в полупроводниковых запоминающих устройствах,Цель изобретения - повышение надежности работы адресного инвертора,На фиг. 1 приведена схема адресного инвертора; на фиг. 2 - графики, поясняющие его работу,На фиг, 1 приняты следующие обозначения: первый 1 и второй 2 переключающие транзисторы, источники 3 гока первого типа, адресный вход 4 устройства, шина 5 первого источника опорного напряжения, первый транзистор б связи, шестсй переключающий транзистор 7, первый опорный транзистор 8, первый резистор 9, второй транзистор 10 связи, третий 11 и второй 12 опорные транзисторы, второй резистор 13, четвертый 14, пятый 15 переключающие транзисторы, первый 16 и второй 17 источники тока третьего типа, источник 18 тока второго типа, инвертирующий выход 19 устройства, второй источник 20 тока первого типа, неинвертируащий выход 21 устройства, шина 22 второго источника опорного напряжения, шина 23 третьего источника опорного напряжения, шина 24 источника напряжения питания, нулевая шина 25.Адресный формирователь работает следующим образом,Принимают, что в исходном состоянии к базе первого транзистора 1 приложен низкий уровень потенциалаЛООвх.низ Е 1- где Е 1 - величлна напряжения первого источника опорного напряжения 5;ЛО - логический перепад входного, выходного и внутренних потенциалов,При этом распределение токов и потенциалов в схеме будет следующим, Ток источника 3 тока первого типа, замыкаясь в эмиттер транзистора 2, появится в цепи коллектора этого транзистора и обеспечит падения напряжения (ЛО) на резисторе 13. Это приводит к низкому уровню потенциалов на неинвертирующем выходе 21 устройства и базе транзистора 7; Овых.низ = Ео - ЛО - Чо,где Еп - величина напряжения источника питания;Чо -падение напряжения на прямосмещенном р-и-переходе база-эмиттер транзистора,На инвертирующем выходе 19 и базе транзистора 11 установится высокий потен циал: 5 10 15 20 25 30 35 Овых,выс. - Еп - Чо.Но тогда, с учетом того, что величинавыходного потенциала второго источникаопорного напряжения 22 равна;ЛОЕ 2 Еп-Чо- -- ,2ток первого источника 16 тока третьего типазамкнется в эмиттер транзистора 11 и вдальнейшем будет протекать в узел соединения коллекторов 2 и 11, базы 10, эмиттера12 транзисторов и первого вывода резистора 13, при этом в большинстве своем этотток замкнется в эмиттер транзистора 12 и впоследующем в шину 24 источника напряжения питания, Ток второго источника 17тока третьего типа, проходя через транзистор 15 замкнется в шину 24 источника напряжения питания. По своей величине токиисточника 3 тока первого типа и источников16 и 17 тока третьего чипа должны удовлетворять соотношению:ЛОВгде й - величина первого 9 и второго 13резисторов,Тогда имеем, что в статическом режимев узле подключения первого вывода резистсра 13 втекает ток по величине, вдвое превышающий тот ток, который нужен дляобеспечения ЛО. Транзисторы 8 и 12 предназначены для фиксации требуемой величины Овых.низ на выходах 19, 21 схемы, приэтом величина выходного потенциала третьего источника опорного напряжения 23 равна: Ез = Ео + Чо - ЛО.При поступлении адресного сигнала на вхсд 4 адресного формирователя (возрастание напряжения адресного сигнала) распределения токов и потенциалов в схеме будет происходить в следующем порядке, При достижении входного сигнала уровня выходного потенциала первого источника 5 опорного напряжения (с 1 на фиг. 2) ток источника 3 тока первого типа начнет переключаться в эмиттер транзистора 1 и в последующем через коллектор этого трэнзистора замыкаться в резистор 9, обеспечивая падение напряжения на нем. Соответственно начнется снижение потенциала на инвертирующем выходе 19 устройства, где перезаряд больших паразитных емкостей информационной шины дешифратора адреса будет осуществляться первым источником 18 тока второго типа. Потенциал же узла подключения первого вывода резистора 13 пока остается неизменным, за счет того, что отключение тока источника 3 тока первого чипа от этого узла компенсируетсятоком первого источника 16 тока третьего типа, т,е, потенциал узла подключения первого вывода резистора 13 сохраняется низким (08 ых.низ), а потенциал узла подключения первого вывода резистора 9 5 снижается, и только при т = 1 р, когда потенциал этого узла достигнет уровня потенциала второго источника опорного напряжения 22, ток первого источника 16 тока третьего типа с транзистора 11 начнет переключать ся на транзистор 14 и соответственно в шину 24 источника напряжения питания, Соответственно, при т - т 2 начинается повышение потенциала в узле подключения первого вывода резистора 13 и соответственно 15 на неинвертирующем выходе 21 устройства. При достижении этим потенциалом уровня потенциала второго источника опорного напряжения 22 ток второго источника 17 третьего типа переключится через транзи стор 7 в узел подключения первого вывода резистора 9. При смене кода адреса (при снижении потенциала на входе устройства 4) произойдет новое перераспределение потенциалов и токов в схеме, но их перерас пределение соответствует рассмотренному выше. Таким образом, два токовых переключателя, выполненные на транзисторах 11 и 14, 15 и 7, обеспечивают временную задержку между сигналами, подаваемыми 30 на две парафаэно управляемые информационные шины дещифратора адреса, Это позволяет, сохраняя неизменным низкий потенциал на одной шине, снизить до велиЛО 35 чины 2 поеца арой шины,Формула изобретения Адресный формирователь, содержащий первый и второй переключающие транзи стары, первый и второй транзисторы связи, первый и второй резисторы, источник тока первого типа, первый и второй источники тока второго типа, эмиттеры первого и второго переключающих транзисторов соеди нены с первым выводом тока первого типа, база первого переключающего транзистора является адресным входом устройства, база второго переключающего транзистора соединена с шиной первого источника опорно го напряжения, коллекторы первого и второго переключающих транзисторов соединены с первыми выводами первого и второго резисторов и базами первого и второго транзисторов связи соответственно, вторые выводы первого и второго резисторов соединены с коллекторами первого и второго транзисторов связи и с шиной источника напряжения питания, эмиттеры первого и второго транзисторов связи - с первыми выводами соответственно первого и второго источников тока второго типа и являются инвертирующим и неинвертирующими выходами формирователя, второй выход источника тока первого типа соединен с вторыми выводами первого и второго источников тока второго типа и с нулевой шиной, о т л ич а ю щ и й с я тем, что, с целью повышения надежности в работе адресного формирователя, в него введены с третьего по шестой переключающие транзисторы, первый и второй опорные транзисторы и первый и второй источники тока третьего типа, эмиттеры третьего и четвертого, пятого и шестого переключающих транзисторов соединены с первыми выводами первого и второго источника тока третьего типа соответственно, базы третьего и шестого переключающих транзисторов - с инвертирующим и неинвертирующим выходами формирователя соответственно, базы четвертого и пятого переключающих транзисторов - с щиной второго источника опорного напряжения, коллектор шестого переключающего транзистора - с змиттером первого опорного транзистора, с коллектором первого переключающего транзистора, с базой первого транзистора связи, с первым выводам первого резистора, коллектор третьего переключающего транзистора - с змиттером второго спорного транзистора, с коллектором второго переключающего транзистора, базой второго транзистора связи и первым выводом второго резистора, коллекторы четвертого и пятого переключающих транзисторов, первого и второго опорных транзисторов - с шиной источника напряжения питания, база первого опорного транзисторе соединвна с базой второго опорного транзистора и с шиной третьего источника опорного напряжения, вторые выводы первого и второго источников тока третьего типа - с нулевой шиной.1705868 4, аФиг.2Составитель Ю, Сычев Редактор Н. Киштулинец Техред М,Моргентал Корректор С. Шевкун Заказ 196 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб.,4/5Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101

Смотреть

Заявка

4709136, 26.06.1989

НАУЧНО-ИССЛЕДОВАТЕЛЬСКИЙ ИНСТИТУТ МНОГОПРОЦЕССОРНЫХ ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ ПРИ ТАГАНРОГСКОМ РАДИОТЕХНИЧЕСКОМ ИНСТИТУТЕ ИМ. В. Д. КАЛМЫКОВА

ЗЕМЛЯНУХИН ПЕТР АНДРЕЕВИЧ

МПК / Метки

МПК: G11C 8/00

Метки: адресный, формирователь

Опубликовано: 15.01.1992

Код ссылки

<a href="https://patents.su/4-1705868-adresnyjj-formirovatel.html" target="_blank" rel="follow" title="База патентов СССР">Адресный формирователь</a>

Похожие патенты