Патенты с меткой «параллельный»
Параллельный накапливающий сумматор
Номер патента: 744568
Опубликовано: 30.06.1980
Автор: Концевой
МПК: G06F 7/50
Метки: накапливающий, параллельный, сумматор
...каждом нечетном разряде сумматоравходы элемента ИЛИ 2 соединены с выходом элемента И 3, с выходом триггера 1предыдущего разряда и через элемент 10задержки - с выходом элемента И 9. Вкаждом четном разряде входы элементаИЛИ 2 соединены с выходом элемента И 4,с выходом триггера 1 предыдущего разрядаи с выходом элемента И 9.: -- .:-Рассмотрим работу сумматора, где представлены (К - 1)-й младший нечетный разряд, К-й четный разряд и (К+1)-й - старший нечетный разряд сумматора.Сумматор работает следующим образом.Допустим, что первое слагаемое а равновторому слагаемому О и равно 111. Вводслагаемых осуществляется через элементыИ 3 и 4 после подачи сигнала на шину 6.После введения первого слагаемого в сумматор триггер 1 К-го разряда, а через...
Параллельный аналого-цифровой преобразователь
Номер патента: 769731
Опубликовано: 07.10.1980
Автор: Загурский
МПК: H03K 13/175
Метки: аналого-цифровой, параллельный
...младших разрядов.Число рсзисторов в делителях 8 - 9 одно и то же, зависит от выбранного числа двоичных разрядов, кодируемых группой компараторов старших разрядов, и равно 2"-, где й =: 1, 2, 3 й - число старших разрядов. В рассматриваемом примере /г = 3,5 10 15 20 25 30 35 40 45 50 55 60 05 следовательно, число резисторов равно 2 э-г: 4. Резисторы выбирают таким образом, чтобы при равных токах смещения источников 10 и 11 весь диапазон преобразо. вания С был разбит на равные части.Полярность источников 10 и 11 выбирается противоположной, причем для делителя 8 положительная, а для делителя 9 - отрицательная. Таким образом на отводах делителя 8 напряжения сдвинуты друг относительно друга на 0,25 У в сторону положительных значений, а на...
Преобразователь последовательного кода в параллельный
Номер патента: 783789
Опубликовано: 30.11.1980
Авторы: Антоненко, Бердинских, Моисеева, Селезнев
МПК: G06F 5/04
Метки: кода, параллельный, последовательного
...нходом блока 3 контроля по нечетности входом счетчика 4 и входом синхронизации сднигоного регистра 5, Выходы первых двух младших разрядов регистра 5 соединены со входом дешифратора б, выполняющего функцию обнаружения начальных бит слова, выход которого подключен к третьему входу второго элемента И 7. Выход элемента И 7 соединен со счетным входом триггера 8 управления, вход установки нуля которого соединен с установочным входом 9 преобразователя Выход триггера 8 управления связан со входом управляемого генератора 10 и входом установки нуля триггера 11 включения. Информационный вход 12 последовательного ввода данных преобразователя соединен с информационным входом блока 3 контроля нечетности и информационным входом сднигового...
Преобразователь кода грея в параллельный двоичный код
Номер патента: 788104
Опубликовано: 15.12.1980
Авторы: Гафаров, Зарипов, Рахимов, Тухватшин, Щеглов
МПК: G06F 5/02
Метки: грея, двоичный, код, кода, параллельный
...37 выдачи двоичногокода устройства. Устройство работает следующим образом, В первом такте на выходе 28 распределителя 1 появляется импульс, устанавливающий все триггеры выходного регистра 2, а также триггер 4 счета в исходное нулевое состояние. Одно. временно с этим импульсом с шины 29 на вход элемента 3 задержки поступает сигнал, соответ. ствующий первому (младшему) разряду кода Грея: задержка его поступления на счетный вход триггера 4 счета не превышает периода следования тактовых импульсов с распределителя 1, т,е. кодовые сигналы поступают на счетный вход триггера 4 счета в промежутках между подачей импульсов с распределителя 1, После прохождения элемента 3 задержки сигнал, соответствующий первому разряду кода Грея, появляется на...
Параллельный регистр
Номер патента: 788178
Опубликовано: 15.12.1980
Авторы: Лобачев, Пеленович, Сталин
МПК: G11C 19/00
Метки: параллельный, регистр
...10,1-10.п и информация, проходя через них, поступает на входы элементов 5 и б, а также на входы ячеек 1.1-1,.п памяти, Но запись в ячейки 1.1-1.и памяти не происходит до того, как на шине 12 не установится уровень логической "1" Для этого необходимо, ФО чтобы на выходах элементов 5 и б присутствовали уровни логической ф 1 ф. На выходе элемента 5 устанавливается уровень логической "1",.так как на шине 12 устанавливается уровень ло гического "0". Единичныи уровень на выходе инвертора 4 после установления на шине 11 управления уровня "1" появляется через время, определяемое суммой задержек на инверторах 3 и 4.Уровень логической "1" на выходе элемента б возникает только когда все элементы 10.1-10.п перейдут из закрытого состояния в...
Параллельный комбинационныйсумматор
Номер патента: 798827
Опубликовано: 23.01.1981
Авторы: Вълков, Корнейчук, Тарасенко, Цветанов, Цонев
МПК: G06F 7/50
Метки: комбинационныйсумматор, параллельный
...1 в 0, На,прямом выходе триггера 8 появляется Р 0 Рр который через элементы И 24 и ИЛИ 23 появляется на выходе 21 староего разряда группы (так как на втором входе элемента И 24 с шины 10 руправление через элемент НЕ 19 подается логическая единица, а на один из входов элемента И 22 с шины 10 управИ 30 р ИЛИ НЕ 31 и элемента ИЛИ 32 (фиг.2) выходом элемента И 9, к входам которого подключены первая дополнительная шина 10 установка и втораядополнительная шина 11 записьрсумматора. Второй вход элемента И 7подключен к второй дополнительнойшине 11 запись. Прямой и инверсный выходы триггера 8 1-ой группыподключены соответственно к входампервого 12 и второго 13 элементов И.группы, выходы которых соединены свходами элемента ИЛИ 14, К вторымвходам...
Параллельный дешифратор на допол-няющих мдп-транзисторах”
Номер патента: 798997
Опубликовано: 23.01.1981
Авторы: Баранов, Герасимов, Кармазинский, Савостьянов, Старенький
МПК: G11C 8/10
Метки: дешифратор, допол-няющих, мдп-транзисторах, параллельный
...сигналы на первом и втором входах логического элемента ИЛИ-НЕ в ячейке 19 и 20, сигнал на выходе дешифратора 21.Параллельный дешифратор на дополняющих МДП-транзисторах работает следу" ющим образом.В исходном состоянии (режим невы- борки) управляющий сигнал на стробирующей шине 12 соответствует логической 1. На выходах всех адресных логических элементов 10 и первого инвертора 8 напряжения соответствуют также логической 1, в результате чего транзисторы группы 2 в каждой из логических ячеек 1 закрыты,а управляющие транзисторы 3 открыты, На первых входах всех логических элементов ИЛИ-НЕ 5 в ячейках (стоках транзисторов параллельной группы) напряжение соответствует логическому0 (выбранное состояние). Однако запрещающий сигнал логической 1 на...
Параллельный комбинационный сумма-top ha приборах c петлей гистерезиса
Номер патента: 805305
Опубликовано: 15.02.1981
Автор: Баранцева
МПК: G06F 7/50
Метки: гистерезиса, комбинационный, параллельный, петлей, приборах, сумма-top
...входных приборов 1или 2. для реализации описанной функциональной работы соотвЕтствующим образом подбираются величины дополнительных падений напряжения на резисторе 5, рабочее напряжение смещенияна отражателе прибора 3 и величина ебэон генерации и,электронного гистерезиса прибора 3 (например, фиг. 26),При этом (в случае отсутстеия сигнала переноса "1" из предыдущего разряда при двух генерирующих входных 65 приборах 1 и 2) выходной прибор 3остается в состбянии отсутствия генерации (в состоянии "0 ф),Перенос "1" из предыдущего разряда производится с помощью выходногоприбора 4. Выходной прибор 4 переходит в состояние генерации (состояние "1") только при двух генерирующихвходных приборах 1 и 2, начальноерабочее напряжение смещения на...
Устройство для перемещения тележкис одного рельсового пути ha другой, ему параллельный
Номер патента: 808345
Опубликовано: 28.02.1981
Авторы: Данилкин, Евстратов, Шнейдер
МПК: B61J 1/10
Метки: другой, ему, одного, параллельный, перемещения, пути, рельсового, тележкис
...на раме платформы 1.Неподвижная часть транспортного уст ройства содержит фиксирующий клин 8 гидроцилиндром 9, направляющие 10, перпендикулярные участку рельсового пути 11.Устройство работает следующим обраом.При поступлении команды в системавлени я перемещением платформыстановку у соответствующего участкааллельного пути включается гидроцили перемещает клин 8, который вх83454ный в трансбордерной яме по меньшей мере один основной рельсовый путь, на котором расположена оборудованная фиксаторами положения перемещаемой тележки и трансбордерной платформы, взаимодействующими с расположенным на оси основного пути силовым органом, трансбордерная платформа, несущая отрезки рельсового пути, на которых расположена перемещаемая грузовая...
Устройство для преобразования после-довательного кода b параллельный
Номер патента: 809160
Опубликовано: 28.02.1981
Авторы: Бяльский, Гехт, Новохатняя
МПК: G06F 5/04
Метки: кода, параллельный, после-довательного, преобразования
...А.Тираж 75 ИПИ Государст по делам изобрМосква, Ж - 3 ПП Патент,Власенко едакто аказ 17 Н 1130 лиал разряда регистра сдвига, а выход - с пер- вым входом триггера режима, второй вход которого является входом Начало сообщения устройства и соединен с входом первого разряда регистра сдвига.На чертеже показано устройство для преобразования последовательного кода в параллельный, функциональная схема. Устройство содержит регистр 1 сдвига триггер 2 режима, элемент И 3, генератор 4 тактовых импульсов, шину 5 кодовых импульсов, шину 6 Начало сообщения. Емкость регистра 1 сдвига составляет и + 1 разряд.Устройство работает следующим образом. На шину 6 Начало сообщения поступает сигнал, который записывает 1 в первый разряд регистрасдвига....
Параллельный анализатор спектра
Номер патента: 813312
Опубликовано: 15.03.1981
Авторы: Козлов, Масюренко, Митрофанов, Ниженский, Певко, Таран
МПК: G01R 23/165
Метки: анализатор, параллельный, спектра
...каналов, содовательно соединен фильтра, квадратического детектора,интегратора и ключа, управляющийвход которого подключен к выходублока управления, и измеритель выходного сигнала, снабжен в каждом избирательном канале весовыми резисторамии дополнительными ключами, а такжеобщим весовым резистором, сумматором и корнеиэвлекакщим блоком, приэтом одни объединенные выводы весовых резисторов в каждом избирательном канале подключены к выходу интегратора, а другие - ко входам дополнительных ключей, управляющие входыкоторых подключены к выходам блокауправления, а выходы объединены иподключены к первому входу сумматора, второй вход которого через общий весовой резистор подключен к вы 20 ходам основных ключей, а выход подключен через...
Параллельный накапливающий сумматор
Номер патента: 813416
Опубликовано: 15.03.1981
Авторы: Кушнер, Михайличенко
МПК: G06F 7/50
Метки: накапливающий, параллельный, сумматор
...четных разрядов, элемент 5 задержки, шину 6 управления сложением, входы 7 нечетных и 8 четных разрядов слагаемого, вторые элементы И 9, элемент 10 задержки и шину 11 управления сдвигом.При подаче сигнала на шину 6 сумматор производит сложение числа, записанного в триггерах 1 сумматора, и числа, поступающего на входы 7 и 8 сумматора, Сложение производится аналогично основному изобретению.При выполнении сдвига короткий импульс подается на шину 11 управления сдвигом и, пройдя через элементы И 9 и ИЛИ 2813416 Формула изобретения Составитель В. БеТехред А. БойкасТираж 745 кин Редактор А. НеурскЗаказ 285/61ВНИИ в орректор О. Билакодписное дарственного комитета СССРизобретений и открытийЖ - 35, Раушская наб., д. 4/5нт, г. Ужгород, ул,...
Параллельный инвертор
Номер патента: 813632
Опубликовано: 15.03.1981
Авторы: Ахметов, Басенков, Кудрин, Мазаев, Чудновский
МПК: H02M 7/515
Метки: инвертор, параллельный
...конденсатором 5 предназначены для коммутации тока источника постоянного напряжения питания непосредственно, а вентили 7 и 8 - через пусковой конденсатор 9 в нагрузку б, Частота переключения вентилей определяется частотой управляющих импульсов, вырабатываемых задающих генератором13. Управляемое Фазосдвигающее устройство 11 определяет момент подачи управляющих импульсов на вентили 1 и 3 и их фазу относительноуправляющих импульсов вентилей 7 и 8. 1(оммутатор 12, управляемый логическим элементом И 10, служит для подачи и снятия управляющих импульсов с вентилей 7 и 8.Инвертор работает следующим образом.В исходном состоянии коммутатор 12 включен и управляющие импульсы, Формируемые задающим генератором, подаются на вентили 2, 4 и 7, 8.На...
Преобразователь последовательногокода b параллельный
Номер патента: 822175
Опубликовано: 15.04.1981
Авторы: Горбунов, Евсеев, Косоголов, Плужников
МПК: G06F 5/04
Метки: параллельный, последовательногокода
...со вторым входом - через 25 эл ;ент 1 З.держки, В х,д до, , т, ьного элемента И 6 соединен с объединенными входами элементов И 2. Первые управлякщие входы элементов И 2;непосредственно, а вторые управляю щие входы через элемент задержки 4822175 Формула изобретения Составитель Н.Шелобанотор А.Наурсков Техред Ж.Кастелевич Коррек ошко одпис ное каз 1857/74 Тираж 745ВНИИПИ Государственного копо делам изобретений и113035, Москва, Ж, Рауш тета СССРкрытийая наб., д. 4 ал ППП "Патент", г, Ужгород, ул. Проектн осоединены с выходами распределителя 3. Выходы элементов И 2 соединены с единичными входами триггеров 5, нулевые входы которых подсоединены к шине Сброс 8.Преобразователь последовательногО дода в параллельный работает следующим образом.В...
Вычитающий параллельный счетчик
Номер патента: 824441
Опубликовано: 23.04.1981
Авторы: Гаврюшенко, Русанова
МПК: H03K 23/00
Метки: вычитающий, параллельный, счетчик
...импульсов открыт только вентиль 8 на нулевом входе основяого триггера первого разряда, а вентили 7 и 9 закрыты по информационным входам. Второй счетный импульс установит триггер 2 в.ноль, код в счетчике станет равным 100 . После перезаписи вго во вспомогательные триггеры для третьего счетного импульса отк- рыт только вентиль 7 на нулевом входе основного триггера 1 второго разряда, а вентили 8 и 9 закрыты по ин-, формационным входам. Третий счетный импульс устанавливает триггер 1 в ноль. Таким образом, тремя счетными импульсами последовательно стираются единицы в трех разрядах счетчика., начиная с младшего. Такой режим работы счетчика удобно использовать для стирания обслуженных запросов в устройствах прерывания. Все промежуточные коды...
Параллельный цифровой интегратор с пла-вающей запятой
Номер патента: 828199
Опубликовано: 07.05.1981
МПК: G06J 1/02
Метки: запятой, интегратор, параллельный, пла-вающей, цифровой
...весов и сигналу, поступающему из регистра 3, выделяется соответствующим элементом И 12 приращение подынтегральной функции, вес которого больше кванта и суммируется в сумматоре 1 с К старшими разрядами подынтегральной функции, Л при отрицательном знаке разности весов выделяется соответствующим элементом И 11, приращение, вес которого меньше кванта и суммируется с К младшими разрядами функции, При этом старшие К разрядов подынтегральной функции одновременно поступают на входы умножителя 8, где умножаются на приращение переменной интегрирования и результат параллельным кодом суммируется в сумматоре 4 с К разрядами остатка, И если в результате суммирования возникает переполнение разрядной сетки сумматора 4, то из него выдается приращение...
Параллельный аналого-цифровойанализатор спектра
Номер патента: 834572
Опубликовано: 30.05.1981
Авторы: Козлов, Ниженский, Певко, Таран, Ушаков
МПК: G01R 23/16
Метки: аналого-цифровойанализатор, параллельный, спектра
...оценка спектра в масштабе времени, близок к реальному. 35 формула изобретения 3 834572 4ния с выходом 11 внешнего управления,распределитель 12 с выходом 13 навнешнее считывающее устройство (не йороказано) и блок 14 индикации.Анализатор работает следующим образом.После включения анализатора блок 10управления формирует сигнал, поступающийна блок 6 пуска, по этому сигналу блок 6пуска производит первоначальйый запуск 10аналого-цифрового преобразователя 5.Одновременно блох 6 пуска формируетсчетный сигнал, поступающий на счет-чик 7 номера канала. По этому сигналусчетчик 7 номера канала формирует код 15первого канала, который поступает накоммутатор 4 и на буферное запоминающее устройство 8. При этом коммутатор4 пропускает сигнал первого...
Параллельный инвертор
Номер патента: 838982
Опубликовано: 15.06.1981
Автор: Плеханов
МПК: H02M 7/757
Метки: инвертор, параллельный
...близких к но.минальной; и при нагрузках, близких к холостому ходу,Инвертор работает следующим образом.Постоянный ток от источника 11, черездроссели 9 и 10 протекает через две вентиль.ные ячейки 6 и 7 и, поскольку они соединены,последовательно, величины постоянного токана входе каждой ячейки одинаковы. В результате абсолютные величины токов в обмотках2 и 3 трансформатора равны токи 12 и 1 з)8982 ф и соответственно модули векторов токов 12и 1, равны. Ток через вентиль 8 в рассматриваемом режиме не протекает. При указанныхусловиях в обмотке 4 трансформатора устанавливается значение тока 1, связанное с токами12, 1 з следующим равенством 10 15 20 25 30 35 40 45 50 55 12 13 123Приведенное равенство выполняется при разных соотношениях углов...
Параллельный сумматор кодов фибоначчи
Номер патента: 840891
Опубликовано: 23.06.1981
Авторы: Козак, Лужецкий, Оводенко, Соляниченко, Стахов
МПК: G06F 7/49
Метки: кодов, параллельный, сумматор, фибоначчи
...первого регист.ра 1 к минимальной форме с учетомсодержимого второго регистра 3, Условие свертки для 1-го разряда первого регистра 1 " наличие нуля в нем,единицы в (1-1) и (1-2)-м разрядахпервого регистра 1 и нуля в 1-м разряде. второго регистра 3. Если в 1-м разряде второго регистра 3 находится единица, а в 1;м разряде первого регистра 1 - нуль, посредством блока элементов И 4, происходит перезапись единицы из 1-го разряда второго ре-. гистра 3 в 1-й разряд первого регистра 1. При этом 1-й разряд второгорегистра 3 устанавливается в нуль.Процессы приведения к минимальнойформе содержимого первого регистра 1 и перезапись единиц из разрядов второго регистра 3 в соответствующие разряды первого регистра 1 продолжаютсядо тех пор, пока...
Параллельный комбинационный сумматорна приборах c электронным гистере-зисом
Номер патента: 842797
Опубликовано: 30.06.1981
Автор: Баранцева
МПК: G06F 7/50
Метки: гистере-зисом, комбинационный, параллельный, приборах, сумматорна, электронным
...систему резонатора прибора в,режиме электронного гистерезиса прирасположении рабочего напряжения смещения в бистабильной области зависимости мощности прибора от напряженияна отражателе (фиг. 2), Соединениевходных 1 - 8 и выходных 9 - 12 приборов осуществляется с помощью полос:ковых линий с боковой связью. В этомслучае связь входных приборов 1 - 7в каждом разряде с выходными 9 - 12приборами рассчитана так, что последние переходят в состояние генерациипри воздействии сигнала одного генерирующего входного прибора при гене 20 рирующих двух входных приборов ихсигналы поступают на выходной прибор9 - 12 соответствующего разряда впротивофазе через петли боковой связи, расположенные на расстоянии Ж25 2и последний остается в состоянии...
Преобразователь последовательногокода b параллельный
Номер патента: 851396
Опубликовано: 30.07.1981
Авторы: Балаболин, Дронов, Когге, Кудашов
МПК: G06F 5/04
Метки: параллельный, последовательногокода
...стробируЗ 5 емого синхроимпульсом по второмувходу, второй элемент И 2 открывается, и на его выходе появляется сигнал, который поступает на первыевходы элементов И 5-8. Однако к ра боте подготовлен только элемент И 5сигналом, поступающим с первого выхода распределителя 13 импульсов.Элемент И 5 открывается и выдаетна выходе сигнал, по заднему фронтукоторого в первый разряд первого приемного регистра блока 14 приемныхрегистров записывается единица принимаемой кодограммы.Синхроимпульс, сопровождающий О первый знак передаваемой кодограммы, поступает также через элемент И4 на вход распределителя 13 импульсов,который по заднему фронту синхроимпульса переходит во второеположение, подготавливая к работеэлемент И 6. На этом заканчиваетсяпроцесс...
Параллельный аналого-цифровой преобразователь
Номер патента: 869026
Опубликовано: 30.09.1981
Автор: Загурский
МПК: H03K 13/175
Метки: аналого-цифровой, параллельный
...резистивного делителя 3 на величинуУа- в сторону отрицательных значе"ний напряжений.Число резисторов для резистивного делителя 17 выбирается в зависимости от числа младших разрядов, образуемых на выходах компараторов 12, и равно 2(р =1,2,3 Р - число младших разрядов. Величина резисторов резистивного делителя 17 и величина тока источника 18 выбираются так, что падения напряжений на резисторах составляют величину ОПВходная шина 1 соединена со входом резистивного делителя 2. Выходы резистивных делителей 2 и 3 попарно, со сдвигом на один резистор, соединены со входами элементов И б - 9 первой группы и входами элементов И 10 - 13 второй группы. Первые выходы элементов И б - 9 через первый элемент ИЛИ 14 соединены с первыми входами...
Ассоциативный параллельный процессор
Номер патента: 875377
Опубликовано: 23.10.1981
МПК: G06F 7/38
Метки: ассоциативный, параллельный, процессор
...бытьсовмещена с операцией "запись". Вовремя выполнения этой операции БУР 9включает логические элементы 3 навыполнение режима переключения. ЦМДиз регистров 2 хранения в регистр 4связи, а БУЗ в это время заполняетрегистр связи новой информацией,Через К-тактов БУР прекращает подачуимпульсов считывания и выдает сигнал в БУС. БУС принимает информациюот АПП, формирует информационныеблоки и производится анализ управляющей информации. Анализ управляющейинформации заключается в следующем.Считываемая с АПП информация поступает в БУС последовательно бит .забитом иэ регистров связи. Первым всегда поступает блок управляющей.информации Б 1 (Фиг.4), преобразованнойпосле выполнения операции ассоциативного поиска. Каждое слово блокаБ 1 содержит...
Параллельный пирамидальный счетчик-дешифратор количества единиц в п-разрядном двоичном коде
Номер патента: 892715
Опубликовано: 23.12.1981
Авторы: Гондарев, Мирвода, Федоренко
МПК: H03K 13/243
Метки: двоичном, единиц, коде, количества, п-разрядном, параллельный, пирамидальный, счетчик-дешифратор
...1,Недостатком известного устройства является невозможность использования его для подсчета-дешифрации количества импульсов в парал"лельных каналах, так как возникает необходимость разворота их впоследовательные импульсы, что требует дополнительных затрат времении оборудования. Наиболее близким по техническойсущности к предлагаемому являетсяпирамидальный и .ярусный дешифратор,в каждом 1 -том ярусе которого имеется 2" двухвходовых элементов И.Одни входы смежных нечетных (е) ичетных (в+1) элементов И М -го яруса та подключены соответственно к единичным и к нулевым входам соответствующих ярусов. Вторые входы этих элетл+Лментов И подключены к выходам2элементов М (К) го яруса. При этомвходи первого яруса являются такжеего...
Параллельный инвертор тока
Номер патента: 904154
Опубликовано: 07.02.1982
Авторы: Курило, Чиженко, Якимов
МПК: H02M 7/515
Метки: инвертор, параллельный
...должны быть включены (отключены) при данной нагрузке для обеспечения коммутационной устойчивости инвертора.Из анализа схемы силовой части инвертора (фиг. 1) и соотношения ( 1)следует что при любой мощности нагрузки, превышающей значение мощности одной цепочки, компенсатор потребляет суммарный ток, состоящий из несинусоидального тока основной цепочки и суммы практически синусоидальных токов, включенных в данный момент Ч цепочек. При этом процентноесодержание тока третьей гармоникиотносительно тока первой ячейки остается таким же, как и в известнойсхеме, однако оно значительно уменьшается в суммарном токе, потребляемом всеми включенными в данный момент цепочками компнсатора. Отсюдаследует, что суммарный ток компенсатора все менее...
Параллельный накапливающий сумматор
Номер патента: 911517
Опубликовано: 07.03.1982
Авторы: Власов, Мотиенко, Паскевич
МПК: G06F 7/50
Метки: накапливающий, параллельный, сумматор
...для разрешения распространения сигнала переноса, снижает его быстродействие.20 Каждый разряд сумматора содержит элементы ИЛИ 1, И 2, ИЛИ 3, счетный триггер 4, элементы ИЛИ 5 И 6, И 7, триггер 8, элемент И 9Каждая группа разрядов сумматора содержит узел 10 группового переноса и элемент ИЛИ 11. Выход узла 10 является выходом 12 группового переноса, который вместе с выходом 13 переноса старшего разряда группы разрядов сумматора поступает в последующую группу разрядов сумматора. Управляющие шины,14 и 16 управляют работой сумматора.Нулевой выход триггера 4 подключен к входу элемента ИЛИ 1, Единичный выход триггера 4 соединен с первым входом,элемента И 9. Второй вход элемента И 9 подключен к шине 16,а выход элемента И 9 соединен с...
Преобразователь последовательного кода в параллельный
Номер патента: 924696
Опубликовано: 30.04.1982
Авторы: Григалюнас, Дагис, Лапинскас, Сидарас
МПК: G06F 5/04
Метки: кода, параллельный, последовательного
...3 в совокупностиобразуют распределитель 8 импульсов.Преобразователь работает следующим образом,В исходном состоянии триггер 6находится н выключенном состояниии поддерживает счетчик 4 н нулевомсостоянии, блокируя подсчет синхроимпульсов генератора 5,При поступлении стартового.импульса на единичный вход триггера6 последний запускается и разрешает счет синхроимпульсов, поступаюШих от генератора импульсов. Состояние счетчика 4 дешифрируется дешифратором 3, После интервала времени,соответствуюшего половине стартовойпосылке, дешифратор 3 выдает импульсБ (фиг,2), который поступает наэлемент И 2, где проверяется наличие,стартовой. Посылки. Если в качестве стартовой посылки была принята импульсная помеха, длительностькоторой не превышает...
Параллельный аналого-цифровой преобразователь
Номер патента: 934574
Опубликовано: 07.06.1982
Авторы: Готлиб, Дычаковский, Загурский, Осокин, Сотский, Таланцев, Тулуевский
МПК: H03K 13/175
Метки: аналого-цифровой, параллельный
...18, например, в точке А, происходит изменение выходных уровней компараторов 5. В этот момент характеристика 16 занимает положение А. Это.приводит к смене уровней напра- ожения на оцном из входов 8 формирователя 9. На аополнительном входе 8 формирователь 9 при этом отсутствуетвнешний запрещающий сигнал. При егопоцаче преобразование прекращается, поскольку формирователь 9 заблокировани формирует короткий импульс. Временные диаграммы сигналов на входе (19) и выходе (20) формирователя 9 прецставлены на фиг. 2, Поскольку выход 20 формирователя 9 поцключен к тактовойшине 10, обьепиняющей тактовые входыэлементов 6 памяти, то происхоаит па-.раллельное и оцновременное запоминание квантовви значений А и А сигналов 18 25 и Е . В результате...
Преобразователь число-импульсного кода в параллельный двоичный код
Номер патента: 941992
Опубликовано: 07.07.1982
Автор: Чепиков
МПК: G06F 5/04
Метки: двоичный, код, кода, параллельный, число-импульсного
...б появляется в момент появления импульса на входе 3.В таблице приведено состояние разрядов регистра,.состояние реверсивного счетчика, а также импульсы на входе и выходе регистра и импульсы на входах 5 и 6 реверсивного счетчика.смотрен элемент И 10, и входов которого соединены с выходами всех разрядов регистра, а выход элемента И 10 соединен с цепью 1 1 установки всех щ разрядов счетчика 1.Установка производится при вводе в устройство комбинации установки (например, 000, 111,1010и т.п,) в число-импульсном коде, которая дешифрируется элементом И 10 и далее по цепи 11 воздействует на счетчик. В качестве комбинации установки должна быть выбрана такая комбинация, которая встречается в преобразуемом сигнале. Этим обеспечивается...
Преобразователь последовательного кода в параллельный
Номер патента: 941993
Опубликовано: 07.07.1982
МПК: G06F 5/04
Метки: кода, параллельный, последовательного
...(ГТИ) 5, имеющий жесткое самовозбуждение, ГТИ Формирует импульснуюпоследовательность, число импульсовв которой равно числу разрядов преобразуемого кода, интервал между соседними импульсами равен длительностиразряда этого кода, а скважность импульсов близка к двум. Сигналы с выхода ГТИ и входной сигнал поступаютна входы элемента И 5, который обеспечивает прохождение лишь тех импульсов ГТИ, время формирования которыхсоответствует наличию импульсов единицы во входном коде. Первый, соответствующий синхроимпульсу, и каждыйпоследующий импульс, возникающий навыходе элемента И 6, возбуждает первое звено многофазного генератора, .в котором формируется импульс, длительность которого заметно меньше,чем длительность символа...