Патенты с меткой «параллельный»
Параллельный аналого-цифровой преобразователь
Номер патента: 1332533
Опубликовано: 23.08.1987
Автор: Кожухова
МПК: H03M 1/36
Метки: аналого-цифровой, параллельный
...унитарный эквивалент сигнала Бо(й, ), а в старших компараторах - (2" -1)-разрядный унитарный эквивалент сигнала Б(Сд), В двухканальном режиме работы на выход мультиплексора поступает сигнал 01 с первого выхода блока 2 управления, который вырабатывает на интервале С, - С нулевой код, а на интервале С-С - единичный код. На входах шифратора 16 формируется единичный код из унитарного эквивалента сигнала У на интервале-Тр иуО из унитарного эквивалента сигналана- интервале С - с помощью соответственно первой и второй групп элементов ЗИ-НЕ. Шифратор 16 формирует (-1)-разрядные двоичные экви валенты сигнала Б к моменту С и сигнала П к моменту й, а выходной сигнал 01 блока 2 задерживается элементом 12 на время С , что обеспечидвает на...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1343554
Опубликовано: 07.10.1987
Автор: Кунев
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...устройства.Устройство для преобразования последовательного кода в параллельный содержит регистр 1 сдвига, элемент И 2, генератор 3 тактовых импульсов, информационный 4 и стробирующий 5 входы, выход б ошибки.Устройство для преобразования последовательного кода в параллельный работает следующим образом,На вход 5 поступает сигнал, который записывает "1" в первый разряд регистра 1, а в остальные разряды "0". Установка (п+2)-го разряда в исходное состояние открывает элемент И 2. По мере поступления кодовых импульсов на вход 4 регистр 1 осуществляет прием поступающей информации. Б случае приема ожидаемых и разрядов последовательного кода без сбоя в (и+1)-м и (и+2)-м разрядах регистра 1 окажется записанным код "10". Появление укаэанной...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1345355
Опубликовано: 15.10.1987
Авторы: Коренко, Куница, Лукаш
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...оборудованием.Цель изобретения - повышение помехоустойчивости устройства за счетконтроля длительности входных кодовыхимпульсов.На фиг. 1 представлена функциональная схема предлагаемого устройства, на фиг. 2 - временные диаграммы,поясняющие.его работу.Устройство содержит (фиг. 1) первый триггер 1 режима, элемент И 2,регистр 3 сдвига, счетчик 4, второйгенератор 5 тактовых импульсов, дешифратор 6, второй, третий триггеры 7,8 и первый генератор 9 тактовых им 20пульсов.Устройство работает следующим образом.В исходном состоянии генератор 5вырабатывает последовательность импульсов (фиг. 2 а), сигнал низкогоуровня с выхода элемента И 2 удержи"вает счетчик 4 в нулевом состоянии.Работа устройства начинается при поступлейии на вход...
Параллельный асинхронный регистр
Номер патента: 1354249
Опубликовано: 23.11.1987
Авторы: Варшавский, Кондратьев, Кравченко, Цирлин
МПК: G11C 19/00
Метки: асинхронный, параллельный, регистр
...элемента0 у и р ав -л яющег о тр г г е р а 8 и значения " 0и а выходе е г о ин в е р т ор а2 1 т , е .н а управляющем в ь 5 х оде0 регистра,ч т о свидетельствует о б окончаниипереходньгх процессов при записи кодав регистр и установки парафазиого кода иа соответству 5 сщих выходах ячеек1-3 памяти.После этого произвольным образоммогут изменяться сигналь иа информа". ционных входах 17- 19 ячеек 1-3 памяти с тем, чтобь; к моменту следу 5 вщей записи кода в регистр на этих входах были устав;.овлены значения соответствующие разряцам записываемого кода. Перед новой записью ,ода ре,истр должен быть возьрзщен в исходное состояние. Перевод регис 1 ра в исходное состояИе ос щзс 1 вл 51 ется ПОда". й 355 ачеиия "О" на его упраяп 5 ющий вход б, Это...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1361725
Опубликовано: 23.12.1987
Авторы: Борисенко, Гришин, Пранович
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...записывается в (и+1)-й разряд регистра 8, а по его спаду появляется на выходе этого разряда,т.е. на входах элемента И 11 и триггера 9.Последний остается в исходном состоянии, так как он можетсработать только по фронту и-го импульса, поступающего на тактовыйвход при наличии сигнала Лог. "1"на входе Б, но напряжение на входеЯ появляется только в момент спада и-го импульса. Следовательно "гонка фронтов" по входам С и Я триггера 9 исключается.По окончании сигнала Готовность на выходе элемента НЕ Ь появляетсясигнал "Лог. "1", а на выходе "Конец приема" устройства сигнал, который является результатом объединения на элемента И 11 трех единичных сигналов: с выходов (и+1)-го разряда регистра 8, элемента НЕ 6 и с выхода несработавшего триггера...
Параллельный сумматор
Номер патента: 1363188
Опубликовано: 30.12.1987
Автор: Ткаченко
МПК: G06F 7/49
Метки: параллельный, сумматор
...из последовательности (1 а).Таким образом, каждый одноразрядный сумматор в предлагаемом сумматоре содержит всего два простейшихлогических элемента, а значение сум"мы формируется на выходе после поступления на входы сумматора значений слагаемых, так как сигналы переноса передаются без задержкиСущность изобретения состоит в. реализации формул .(3) и (4).Одноразрядные сумматоры 1 предназначены для выработки сигнала суммына выходе 11 согласно соотношению(3) и выработки сигнала переноса навыходе 12 согласно соотношению (4).Реализация основного алгоритма сложения (2) осуществляется соответствующими связями между выходами 12и входами 9-10 одноразрядных сумматоров 1.1Полусумматор 5 служит для выработки сигнала суммы на выходе суммыи сигнале...
Преобразователь последовательного кода в параллельный
Номер патента: 1376244
Опубликовано: 23.02.1988
Автор: Гладков
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...конце приема бита "1" сигнал свыхода счетчика 3 устанавливает триггер 1 в состояние "1". При отсутствиисигнала на выходе элемента ИЛИ 7 ра"ботает элемент НЕ 11, который произ"водит сброс счетчика 3. При приемебитов "0" преобразователь работаетаналогично, однако на информационныйвход регистра 12 поступает нулевоезначение сигнала, В момент приемапоследнего бита информационного слова на выходе счетчика 4 устанавливается код, соответствующий числу 11,в результате чего на управляющемвыходе 18 формируется сигнал длясчитывания информации, введенной врегистр 12Преобразователь автоматически возвращается в исходное состояние при отсутствии сигналов навходах 15 и 16 в течение времени,равном 8 Т. За это время код на выходе счетчика 5 достигает...
Преобразователь последовательного кода в параллельный
Номер патента: 1383508
Опубликовано: 23.03.1988
Авторы: Гладков, Евсеев, Плужников
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...вход 27, завершен.25Выходной параллельный код зафиксирован на триггерах 1-4, преобразование, кода выполнено без нарушения работы устройства, поэтому сигнал неисправностина выходе устройства не был сформирован.Рассмотрим в качестве примера работу преобразователя с нарушениями при поступлении той же входной последова-тельности 1-0-1-0.35Входной информационный сигнал с входа 27 (фиг. За), принимающий на первом такте единичное значение, поступает на первые Б-входы триггеров 1-4. На первом выходе распределите-, ля 5 появляется сигнал (фиг. Зб), поступающий на вторые К- и Б-входы триггера 1 непосредственно и на вторые Я- и К-входы триггеров 2-4 через элементы ИЛИ 9-11.45Триггеры 1, 2 и 4 устанавливаются в единичное состояние (фиг. Зж,з.к),...
Параллельный накапливающий сумматор
Номер патента: 1399726
Опубликовано: 30.05.1988
Авторы: Квитка, Лужецкий, Стахов
МПК: G06F 7/49
Метки: накапливающий, параллельный, сумматор
...13997Параллельный накапливающий сумматор при сложении операндов в кодес иррациональным основанием работаетследующим образом,5Суммирование чисел начинается скоманды "Сброс", которая подаетсяна шину 3 и устанавливает все триггеры 1, - 1 сумматора в состояние нО.Затем триггер 6 управления устанавливают в единичное состояние, обеспечивая приложение к вторым входамвторых элементов И 8-.8 управляющегосигнала, После этого на входы 5- 5сумматора подается первое слагаемое.Все элементы НЕРАВНОЗНАЧНОСТЬ 2-2тех разрядов сумматора, в которыхслагаемое содержит 1, устанавливаются в состояние1". При этом триггеры 1, -1 остаются в прежнем состоянии, несмотря на присутствие "1" наих счетных входах. Триггеры 1, -1изменяют свое состояние в том...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1403378
Опубликовано: 15.06.1988
Авторы: Комиссаров, Кузнецов
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...11 и 12 свидетельствует об окончании преобразования последовательного кода:в параллельный и сопровождается выдачей сигнала Конец кодовой 45комбинации" с контрольных разрядоврегистра.Если в процессе сдвига "1"; предварительно записанной в регистр, вработе последнего происходит сбой, то 50комбинация "10" в (и+1)-м и (и+2)-мразрядах регистра появляется преждевременно и "1" с выхода (и+2)-го разряда устанавливает КБ-триггер 5 впротивоположное состояние, в результате чего формируется сигнал "Брак"выдаваемый по контрольному входу 13,и устанавливается триггер 2 режимав состояние (на выходе "0"), при котором закрывается элемент 3 И, запрещая прием информации, и останавливается работа генератора 4 тактовых импульсов,Если в процессе приема...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1417193
Опубликовано: 15.08.1988
Автор: Кунев
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...окончании преобразования последовательного кода В параллельный и сопро 45вождается выдачей сигнала "Конец преобразования" по выходу 12. При этомв 0-триггер 11 записывается "0" исигнал на выходе 6 не появляется.Если в процессе сдвига "1", предварительно записанной в первый раз 50ряд регистра 1 сдвига, в последнемпроисходит сбой, то комбинация "1 О",в (и+1)-м и (и+2)-м разрядах регистра появляется преждевременно. Приэтом генератор 3 тактовых импульсов55продолжает вырабатывать тактовыеимпульсы, которые осуществляют сдвигинформации в регистре 1 сдвига, и"1" появляется в (и+2)-м разряде регистра 1 сдвига. При этом закрывается элемент И 2, запрещая прием импульсов на тактовый вход регистра 1 сдвига, следовательно, запрещая прием...
Преобразователь последовательного кода в параллельный
Номер патента: 1418911
Опубликовано: 23.08.1988
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...этого реконт оле а о новре чае, если признак записи адреса обоз- гистра к входу к р р , дначен высоким уровнем, импульс пимпульс прохо- менно с этим поступая нй вход элемендит на выход элемента и далее че20 далее ч - та ИЛИ 19 и далее с его выхода нарез элемент 19 на вход разрешения входы разрешения блоков 6 и 7. Инфорблоков 6 и 7 (фиг. 3,4). Таким обра- мация, записанная по адресу, установзом производится запись данных в блок ленному на счетчи ке 17 станавливаУб 7. Им ульс с ется на выходах блоков 6 и 7 и таким6 и время записи в лок . иоб аэом шестнадцать первых разрядовчетвертого выхода дешифратора 31 по Обр"+1" счетчи- подключаются к входу контроллераступает на счетный вход +ка 17 и устанавливает на его выходе фиг. 4 в),следующий...
Преобразователь последовательного кода в параллельный
Номер патента: 1418912
Опубликовано: 23.08.1988
Авторы: Васильев, Зыков, Корниенко
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...регистра 10 сдвига, которнй подается на В-вход триггера 14 и счетный вход счетчика 8 соответственно, триггер 14 опрокидывается и снимает разрешающий потенциалс одновибратора 15, который, в своюочередь, снимает сигнал записи с входа записи регистра 1 О сдвига. Такимобразом, в регистре 10 сдвига с пер"вого по и-й разряды устанавливаетсявременной код. Появление укаэаннойкомбинации свидетельствует об окончании преобразования последовательногокода времени в параллельный код, Через вход 1 в регистр 4 записывается кодовая последовательность, соответствующая началу обработки. Указанная последовательность подается на соответствующие входы схемы 5 сравнения,на вторые входы которой с выходов празрядов регистра 10 сдвига подается записанное в...
Параллельный счетчик по модулю -дешифратор количества единиц в -разрядном двоичном коде
Номер патента: 1420666
Опубликовано: 30.08.1988
Авторы: Васильев, Лярский, Никитина, Храмов
МПК: H03K 23/00
Метки: двоичном, дешифратор, единиц, коде, количества, модулю, параллельный, разрядном, счетчик
...на вход "Установка 0" регистра подается импульс и в регистре 10 результата устанавливается нулевое значение. Затем на информационные входы устройства подается анализируемый код. Пусть в этом коде имеется г единиц. Через время, равное (и+ш) времени: задержки элементов И, ИЛИ блока 1 упорядочивания единиц, на информационных входах первой группы 5 ключей 6 с номерами от 1 до, г появляются потенциалы, соответствующие логической 1. После этого на вход 12 подается управляющий сигнал, разрешающий выдачу информации в первый преобразователь 8 кодов, в котором опреде. ляется граница между массивом единиц и массивом нулей, т.е. если на входы блока 8 поступило г единиц, то с выходов элементов ИЛИ 15 снимается 10 только одна логическая...
Преобразователь последовательного кода в параллельный
Номер патента: 1438007
Опубликовано: 15.11.1988
Авторы: Ковнир, Цодыковский
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...до коман-. ды "Пуск" в регистр 38 адреса был занесен требуемый адрес слова, с которого надо принимать информацию в преобразователь. Этот адрес сравнивается в блоке 40 сравнения., Блок 40 сравнения имеет два выхода: выход р О" и выход "=О". Если после прохождения восьми импульсов срабатывает сигнал "О" (фиг.2 е), то сигнал "Строб" проходит через элемент И 33 и обнуляет счетчик 34 адреса через элемент И 1 И 26. Если вырабатывается сигнал =0", то сигнал "Строб" не проходит через элемент И 33, а триггер 16 сбрасывается и блокирует элемент И 33 для дальнейшего прохождения импульсов "Строб" до прихода нового сигнала "Пуск".Таким образом находят нужное слово информации, и канал будет принимать информацию аналогично описанному для известного...
Преобразователь последовательно-параллельного кода в параллельный
Номер патента: 1444962
Опубликовано: 15.12.1988
Авторы: Дрозд, Жердев, Карпенко, Лебедь, Минченко
МПК: H03M 9/00
Метки: кода, параллельный, последовательно-параллельного
...6,4, бт.; состояниесчетчика становится 001, Вторая параразрядов записывается в триггеры64, бг при этом первая пара, находившаяся в этих триггерах переписывается в триггеры 6 , 6, состоя-,ние счетчика становится 010. Третьяпара разрядов записывается в триггеры 64, бг при этом первые две пары, находившиеся в этих триггерах итриггерах б, бг переписываются втриггеры 64, 64 г, 64 З, 644, так какоткрывшийся элемент И 5 г пропускаетна вход синхронизации этих триггеровсинхроимпульс сопровождения 9, состояние счетчика становится 001, Четвертая пара разрядов записывается втриггера 644, бган, при этом третьяпара разрядов, находившаяся там переписывается в триггеры 64, 6 г.Таким образом, Формирование восьмиразрядного выходного слова...
Параллельный сигнатурный анализатор
Номер патента: 1451696
Опубликовано: 15.01.1989
Автор: Жук
МПК: G06F 11/25
Метки: анализатор, параллельный, сигнатурный
...началом работы производится установка в нулевое состояниеблока параллельного сдвига путем на"жатия кнопки 15 (см. фиг. 2, 3). Разрядность М блока 2 параллельного сдвига выбирается исходя из трех параметров: М - требуемой максималь ной разрядности цифровых блоков,подлежащих контролю методом сигнатурного анализа: В - максимальной длины контролируемых логических последовательностей (или максимально го количества тактов сигнатурногоанализа), с 1 - допустимой вероятности необнаруженных ошибок сигнатур- ного анализатора.Разрядность М блока параллельного 20 сдвига выбирается такой, чтобы выполнялось условие с 1 ( ц,д, где Чвероятность необнаруженных ошибок для сигнатурного анализатора, определяемая следующим образом:25Контролируемые...
Преобразователь последовательного кода в параллельный
Номер патента: 1462485
Опубликовано: 28.02.1989
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...следуют друг эа другом через время й 3 2 Т.При поступлении первого бита "1" информационного байта на вход 22 преобразователя устанавливается в состояние "1" триггер 14, в результате чего начинает работать счетчик 19. Сигнал с первого счетчика 19 через элементы И 15 и 1 устанавливает в . состояние "1" триггер 5, после чего появляется сигнал на выходе элемента ИЛИ 10. Этот сигнал производит сдвиг информации в регистре 13, изменяет состояние счетчика 7 на единицу, устанавливает счетчик 8 в состояние "0" и вызывает работу счетчика9 под воздействием импульсов, посту"пающих на его счетный вход с выходагенератора 12 через элемент И 4,Триггер 14 ",озвращается в исходноесостояние 0 при появлении сигналан а втором выходе счетчика 1 9 , послечего...
Преобразователь последовательного кода в параллельный
Номер патента: 1464292
Опубликовано: 07.03.1989
Автор: Скорняков
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...И;М 1. Значение Я; выбирают как среднее между двумя значениями И соответствующими двум соседним скоростям передачИ.Таким образом, всему диапаэону изменения скоростей передачи кода поставлены в соответствие коды в, каждый иэ которых соответствует своей скорости передачи кода, т.е. при передаче кода пятью скоростями соответственно существует и пять значений кода ш.По окончании. каждого цикла преобразования в регистр 13 записывается число с выхода дешифратора 12 и хранится там до конца следующего цикла. Код с выхода регистра 13 поступает на управляющие входы коммутатора 14.1Импульсы генеРатора 17 поступают на делитель 15 частоты, выполненный, например, в виде счетчика, на выходах которого формируется частоты, соответствующие скоростям...
Параллельный синтаксический анализатор
Номер патента: 1465894
Опубликовано: 15.03.1989
Авторы: Вавилов, Водопьянов, Волков, Зайцев, Орлов
МПК: G06F 17/27
Метки: анализатор, параллельный, синтаксический
...информационного входа блока19 памяти через коммутатор 17 к первому выходу блока 12 микропрограммного управления.3570 - микрооперация обеспечиваю"щая переключениеинформационного входаблока 19 памяти через коммутатор17 на выход регистра 14 кода операции (выдача сигнала микрооперацииУр при отсутствии сигнала микрооперации 711 означает подачу на управляющий вход коммутатора кода "1"подключение выхода коммутатора кего второму входу);ф 571 - микрооперация, Формирующаяна входе блока 5 микропрограммногоуправления сигнал Х, (Х 1 - длявторого канала), означающий нормальное завершение предварительнойсвертки части входного выражения вканале); Апгоритм функционирования блока5 микропрограммного управления описан блок-схемой (фиг,5), где...
Параллельный инвертор тока с блоком управления
Номер патента: 1467692
Опубликовано: 23.03.1989
Авторы: Рябов, Трошкин, Шаповалов
МПК: H02M 1/08
Метки: блоком, инвертор, параллельный
...и бесконтактный ключ 10 подключена к ос 35 новному выводу вторичной обмотки трансформатора 9, Выходное напряжение инвертора с датчика 15 выходногонапряжения через масштабный усилитель 16 поступает на блок 18 выбора наибольшего значения выходного напряжения, Блок 8 может быть выполнено на двух диодах, катоды которых соединены между собой, а на аноды подают 45 ся напряжения постоянного тока. Величина напряжения масштабного усилителя 16 выбирается заведомо несколько большей на (5-10) напряжения, поступающего с дополнительного датчика 7 напряжения. С выхода блока 8 выбора наибольшего значения напряжения напряжение, пропорциональное выходному, поступает на блок б управления инвертором, который обеспечивает стабилизацию выходного напряжения...
Параллельный аналого-цифровой преобразователь
Номер патента: 1481883
Опубликовано: 23.05.1989
Автор: Паулаускас
МПК: H03M 1/36
Метки: аналого-цифровой, параллельный
...то на клопе этого компараторанапряжение соответствует Лог, 1"(фиг. 1), При этом компараторы 6-8группы старших разрядов унитарногокода на своих прямых выходах представляют информацию в обратном коде,Для получения кода старших разрядовв прямом коде необходимф информацию с компараторов 6-8 снимать с инверсного выхода, тогда результатсравнения будет представлен в прямомкоде. Например, если входное переменное напряжение (фиг. 2) будет 11 зто прямой сигнал на входной шине 1 0 20преобразователя соответствует 11 ,а напряжение на шине 11 противофазного сигнала соответствует 11 приэтом на выходе компараторов 2-4 напряжение будет соответствовать "Лог.1", 25компаратора 5 - "Лог,О" выходные"состояния компараторов 6-8 - "Лог.О"на инверсных...
Преобразователь последовательного кода в параллельный
Номер патента: 1481901
Опубликовано: 23.05.1989
Метки: кода, параллельный, последовательного
..."1",т.е. маркера, который является сиг -налом готовности для приема внешнимустройством, например ЭВИ, преобразованного п-разрядного слова с выходов регистра 5 через выходы 40 преобразователя и сопровождающего этослово адреса через выходы 39 преобразователя. Информационные разрядыпреобразованного слова поступают также на блок 3 контроля нечетности,анализирующий правильность принятогокода. Подключение блока 3 контролянечеткости осуществляется поступлением на его управляющий вход логической "1" с (и+1)-го разряда регистра 5, т.е. по окончании преобразования, Сигнал контроля с выходаблока 3 через выход 42 преобразователя также передается во внешнее устройство, По окончании преобразованияпо какому-либо из каналов 12 маркерприема,...
Параллельный инвертор тока
Номер патента: 1497696
Опубликовано: 30.07.1989
Авторы: Алехин, Иванов, Уржумсков
МПК: H02M 7/523
Метки: инвертор, параллельный
...управляющих выводов противофаэной пары запирающихся тиристоров. Ток во вторичной обмотке трансформатора совпадает по форме с током через соответствующий тиристор, но не содержит постоянной составляющей (см.напряжение 11, = Г, на фиг,2 а). Направление включения вторичных обмоток выбрано таким, что ток через дополнительные управляющие электроды тиристоров в выключенном состоянии отрицательный. Этот управляющий ток обеспечивает рекомбинацию неосновных носителей в базах тиристоров при их выключении, что сокращает время, необходимое для восстановления запирающих свойств тиристоров.Время протекания отрицательного тока через дополнительные управляющие выводы составляет полпериода выходной частоты преобразователя, что обеспечивает...
Устройство для преобразования последовательного кода в параллельный код
Номер патента: 1501030
Опубликовано: 15.08.1989
Метки: код, кода, параллельный, последовательного, преобразования
...с тактового входа 8 устройства, полученныйрезультат записывается в регистр 4. 25 в виде: с =,2 с с;6(1, с, 1,где 1 означает - 1.На первый, второй информационные входы устройства число С поступает старшими разрядами вперед, причем на первый информационный вход 6 устройства поступает положительная часть числа С, а на второй инФормационный 35 вход 7 - отрицательная часть .числа С, как показано в табл, 1. Принцип работь устройства заключается в следующем. . 40При поступлении на информационные входы 6 и 7 устройства признака начала числа в первый и второй (младшие) разряды регистра 4 производится запись нулей. При поступлении цифры 1 45 блок 3 выполняет операцию суммирования чисел, поступающих на его входы. Так как на оба его входа...
Преобразователь последовательного кода в параллельный
Номер патента: 1501282
Опубликовано: 15.08.1989
Автор: Касьян
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...что сигналы по информационномувходу и П-входу регистра 1 сдвигадолжны быть поданы раньше, чем СИпо синхровходам триггера 2 и регистра 1.В случае низкого уровня на входережима в исходном состоянии на выходе триггера 3 имеется также низкийуровень. Таким образом, прохождениепервого СИ на выход элемента И-НЕ 6заблокировано. Триггер 3 вэводитсяпо спаду инвертированного первогосинхроимпульса, разрешая прохождение СИ на синхровходы три гера 2 ирегистра 1,В регистр 1 сдвига информация записывается по переднему фронту свторого СИ. К этому времени на выходе три гера 2, а значит, и на входе регистра 1 сдвига процессы имеют установившийся характер и записываемая информация является достоверной, По спаду инвертированного СИ триггер 2 записи...
Преобразователь последовательного кода в параллельный
Номер патента: 1510099
Опубликовано: 23.09.1989
Авторы: Ивашинников, Ковнир, Ходжаев
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...4, должна быть ьше или равнатаким образом, бы на выходе формирователя 4 при ичии частоты синхронизации все мя бып установлен потенциал, запрещающий в момент прохождения частоты синхронизации прохождение частоты. генератора 2 с входа элемента И 8 на е 1 о выходы, т.е. формирователь 4 импульсов должен выделять паузу между информационными словами биполярного кода.Таким образом, каждое тридцатидвухразрядное информационное слово, поступающее на шестой информационный вход канала, выставляется на выходе регистра 6 и устанавливается на входе регистра 28. При этом коде слово сопровождается импульсом синхронизации, который поступает с тридцать третьего выхода регистра 6. Передний фронт указанного импульса формируется после установки тридцать...
Преобразователь последовательного кода в параллельный
Номер патента: 1517135
Опубликовано: 23.10.1989
Авторы: Васильев, Кузьменко, Ярмухаметов
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...чем информационный импульс на входе 15, Триггер 2 устанавливается первым и запускает счетчик 6 и дешифратор 14, К моменту появления синхроимпульса на первом выходе дешифратора 14 триггер 1 не установлен, поэтому в триггер 13 заносится нулевое значение, котороепо синхроимпульсу второго выхода дешифратора 14 записывается в регистр8 сдвига, а значение счетчика 9увеличивается на "+1",Таким образом, прц поступлениииз канала связи нулевого бита информации в регистр 8 сдвига записывается нулевое значение, Синхроимпульсом с третьего выхода дешифратора14 сбрасываются триггеры 1,. 2, 13и счетчик 6, подготавливая преобразователь к приему следующего бита информации,После приема десяти бит информации на выходе счетчика 9 появляется управляющий...
Преобразователь последовательного кода в параллельный
Номер патента: 1517136
Опубликовано: 23.10.1989
Авторы: Герасичкин, Домнин, Пузеев
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...7, а также поступает на П в выхо триггеров 4 и 8,которые по синхросигналам от генератора 1, формирующего сигнала типа меандр с периодом следования импульсов не более 2/3 Тс, устанавливаются в единичное состояние, Так как выходы триггеров 4 и 8 соединены с Б-входом триггера 6 через элемент И 5,то срабатывание хотя бы одного из триггеров 8 и 4 обеспечивает сохранение исходного единичного состояния триггера 6.Появившийся на втором информационном входе 10 сигнал вслед за сигналом на первом входе 9 не может вывести триггер 6 из исходного единичного состояния, так как на приоритетный вход (Я-вход) триггера 6 воздействует сигнал с выхода элемента И 5.Если первым появляется сигнал на втором входе 10, то он устанавливает триггер 6 в нулевое...
Параллельный резонансный инвертор
Номер патента: 1520642
Опубликовано: 07.11.1989
Авторы: Асиновский, Вогман, Ефимов, Макаров, Николаев
МПК: H02M 7/538
Метки: инвертор, параллельный, резонансный
...запертого транзистора уровня 3,14 Е, т,е, в переходномрежиме Ь ) 3,14 Е. Однако при достижении этим напряжением значенияп Е (п 4) открываются диоды 77 -7 д и дальнейшее возрастание коллекторного напряжения жестко ограничивается. Избыточная энергия, накопленная. питающим дросселем, при этомрекуперируется в источник 3 питания.Таким образом, обеспечивается надежная работа инвертора.Наличие магнитной связи междуобмотками дросселей 5, 8 и 9 позволяет уменьшить число моточных изделий,При выполнении обмоток дросселей 5,8 и 9 идентичными по числу витков имагнитосвязанными, т.е. при расположении их на общем магнитопроводе, индуктивность их параллельного соеди"нения не уменьшается, что позволяетуменьшить индуктивность каждой обмотки по сравнению...